ImageVerifierCode 换一换
格式:DOCX , 页数:47 ,大小:312.77KB ,
资源ID:11503065      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bingdoc.com/d-11503065.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字电子期末考试练习题综述.docx)为本站会员(b****2)主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(发送邮件至service@bingdoc.com或直接QQ联系客服),我们立即给予删除!

数字电子期末考试练习题综述.docx

1、数字电子期末考试练习题综述数字电路练习题第一部分 门电路一、 填空题1.数字集成电路按开关元件不同,可分为2.数字电路中的三种基本逻辑门电路是TTL 集成电路 和 CMOS集成电路 两大类。 与门 、 或门 、 非门 。3. 三态门是在普通门的基础上增加控制 电路构成的,它的三种输出状态是 高电平 、ABENENY图 1 填空题 5 用图三态 门。低电平 和 高阻态 。4.与门、与非门的闲置输入端应接 高 电平;或门、或非门的闲置输 入端应接 低 电平。5.图 1 所示三态门在 EN 1时, Y的输出状态是 高阻态 。6.利用 TTL 与非门实现输出线与应采用 OC 门,实现总线传输应采用7.

2、图 2 为几种常见逻辑门电路的逻辑符号,试分别写出其名称和逻辑表达式。(a)B(b)B图2AY(d)(c)填空题 7用图名称 a) 与门 c ) 与非门逻辑表达式Y=ABY AB ; 名称 b) 非门 d) 或非门逻辑表达式Y A ;8.系称为 或 逻辑关系。当决定某一件事情的多个条件中有一个或一个以上具备时,该件事情就会发生,这种关选择题1. 下列几种逻辑门中,能用作反相器的是C。A. 与门B. 或门C.与非门2. 下列几种逻辑门中,不能将输出端直接并联的是BA. 三态门B. 与非门C. OC门3.TTL 与非门的输入端在以下四种接法中,在逻辑上属于输入高电平的是 C 。A.输入端接地 B.

3、 输入端接同类与非门的输出电压 0.3VC. 输入端经 10k电阻接地 D. 输入端经 51 电阻接地4.TTL 与非门的输入端在以下 4 种接法中,在逻辑上属于输入低电平的是 D 。A.输入端经 10k 电阻接地 B. 输入端接同类与非门的输出电压 3.6VC. 输入端悬空 D. 输入端经 51 电阻接地5. 逻辑电路如图 3 所示,该电路实现的逻辑关系为C。A. Y ABB.Y AB C.Y AB D. Y A B6. 图 4 为 TTL 逻辑门,其输出Y 为 D 。A. AB CB.A BC C.A B C D. AB数字电子技术基础习题7.8.9.10.AB图 3 选择题 5 用图AB

4、5 选择题 7 用图图图 5 电路实现的逻辑功能是A. Y AB B.Y A B C.门电路使用时需要外接负载电阻和电源的是A. 与门 B. 与非门B.C.C。YAB D。异或门D.D. OCY A B以下各种接法不正确的是D。A. 与非门闲置输入端接 1C. TTL 与非门闲置输入端悬空图 6 中能实现 Y AB 功能的TTL(A)B.或非门闲置输入端接地D. CMOS门是 B 。+5V(B)图 6 选择题 10 用图门闲置输入端悬空(C)11.12.AY(A)(B)图 7 选择题11 用图=1(C)=1(D)图 8 中电路连接和给定逻辑功能都正确的是C。VCCV CCAYY AB CD(A

5、)BCDY AB(B)Y A BAB1图 8 选择题(C)12 用图(D)图 7 中,能实现 Y AB AB 的逻辑门是 C 。六、画图题先写出图 12 所示各门电路的逻辑表达式, 再根据输入信号 A、B的波形, 对应画出各个 门的输出波形。A =1Y4BABY1Y2 =1Y3Y4图 12 题六用图数字电子技术基础习题解:Y1=AY2=1Y3=A+BY4=AB + AB波形如图 12第二部分 组合逻辑电路一、 填空题1.逻辑代数的三种基本逻辑运算是 与 、 或 和 非 ,在电路上,分别用 与 门、 或 门和 非 门来实现。2.逻辑变量和逻辑函数的取值只有 0 和 1 两种可能。3.逻辑函数的表

6、示方法有 真值表 、 逻辑表达式 、 逻辑图 、 波形图 、 卡诺图 五种。4.“全 1出0,有 0出 1”描述的逻辑关系是 与非逻辑 。5. 1 1 0 , 1 1 0 0 1 。6. A B AB , AB A B , A AB A+B , AB AB A 。7. ABC 101 时,函数 Y AB BC 之值为 Y 1 。8.二进制的基数是 2 ,其第 i 位的权值是 2i-1 。9.在二 -十进制码中, 1位十进制数用 4 位二进制码表示, 8421BCD码从高位到低位的权 值依次为 8、4、 2、1 。10.(93)10=( 101 1101 )2,(93)10=( 1001 001

7、1 ) 8421BCD11.最简与或式的标准有两个,即 与项数最少 、 每个与项中变量数最少 。12.常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。13.编码器的功能是将输入信号转化为 二进制代码输出 。14.编码器可分为 二进制编码器 和 二十进制编码器 ,又可分为 普通编码器 和 优先编码器 。15.常用的译码器电路有 二进制译码器十进制译码器 和 显示译码器 等。数字电子技术基础习题16.七段显示译码器 74LS48 输出高电平有效,用以驱动共阴极 LED 显示器。当输入 A3A2A1A0 0101时,输出 abcdefg = 1011011 ,显示字形 5 。17.

8、数据选择器的逻辑功能是 从 2n 个输入信号中选择一个送到唯一输出端 ;数据分配器的逻辑功能是 根据地址信号的要求将公共总线上的一路输入数据分配到指定输出通道上 去。1.选择题入 1出0,入 0出 1”的逻辑运算关系属于 C 。A. 与运算 B. 或运算 C. 非运算 D. 与非运算2.使函数 Y AB AB的值为 0 的变量取值组合为AB C 。3.A. 00 、11 B. 00 、10 C. 01使函数 Y AB CD 之值为 1 的变量取值组合是A. AB 00 , CD至少有一个 0、10、10D. 01、114.C. AB 10 , CD 11Y ABC AC BC ,当 A C 1

9、 时, Y B C.A. Y B B.5. 3 个逻辑变量的取值组合共有A. 3B. 6B.AAB 01CD 至少有一个 1D.C 种。AB 11Y0C. 8D.D. 16CD任意组合Y1A. Y AB B. Y ABC.Y ABCD.Y ABC7.与 AB AC BC 相等的式子是 A。A. AB C B. AB ACC.AB BCD.AB AB8.图 1 所示波形关系的逻辑函数表达式为C。A. Y AB B. Y A BC.YABD.Y A B列逻辑函数属于与非式的是6.AB。图 1 选择题 8 用图9.表 1 所示的真值表,其函数式为 C 。10.A. Y A A B B. Y A A

10、B 余 3 码的 0011 对应的十进制数是 C 。C.Y A A B D. Y A A BA. 3B.6C. 0D. 911.二进制数 1001 0110 转换为十进制,应得A。A. 150B. 151 C. 96D. 98ABY000011100110表1 选择题 9真值表12.十进制数 35 转换为二进制数得 A ,转换为 8421BCD码得 C 。A. 100011 B. 100001 C. 00110101 D. 0101001113.属于无权码的是 B数字电子技术基础习题14.15.A. 8421 码 B.组合逻辑电路通常由A. 门电路 B.8 线 -3 线优先编码器余 3 码 C

11、. 2421 码A 组成。编码器 C. 译码器D.D.74LS148,低电平输入有效, 反码输出。自然二进制码数据选择器当对 I 5 编码时,输出 Y 2Y1Y0C。A. 000B.101C. 010D.10016. 优先编码器同时有两个或两个以上信号输入时,是按给输入信号编码。A. 高电平 B. 低电平 C. 高频率17. 8421BCD 译码器 74LS42 输出低电平有效,当输入D. 高优先级A3A2A1A0 1000时,其输出 Y0 Y9 等A. 0000000010 B. 1011111111C. 0100000000 D. 111111110118. 4 选 1 数据选择器构成逻辑

12、函数产生器的电路连接如图 示,该电路实现的逻辑函数是C。2所A. Y ABB.Y AB AB4选1ENMUXA1A0D0D1D2D3C. Y AB ABD.图 2 选择题 18 用图四、计算题1.将下列十进制数转换为二进制数。2.3.4.(1)( 25)10=(11001) 2 将下列二进制数转换为十进制数。(1)( 1001) 2 =(9) 10将下列各数转换为 8421BCD码。(1)( 100011)2 =( 0011 0101) 将下列数码分别看作自然二进制数和( 1) 10010111 (10010111)2=(151)10 (10010111 ) 8421BCD=(97) 1053

13、.25 )2)( 1001011) =10=(110101.01 ) 275)108421BCD (2)(231)10=(0010 0011 0001)8421BCD码,求出相应的十进制数。(2) 0101 0110 0011 (0101 0110 0011 ) 2=(1379) 10 ( 0101 0110 0011 ) 8421BCD= (563)108421BCD五、组合逻辑电路设计题1.某产品有 A、B、C、D四项指标。其中规定主要指标 A、B 必须满足要求,其余指标 C、D 只要有一个达标即可判定产品 Y为合格。 试设计一个逻辑电路实现此产品合格判定功能, 要求:( 1)列出真值表,

14、( 2)写出输出函数的最简与或式,( 3)画出用与非门实现该电路 的逻辑图。解:(1)输入输出ABCDY110111110111111数字电子技术基础习题2)3)Y ABCD ABCD ABCD ABC ABDABCDY ABC ABD ABC ABD2.一台功率为个逻辑现有三个车间, 每个车间各需 10kW电力, 这三个车间由两台发电机组供电, 10kW,另一台功率为 20kW。三个车间经常不同时工作。试用与非门和异或门设计 电路,能够根据各车间的工作情况,以最节约电能的方式自动完成配电任务。解:(1)输入输出ABCY1Y20000000110010100110110010101011100

15、1111112)Y1 ABC ABC ABC ABC A(B C) A(B C) ABCY2 ABC ABC ABC ABC AB AC BCAB AC BC3)数字电子技术基础习题3.用集成译码器 74LS138和 4输入与非门实现表 2所示真值表的逻辑功能。先写出逻辑表 达式,再画出逻辑电路图。输入输出ABCS1S20000000110010100110110010101011100111111表2 组合逻辑电路设计题 3真值表解:(1)S1 A BC ABC AB C ABC Y1 Y2Y4 Y7S2 ABC ABC ABC ABC Y3 Y5 Y6 Y72)S2Y0 Y1 Y2 Y3

16、Y4 Y5 Y6 Y7 74LS138A2 A1 A0 S2A S2B S1+5V4.分别用 8 选 1 数据选择器和 4选 1 数据选择器实现逻辑函数 Y AC BC ,画出逻辑图。解:(1)Y AC BCABC ABC ABC m3 m5 m75A2YA1A1 74LS151STA0D0 D1 D2 D3 D4 D5 D6 D70ABCY选 UX4M10 0 1 2 EA1A0 D0 D1 D2数字电子技术基础习题5.2)写出函数表达设计一个电路实现图 3 所示的逻辑功能。要求:( 1)列出真值表,( 式,( 3)用 4 选 1 数据选择器实现电路。ABY图 3 组合逻辑电路设计题 5 用

17、图解:(1)输入输出ABY0000111011102)3)Y AB AB4选1AE MUXA1BA0 Y0D01D11D20D3六、组合逻辑电路分析题1.试分析图 4 所示电路的逻辑功能。ABC图 4 电路分析题 1 用图解:(1)Y AB AC BCAB AC BC数字电子技术基础习题2)输入输出ABCY000000100100011110001011110111113) 三人表决器电路2.试分析图 5 所示电路的逻辑功能。AB图 5 电路分析题 2 用图解:YABAB (A B)(A B) AB AB输入输出ABY001010100111二变量同或电路3.图 6 是 BCD-七段显示译码

18、/ 驱动器 74LS48 驱动一位数码管的连接方法。请问,当输入 8421BCD码为 A3A2 A1 A0 0011时,图中发光二极管 LEDa LEDg 的亮灭情况如何?数码管显 示的字形是什么?数字电子技术基础习题BCD 码 输入解:a、 b、c、 d、 g亮, e、 f 灭。显示“3。”4.二-十进制译码器 74LS42 按图 7连接。请列出电路的真值表,说明电路的逻辑功能。使能输入A3A2 A1 A0地址码输入74LS42Y0Y1Y2图 7 电路分析题 4 用图解:使能端输入输出A3A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7000011111110011011111101011011

19、111译001111101111码100111101111011111101111011111101111111111100000010101011全部为1100101110111由真值表可知,电路实现 3线-8 线译码器的逻辑功能。10 -数字电子技术基础习题5.C 为输入变量。试写出输出函3 线-8 线译码器 74LS138构成的电路如图 8 所示, A、B、数 Y 的最简与 - 或表达式,列出真值表,描述此电路的逻辑功能。 解:1)Y1Y2Y4 YABC ABC ABC ABCABC ABC ABC ABC3)判奇电路2)Y0Y1Y2Y3 Y4 Y5 Y6 Y7A174LS138A2A0

20、 S2A S2B S1ABC +5V图 8 电路分析题 5 用图第 3 章 集成触发器一、填空题:1触发器有 两 个稳定状态,当 Q 0, Q 1时,称为 0 态;当 Q 1,Q 0时,称 为 1 态。2基本 RS触发器有 保持 、置 0 、置 1 功能; D触发器有 置 0 和 置 1功能。3 JK 触发器具有 保持 、 置 0 、置 1 和 翻转 的功能。4欲使 JK触发器实现 Qn 1 Qn的功能,则输入端 J应接 高电平,K 应接高电平。 5触发器的逻辑功能通常可用真值表、 特性方程 、状态转换图 和 工作波形图 四种方法描述。6.由两个与非门组成的同步 RS触发器,在正常工作时不允许

21、输入 S=R=1,即约束条件为 SR= 0。7.触发器按逻辑功能分为 RS 、 JK 、 D 、 T 、 T 五种类型。8.欲将 JK 触发器转换为 T 触发器,只需令 J= K = T ,去掉 JK 触发器的 置0 和 置1 两种功能即可。二、选择题:1由与非门组成的基本 RS触发器,不允许输入RD 和 SD 的变量取值组合为A。A. 0 0 B. 0 1C. 1 0 D. 1 12存在空翻问题的触发器是B。345A. 边沿 D触发器仅具有“置 0”“置 1”A. JK 触发器仅具有“保持”“翻转”A. JK 触发器B.同步 RS触发器功能的触发器叫 CB. RS触发器C.C. D功能的触发

22、器叫B. T触发器C. D具有“置 0”“置 1“保持”和“计数翻转”功能的触发器叫11 -主从 JK 触发器触发器触发器A。数字电子技术基础习题A. JK 触发器B. D触发器C. T触发器6仅具有“翻转”功能的触发器叫B。A. JK 触发器B. T触发器C. D触发器7JK 触发器用做 T触发器时,控制端 J、 K 正确接法是 B。A. J Qn K Qn B.J K 1 C. J Qn K Qn 8D 触发器用做 T触发器时,输入控制端 D 的正确接法是 B 。A. D Qn B. D Qn C. D 19触发器由门电路构成,但它不同于门电路的功能,主要特点是 B 。A. 和门电路功能一

23、样 B. 有记忆功能 C. 没有记忆功能 10 TTL型触发器的直接置 0端 Rd、置 1端 Sd正确用法是 C 。A. 都接高电平“ 1” B. 都接低电平“ 0 ”C. 逻辑符号有小圆圈时,不用时接高电平“ 1”,没有小圆圈时,不用时接低电平 “0” 11当 T 触发器的 T=1时,触发器具有 C 功能。A. 保持 B. 禁止 C. 计数 D. 置位 12为防止空翻,应采用 C 结构的触发器。A. CMOS B. TTL C.13存在一次翻转现象的触发器是 CA. 边沿 JK 或边沿 D触发器 B.14.以下触发器受输入信号直接触发的是A. 基本 RS触发器 B.15.不能用作计数器的触发

24、器是 A 。A. 同步 RS触发器 B.同步 RS触发器C.主从 JK 触发器A。同步 RS触发器C.JK触发器边沿 D 触发器C.边沿 JK 触发器主从或维持阻塞16.在 CP有效时,若 JK 触发器的 J、K 端同时输入高电平,则其次态将会 D 。A. 保持 B. 置 0 C. 置 1 D. 翻转17.存在不定状态的触发器是 A 。A. RS 触发器 B. D 触发器 C.JK 触发器 D. T 触发器四、画图题1在基本 RS触发器中, 已知 RD 、SD 的波形如图 1所示,试画 Q,Q的波形。 (初态Q 0)图 1 画图题 1 用图12 -数字电子技术基础习题(初态 Q 0)2在同步 RS触发器中,已知 R、S 的波形如图 2所示,试画 Q, Q的波形。 解:画图题 2 用图Q图23已知 D锁存器有输入波形如图 3 所示,试画出其 Q端的波形(设触发器初态为 Q=0)。解:DQ上升沿触发QQ图 3 画图题 3 用图4画出两种 JK 触发器的逻辑符号: (略)(1) CP 脉冲上升沿触发有效;(2)CP脉冲下降沿触发有效。5若 JK 触发器初态为 0,试根据图 4中 CP、 J、 K端波形画出 Q,Q 的波形。下降沿触发QQ图 4 画图题 5 用图6已知 CP,D 和 T 的输入波形如图 5,试画出其相应的输出波形。设初态 Q 0 。

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2