ImageVerifierCode 换一换
格式:DOCX , 页数:10 ,大小:541.37KB ,
资源ID:1932399      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bingdoc.com/d-1932399.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(SERDES电路设计的一点想法.docx)为本站会员(b****1)主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(发送邮件至service@bingdoc.com或直接QQ联系客服),我们立即给予删除!

SERDES电路设计的一点想法.docx

1、SERDES电路设计的一点想法简介随着电子行业技术的发展,特别是在传输接口的发展上,IEE1284被 UB 接口取代,PATA被 SAA 取代,PI被 PCI-Epress 所取代,无一都证明了传统并行接口的速度已经达到一个瓶颈了,取而代之的是速度更快的串行接口,于是原本用于光纤通信的SD 技术成为了为高速串行接口的主流。串行接口主要应用了差分信号传输技术,具有功耗低、抗干扰强,速度快的特点,理论上串行接口的最高传输速率可达到10G 以上。SRES是英文SERializr(串行器)/Deialer(解串器)的简称。它是一种主流的时分多路复用(M)、点对点(P)的串行通信技术。即在发送端多路低速

2、并行信号被转换成高速串行信号,经过传输媒体(光缆或铜线),最后在接收端高速串行信号重新转换成低速并行信号。这种点对点的串行通信技术充分利用传输媒体的信道容量,减少所需的传输信道和器件引脚数目,从而大大降低通信成本。这种点对点的通信技术可以提升信号的传输速度,并且降低通信成本。分类Seres 结构大致可以分为四类:并行时钟ees:将并行宽总线串行化为多个差分信号对,传送与数据并联的时钟。容易实现。8B/10B 编码SrDes:将每个数据字节映射到10it代码,然后将其串行化为单一信号对。10位代码是这样定义的:为接收器时钟恢复提供足够的转换,并且保证直流平衡(即发送相等数量的和0)。这些属性使8

3、B/1BSeDe 能够在有损耗的互连和光纤传输中以较少的信号失真高速运行;嵌入式时钟ers:将数据总线和时钟串化为一个串行信号对。两个时钟位,一高一低,在每个时钟循环中内嵌串行数据流,对每个串行化字的开始和结束成帧,因此这类res也可称为“开始-结束位SrDes”,并且在串行流中建立定期的上升边沿。由于有效负载夹在嵌入式时钟位之间,因此数据有效负载字宽度并不限定于字节的倍数;位交错SeDs:将多个输入串行流中的位汇聚为更快的串行信号对。SEDES技术最早应用于广域网(A)通信。国际上存在两种广域网标准:一种是SOET,主要通行于北美;另一种是SDH,主要通行于欧洲。这两种广域网标准制订了不同层

4、次的传输速率。万兆(C12)广域网已在欧美开始实行,中国大陆已升级到5千兆(O-48)水平。SERES技术支持的广域网构成了国际互联网络的骨干网。基于SDE的设计增加了带宽,减少了信号数量,同时带来了诸如减少布线冲突、降低开关噪声、更低的功耗和封装成本等许多好处。而SDES技术的主要缺点是需要非常精确、超低抖动的元件来提供用于控制高数据速率串行信号所需的参考时钟。即使严格控制元件布局,使用长度短的信号并遵循信号走线限制,这些接口的抖动余地仍然是非常小的。该论文是对sedes接口电路进行设计的入门资料,要精读。以下是对其重要部分的节选。(一)Serde接口的作用和地位?(二)Sees接口的四种不

5、同架构及其区别我们将以8b/1b SerDes接口电路的设计为目标,争取用半年的时间完成其基本设计,然后再进行不断改进和优化。(三)8/b SerDes接口电路的总体结构:SerDes接口具有多种功能模式,可以适应不同应用环境的需要。这些功能模式包括关断模式,工作模式和测试模式等。(四)8b10b Sees接口电路的组成分析1,性能指标:2,顶层电路和端口信号:电路模块包括:发送通路:输入寄存器,8b/10b编码器,多路选择器,并串转换,发送器,发送时钟产生接收通路:接收器,接收时钟恢复,多路选择,串并转换,解码,逗点检测,输出寄存器其他:PBS产生和检测,环回检测,关断模式,信号丢失检测,预

6、加重(均衡)等。端口信号包括:T_cl, T_da, X, X, XP, XN,R_k, R_da PRBen, loop, CRe, PRcr3,分电路描述发送时钟产生电路:主要基于锁相环技术LL。接收时钟恢复电路(DR):该电路是设计重点和难点。重点关注过采样拓扑结构或相位插值拓扑结构。8/10b编码和解码电路:学习相应协议进行数字电路设计即可。Comma检测器电路:学习相应原理进行数字电路设计即可。PRBS发送和检测电路:学习相应原理进行数字电路设计即可。发送器及预加重电路:比较LVDS和CM电路的优缺点,重点放在ML电路的设计。接收器及信号损失检测电路:比较LVDS和CM电路的优缺点,

7、重点放在CML电路的设计。串并转换和并串转换电路:高速多路选择器电路:以上所有模块根据设计技术或工具的不同,可分为以下三类:数字电路设计:8b/0b编码和解码电路、Comma检测器电路、PRBS发送和检测电路模拟电路设计:发送器及预加重电路、接收器及信号损失检测电路、串并转换和并串转换电路、高速多路选择器电路数模混合电路设计:发送时钟产生电路,接收时钟恢复电路(DR)(五)8/beres接口电路设计所需软件工具及技能数字电路设计:Velog语言、Debuy代码调试软件、ols电路仿真软件、Design Copiler电路综合软件。模拟电路设计:Caene公司的Viruos电路设计软件和Sect

8、re电路仿真软件数模混合电路设计:NC-ero电路仿真软件(六)8b/10 SerDes接口电路设计工作计划和任务分配用一个月左右的时间完成Serde基本知识的准备和资料收集,并形成个人工作计划,然后用一两个月的时间去完成相应设计,再用一个月的时间进行总体电路的拼装和验证等。总之,要在半年时间里完成该电路的基本设计。为此,由姚亚峰、曹永敏、陈登、欧阳靖、谭宇组成攻关小组,每周或每两周要定期进行工作进展汇报。各人分工情况如下:姚亚峰:负责项目总体设计和检查督促工作,进行技术指导等。曹永敏:负责发送时钟产生电路,接收时钟恢复电路(CD)的资料收集和阅读,形成个人工作计划,最终负责完成发送时钟产生电

9、路,接收时钟恢复电路(C)的设计。陈登:负责发送器及预加重电路、接收器及信号损失检测电路、串并转换和并串转换电路、高速多路选择器电路的资料收集和阅读,形成个人工作计划,最终负责完成发送器及预加重电路、接收器及信号损失检测电路、串并转换和并串转换电路、高速多路选择器电路的设计。欧阳靖:负责8b/b编码和解码电路的资料收集和阅读,形成个人工作计划,最终负责完成b10编码和解码电路的设计。谭宇:负责Comma检测器电路、PRBS发送和检测电路的资料收集和阅读,形成个人工作计划,最终负责完成Comma检测器电路、PRBS发送和检测电路的设计。具体工作计划或进展要求:1)月日前将找个时间开小组会议,交流和布置工作如何开展。2)10月1日前,根据各人承担的设计工作,进行相关资料的收集和阅读,进行相关知识的准备,提交个人工作计划。3)12月1日前,完成各模块的基本设计。4)元旦前后,完成整个SerDes接口电路的设计和验证工作。本学期我一直会待在学校,将会定期举行工作汇报和讨论,指导大家共同完成该项目。通过这个具体项目的实施,通过经常性的讨论和沟通,将会让每一个同学都理解SerDes接口涉及的各方面技术。

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2