ImageVerifierCode 换一换
格式:DOCX , 页数:48 ,大小:528.93KB ,
资源ID:2139240      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bingdoc.com/d-2139240.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字电路期末复习题0.docx)为本站会员(wj)主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(发送邮件至service@bingdoc.com或直接QQ联系客服),我们立即给予删除!

数字电路期末复习题0.docx

1、第一套一、选择题(本大题共10道小题,每小题2分,共20分。)1. 用编码器对16个信号进行编码,其输出二进制代码的位数是( )A.2位 B.3位 C.4位D.16位2. 逻辑函数F=(A+B)(B+)的对偶式F=( )A.+CB.AB+B C. +C D.AB+C3.一个8选一数据选择器的地址输入端有_个。( )A.1 B.2 C.3 D.44.同步时序电路和异步时序电路比较,其差异在于后者( )A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关5. 如下图所示电路中,只有_不能实现Qn+1=。( )6.下列各函数等式中无冒险现象的函数式有( )A.F= F=+

2、AC+B+BC+A+ B.F=+BC+AC.F=+BC+A+B D.+AC+B7.JK触发器在CP作用下,若状态必须发生翻转,则应使( )A.J=K=0 B.J=K=1 C.J=O,K=1 D.J=1,K=08. 下列电路中,不属于组合逻辑电路的是( )A.编码器 B.全加器 C.寄存器 D.译码器9. 可以用来实现并/串转换和串/并转换的器件是( )A.计数器B.全加器 C.移位寄存器D.存储器10. 自动产生矩形波脉冲信号为( )A.施密特触发器B.单稳态触发器 C.T触发器 D.多谐振荡器二、填空题(本大题共10道小题,每小题2分,共20分。)1. 八进制数 (34.2 ) 8 的等值二

3、进制数为 ;十进制数 98 的 8421BCD 码为 。2. 二极管内含PN结,PN结在导电性能上的最大特点是_。3.函数,其反函数为 ,对偶式为 。4.常见的脉冲产生电路有 ,常见的脉冲整形电路有 。5. A/D转换器的主要参数有 , 。6. 四位环型计数器和扭环形计数器,初始状态是1000,经过5个时钟脉冲后,状态分别为 和 。7. 对于JK触发器的两个输入端,当输入信号相反时构成 触发器,当输入信号相同时构成 触发器。8. 时序逻辑电路的输出不仅和_ _有关,而且还与_ _有关。9. TTL或非门多余输入端应 三态门的输出除了有高、低电平外,还有一种输出状态叫 态10. D触发器的特征方

4、程为 ,JK触发器的特征方程为 。得 分阅卷人三、作图题(本大题共2道小题,每小题6分,共12分。)1、如下图所示,根据CP波形画出Q波形。(设各触发器的初态均为1) 2、试说明如下图所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和U T ,并画出其输出波形。四、分析题1.利用公式法将函数Y化简成最简与或式: (本小题5分)2.利用图形法将函数F化简成最简与或式:F 2 ( A,B,C,D)=m (0,1,2,4,5,9)+d (7,8,10,11,12,13) (本小题5分)3. 试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换图、说明其逻辑功能。 (本小题

5、10分)&1J1K1K1J1J1K1CPFF0QYQQFF1FF2五、设计题1. 设计一个A、B、C三人表决电路,以表决某一提案是否通过,如多数赞成,则提案通过,同时A有否决权。用4选1数据选择器74LS153来实现,连线时可附加适当门电路。2. 用同步四位二进制计数器74163构成八进制计数器,画出连线图。74163引脚图和功能表如下图。3. 用JK触发器设计一个按自然态序进行计数的六进制同步加法计数器。第二套一、选择题1.在四变量卡诺图中,逻辑上不相邻的一组最小项为:( ) Am1 与m3 Bm4 与m6 Cm5 与m13Dm2 与m8 2L=AB+C 的对偶式为:( ) A. A+BC

6、B. (A+B)C C. A+B+C D. ABC 3属于组合逻辑电路的部件是( )。 A编码器 B寄存器 C触发器 D计数器 4T触发器中,当T=1时,触发器实现( )功能。 A置1 B置0 C计数 D保持 5指出下列电路中能够把串行数据变成并行数据的电路应该是( )。 AJK触发器 B3/8线译码器 C移位寄存器 D十进制计数器 6某电路的输入波形 u I 和输出波形 u O 下图所示,则该电路为( )。 A施密特触发器 B反相器 C单稳态触发器 DJK触发器 7. 三极管作为开关时工作区域是( )A饱和区+放大区B击穿区+截止区 C放大区+击穿区 D饱和区+截止区8已知逻辑函数 与其相等

7、的函数为( )。 A. B. C. D. 9.一个数据选择器的地址输入端有3个时,最多可以有( )个数据信号输出。 A4 B6 C8 D16 10.用触发器设计一个24进制的计数器,至少需要( )个触发器。A3 B4 C6 D5二、填空题1.八进制数 (34.2 ) 8的等值二进制数为 ;十进制数98的8421BCD码为 。2. 组合逻辑电路的冒险现象是由 引起,表现为 脉冲。3函数,其反函数为 ,对偶式为 。4. 有一个稳定状态和一个暂稳状态。 有两个稳定状态、有两个不同的触发电平,具有回差特性。5. A/D转换器的主要参数有 , 。6.欲构成能计最大十进制数为999的计数器,至少需要 片十

8、进制加法计数器,或 片4位二进制加法计数器芯片。7. 一个 JK 触发器有 个稳态,它可存储 位二进制数。8. 时序逻辑电路的输出不仅和_ _有关,而且还与_ _有关。9. 在使用与非门时多余的输入端应接 电平,在使用或非门时多余的输入端应接 电平。10. n进制计数器中的n表示计数器的 ,最大计数值是 。三、作图题1、555定时器应用电路如下图所示,若输入信号uI如图(b)所示,请画出uO的波形,说明这是什么电路。 2、主从型JK触发器各输入端的波形如下图所示,试画出Q端对应的电压波形。SdtJKtttcpQtQcp1S J C1 K RJQSdK四、分析题1.利用公式法将函数Y化简成最简与

9、或式: 2.利用图形法将函数F化简成最简与或式:3. 分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。4. 已知下图所示的时序逻辑电路,假设触发器的初始状态均为“0”,试分析:(1) 写出驱动方程、状态方程、输出方程。(2) 画出状态转换图,指出是几进制计数器。(3) 说明该计数器能否自启动。五、设计题1. 试用两个3线8线译码器和适当的门电路设计一个三人多数表决器。2.用JK触发器设计一个按自然态序进行计数的六进制同步加法计数器。第三套一、选择题1下列电路中不属于时序电路的是( )。A同步计数器 B异步计数器 C组合逻辑电路 D数据寄存器23线8线译码器有( )

10、。A3条输入线,8条输出线B8条输入线,3条输出线 C2条输入线,8条输出线D3条输入线,4条输出线3一个五位的二进制加法计数器,初始状态为00000,问经过201个输入脉冲后,此计数器的状态为( )。A00111 B00101 C01000 D010014若将一TTL异或门输入端A、B当作反相器使用,则A、B端的连接方式为( )。AA或B中有一个接1BA或B中有一个接0CA和B并联使用D不能实现5.下列各种电路结构的触发器中哪种能构成移位寄存器( )。A基本RS触发器B同步RS触C主从结构触发器DSR锁存器6逻辑函数F(A,B,C) = AB+B C+AC的最小项标准式为( )。AF(A,B

11、,C)=m(0,2,4) BF(A,B,C)=m(1,5,6,7)CF(A,B,C)=m (0,2,3,4) DF(A,B,C)=m(3,4,6,7)7设计一个把十进制转换成二进制的编码器,则输入端数M和输出端数N分别为( )AM=N=10 BM=10,N=2 CM=10,N=4 DM=10,N=38数字电路中的工作信号为( )。A直流信号 B脉冲信号C随时间连续变化的电流信号 D. 随时间连续变化的电压信号9L=AB+C 的对偶式为:( ) AA+BC B.(A+B)C C. A+B+C DABC10. 自动产生矩形波脉冲信号为( )A.施密特触发器B.单稳态触发器 C.T触发器 D.多谐振

12、荡器二、填空题1. (101011111)2= ( )16 ( )8421BCD2. 在数字电路中三极管工作在 和 状态,所以数字电路只有两个状态。3函数,其反函数为 ,对偶式为 。4.施密特触发器有 个稳定状态.,多谐振荡器有 个稳定状态。5. A/D转换器的主要参数有 , 。6. 四位环型计数器和扭环形计数器,初始状态都是1000,经过5个时钟脉冲后,状态分别为 和 。7. 一个 JK 触发器有 个稳态,它可存储 位二进制数。8. 时序逻辑电路的输出不仅和_ _ _有关,而且还与_ _有关。9. TTL或非门多余输入端应 三态门的输出除了有高、低电平外,还有一种输出状态叫 态10.基本的R

13、S触发器的特征方程为 ,约束条件为 。三、作图题1.D触发器各输入端的波形如图所示,试画出Q端对应的电压波形。 2.用集成芯片555构成的施密特触发器电路及输入波形Vi如图6.3(a、b)所示,试画出对应的输出波形Vo四、分析题1. 利用公式法将函数Y化简成最简与或式: 2.利用图形法将函数F化简成最简与或式:Y(A,B,C,D)=m(0,1,4,9,2)+d(2,3,6,10,11,14) 3. 试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换图、说明其逻辑功能。 五、设计题1. 设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。并用3/8

14、线译码器(74LS138)和适当门电路实现。2. 用两个十六进制74161计数器设计一个完整的19进制计数器。CPEP ET工作状态0 异步置零10 置数110 1保持11 0保持(C=0)111 1计数3. 用JK触发器设计一个按自然态序进行计数的七进制同步加法计数器。第四套一、选择题1.十进制数25用8421BCD码表示为( )A.10 101 B.0010 0101 C.100101 D.101012.当TTL与非门的输入端悬空时相当于输入为( )A.逻辑0 B.逻辑1 C.不确定 D.0.5V3.逻辑函数F= AB+B的对偶式F=( )A.+C B.(A+B)(B+) C. +C D.

15、AB+C4.测得某逻辑门输入A、B和输出F的波形,如图所示,则F(A,B)的表达式为( )A.F=AB B.F= C.F= D.F=AB5.一个16选一数据选择器的地址输入端有_个。( )A.1 B.2 C.3 D.46. 卡诺图上变量的取值顺序是采用 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。( ) A. 二进制码; B. 循环码; C. ASCII码; D. 十进制码7. 将D触发器改造成T触发器,图1所示电路中的虚线框内应是。( )A. 或非门 B. 与非门 C. 异或门 D. 同或门8. 下列电路中,不属于时序逻辑电路的是( )A.计数器 B. 锁存器 C.寄存器 D. 半加

16、器9. 可以用来实现并/串转换和串/并转换的器件是( )A.计数器 B.全加器 C.移位寄存器 D.存储器10. 自动产生矩形波脉冲信号为( )A.施密特触发器 B.单稳态触发器 C.T触发器 D.多谐振荡器二、填空题1十进制码(127.625)10表示的二进制数为 ,十六进制为 。2半导体数码显示器的内部接法有两种形式:共 接法和共 接法。 3二值逻辑中,变量的取值不表示_ _,而是指_ _。4A/D转换器的主要参数有 , 。5二极管内含PN结,PN结在导电性能上的最大特点是_。6基本R-S触发器的特征方程为_ ;约束条件是 。7函数,其反函数为 ,对偶式为 。8欲构成能记最大十进制数为99

17、9的计数器,至少需要 片十进制加法计数器,或 片4位二进制加法计数器芯片。图二9某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为 ;构成最长模计数器模长为 。10施密特触发器有 个稳定状态,多谐振荡器有 个稳定状态。三、作图题1、边沿D触发器各输入端的波形如图,试画出Q、Q端对应的电压波形。2、试说明如下图所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和U T ,并画出其输出波形。四、分析题1.利用公式法将函数Y化简成最简与或式: 2.利用图形法将函数F化简成最简与或式:Y(A,B,C,D)=m(0,1,4,9,12,13)+d(2,3,6,10,11,14) 3.

18、 试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换图、说明其逻辑功能。五、设计题1. 设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。并用3/8线译码器(74LS138)和适当门电路实现。2. 用两个十六进制74161计数器设计一个完整的19进制计数器。 3. 用JK触发器设计一个按自然态序进行计数的七进制同步加法计数器。第五套一、选择题1. (71)8相应的余3码应为( )A.01010111 B.01110001 C.10001010 D.101001002. 逻辑函数F=(A+B)(B+)的对偶式F=( )A.+C B.AB+B C.

19、 +C D.AB+C3.测得某逻辑门输入A、B和输出F的波形,如图所示,则F(A,B)的表达式为( )A.F=AB B.F= C.F= D.F=AB4.一个8选一数据选择器的地址输入端有_个。( )A.1 B.2 C.3 D.45. 卡诺图上变量的取值顺序是采用 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。( ) A. 二进制码; B. 循环码; C. ASCII码; D. 十进制码6. 如下图所示电路中,只有_不能实现Qn+1=。( )7.JK触发器在CP作用下,若状态必须发生翻转,则应使( )A.J=K=0 B.J=K=1 C.J=O,K=1 D.J=1,K=08. 下列电路中,不

20、属于组合逻辑电路的是( )A.编码器 B.全加器 C.寄存器 D.译码器9. 可以用来实现并/串转换和串/并转换的器件是( )A.计数器 B.全加器 C.移位寄存器 D.存储器10. 自动产生矩形波脉冲信号为( )A.施密特触发器 B.单稳态触发器 C.T触发器 D.多谐振荡器二、填空题1十进制码(127.625)10表示的二进制数为 ,十六进制为 。2半导体数码显示器的内部接法有两种形式:共 接法和共 接法。 3二值逻辑中,变量的取值不表示_ _,而是指_ _。4A/D转换器的主要参数有 , 。5二极管内含PN结,PN结在导电性能上的最大特点是_。6D触发器的特征方程为 ,JK触发器的特征方

21、程为 。7函数,其反函数为 ,对偶式为 。8欲构成能记最大十进制数为999的计数器,至少需要 片十进制加法计数器,或 片4位二进制加法计数器芯片。9描述时序电路的逻辑表达式为_、_ _和驱动方程。10施密特触发器有 个稳定状态,多谐振荡器有 个稳定状态。三、作图题1、边沿D触发器各输入端的波形如图,试画出Q、Q端对应的电压波形。2、试说明如下图所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和U T ,并画出其输出波形。四、分析题1.利用公式法将函数Y化简成最简与或式: 2.利用图形法将函数F化简成最简与或式:Y(A,B,C,D)=m(0,1,4,9,2)+d(2,3,6,10

22、,11,14)3.分析如图所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。4. 试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换图、说明其逻辑功能。五、设计题1. 试用八选一数据选择器实现逻辑函数 2、用D触发器和门电路设计一个异步八进制加法计数器,要有具体解题过程。第六套一、 选择题1. 用编码器对16个信号进行编码,其输出二进制代码的位数是( )A.2位 B.3位 C.4位 D.16位2. 逻辑函数F=(A+B)(B+)的对偶式F=( )A.+C B.AB+B C. +C D.AB+C3.一个8选一数据选择器的地址输入端有_个。( )A.1 B.2 C.3 D.44.同步时序电路和异步时序电路比较,其差异在于后者( )A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关5. 如下图所示电路中,只有_不能实现Qn+1=。( )6.下列各函数等式中无冒险现象的函数式有( )A.F= F=+AC+B+BC+A+B

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2