ImageVerifierCode 换一换
格式:DOCX , 页数:30 ,大小:343.21KB ,
资源ID:4677538      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bingdoc.com/d-4677538.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(微机原理接口技术复习题.docx)为本站会员(b****4)主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(发送邮件至service@bingdoc.com或直接QQ联系客服),我们立即给予删除!

微机原理接口技术复习题.docx

1、微机原理接口技术复习题2018 年微机原理及接口复习题一、填空题1. 中断的响应过程包括中断申请、中断相应、 ( ) 。2.存储器芯片与CPU之间的连接,实质上就是与( )、( )和控制总线的连接。3. CPU与外设的输入、输出方式包括程序控制方式、 ( )、DMA方式。4. 复位后系统从内存的( )开始执行指令。5.8086存储器采用的是分体结构,即1MB的存储空间分成两个512KB的存储体,一个存储体包含( ),另一个存储体包含( )。6 . 存储器空间的划分和地址编码是靠地址线来实现的:采用地址线的( )产生片选信号,实现对存储芯片的选择;采用地址线的低位实现( )。7微型计算机系统的工

2、作过程是取指令一分析指令-( )的不断循环的过程。8.8086CPU的指令队列大小为( )9.位于芯片内部的叫( ),( )用来连接计算机系统的各个主要部件。10.只有执行IN指令才出现I/O ( ),执行OUT指令才出现I/O( )。1.8086CPU的Ready信号是由外部硬件产生的。( )2.RAM 必须定时刷新,否则所存信息就会丢失。 ( )3.段内转移指令执行结果要改变IP、CS的值。( )4. 8086/8088 构成的微机中,每个主存单元对应两种地址:段地址和偏移 地址。( )5.对于8259A的中断请求寄存器IRR,当某一个IRi端呈现高电平时,则 表6.若8259A中ICW2

3、的初始值为40H,则在中断响应周期数据总线上出现 的与 IR5 对应的中断类型码为45耳( )7.在存储器的层次结构中,越远离CPU勺存储器,其存取速度越慢,存储容量越大,价格越低。 ( )8. 存储器的存取速度可用存取时间和存取周期两个时间参数来衡量,其中后者比前者大。( )9.中断返回指令IRET总是排在中断子程序的最后。( )10.指令MOV AX,3070H中源操作数的寻址方式为直接寻址。( )1 微型计算机是由( ) 和 ( )两大部分组成的。 2系统总线包括( )、( ) 、( ) 。3微型计算机软件系统包括( )和( ) 两部分。4立即寻址方式所提供的操作数直接包含在( ) 中。

4、5 . 8086/8088CPU 的数据线和地址线是以( )方式轮流使用的。6、每一条指令一般都由( )和( )来构成。7 . CPU中的总线接口部件BIU,根据执行部件EU的要求,完成(CPU与(存 储器) 或( I/O 设备)的数据传送。8、 若某中断向量为 08H, 则该中断的中断服务子程序的入口地址在中断向量表中的物理地址范围为( )( )。9、 根据以下要求用 一条指令写出相应的操作:(1) 、把BX和DX的内容相加,结果送入 DX中。( )(2) 、用寄存器BX和位移量0B2H的寄存器相对寻址方式把存贮器中的一个字和(CX的内容相加,结果送入该存贮器中。( )(3) 、用寄存器BX

5、和SI的基址变址寻址方式把存贮器中的一个字节与 AL寄存器的内容相加,结果送入 AL寄存器中。( )10.8086 中的 BIU 由( )个( )位段寄存器、一个( )位指令指针、( )字节指令队列、 ( )位地址加法器和控制电路组成。11.若8259A中ICW2的初始值为40H,则在中断响应周期数据总线上出现的与 IR5对应的中断类型码为( )。12 .指令MOV AX,3070H中源操作数的寻址方式为 ( )。13、CPU与外设传送的三种信息是( )和( )及( )。14 . 8086/8088 构成的微机中,每个主存单元对应两种地址: ( )和( )。15、 CPU与外设交换信息时,有三

6、种常见的输入输出方法,它们分别是:( )和( )及( )。16、 8255有两个控制字,它们分别是( )和( )。17在( ) 方式下,输入输出指令中直接给出接口地址,且接口地址由一个字节表示。18.对于8259A的中断请求寄存器IRR,当某一个IRi端呈现( )时,则表示该端有中断请求。19在汇编语言程序设计中有三种程序设计方法, 它们分别是()、()、()。20内存用来存贮当前运行所需要的( )和()。21. 8086/8088 构成的微机中,每个主存单元对应两种地址: 和022.对于8259A的中断请求寄存器IRR,当某一个IRi端呈现 时,则表示该端有中断请求。23从大的功能部件来看,

7、微型计算机的硬件主要由 、 、I/O接口和I/O设备组成,各部分之间通过系统总线相连,系统总线按功能分主要 有三类 、 、 。24外部中断可以分为 和 ,中断允许标志位对其中的 没有影响。25在存储器的层次结构中,越远离CPU的存储器,其存取速度( ),存储容量( ),价格( )。26.8088/8086 有 根地址线,可寻址的内存范围为 ,其中的每个存储单元都有一个唯一的 地址。27若8259A中ICW2的初始值为40H,则在中断响应周期数据总线上出现的与 IR5对应的中断类型码为 。28.在存储器的层次结构中,越远离CPU的存储器,其存取速度 ,存储容量 ,价格 。29由于外设处理数据的时

8、间一般比 CPU时间长的多,所以输入接口要求对数据 具有 能力,常用三态门实现,输出接口要求对数据具有 能力。30芯片的片选信号则是通过 CPU的高位地址线译码得到,用全部的高位地址信 号作为译码信号称为 ,用部分高位地址信号(而不是全部)作为译码信号称为 ,其中 方式,芯片的地址是唯一确定的31可编程定时计数器8253共占用 个I/O地址,工作方式有 种,其中自动重复计数的工作方式是 、 。32存储器的存取速度可用(存取时间)和(存取周期)两个时间参数来衡量,其中后者比前者大。33微型计算机的软件系统包括 和 。34.8251是一种可编程 信接口芯片,它支持 通信规程。35.中断返回指令IR

9、ET总是排在 最后 。36中断号16H的中断向量表地址的首址为 。37.CPU与外设间的数据传输方式有无条件传输方式、 方式、 方式及 方式。38.堆栈操作遵循 原则。39 半导体存贮器分为( )和()。40、 汇编语言源程序有两种语句,即:指令性语句和指示性语句。41、 8086CPU的每个总线周期至少包含_4_时钟周期。42、 微型计算机的二级存储体系是指 Cache主存层次和主存-辅存层次。43、 计算机与外部信息交换的方式有两种,即串行通信和并行通信。44、 CPU与外设的输入输出方式有程序控制方式、中断方式、 DMA方式。45、 ASCII是7位标准编码,它可以表示 128 个符号。

10、46、 解决中断优先权的方法有两种,即硬件方案和软件方案。47、 8086的指令由操作码和地址码组成。48、 8086存储器采用的是分体结构,即1MB的存储空间分成两个512KB的存 储体,一个存储体包含偶数地址,另一个存储体包含奇数地址。49、 米用分段结构的存储器,任何一个逻辑地址都由段基址和偏移地址两部分构 成。50、 中断的响应过程有中断申请、中断响应、中断处理。51、 8255A芯片的工作方式有三种,分别是基本输入输出方式、选通输入输出方二、选择题1 指令指针寄存器中存放的是( )A.当前指令 B. 下一条要执行的指令C.操作数地址 D. 下一条要执行指令的地址2.对于下列程序段:A

11、GAIN; MOV AL,SIMOV ES:DI,ALINC SIINC DILOOP AGAIN3由段寄存器、段偏移地址所确定的物理地址是这样产生的( )A.物理地址=段寄存器的内容X 8+偏移地址B .物理地址二偏移地址X 8C.物理地址=段寄存器内容X 20+偏移地址D.物理地址=段寄存器内容X 16+偏移地址A.CPU勺内部寄存器 B 内部存储器C.指令 D 外部存储器5.以下( )不属于中断的主要作用。A.实现“并行”处理 B. 实现实时处理C.实现故障处理 D. 实现串行操作6 以下( )不属于I/O端口。A.数据端口 B. 状态端口C.命令端口 D. 通用端口7. Pentium

12、 CPU有32根地址线,能够寻址的最大存储空间是( )A.64KB B.1MB. C.1GB D.4GB8.若READY为低电平,此时CPU执行哪一个周期? ( )A.T3周期 B .等待的时钟周期TWC. T4周期 D . T1周期9. 当8259A在全嵌套方式下工作时,优先级最高的中断请求端是( )A.IR4 B.IR3 C.IR0 D.IR710.8086CPU对存储器实现分段管理,每段最大存储空间为( )。A.64KB B.1MB C.128KB D.256KB.1.在8086/8088中,在T1状态,CPU往总线发出( )信号。A.数据 B. 状态 C. 地址 D. 其他2.用808

13、6CPU组成的PC机数据线是( )。A.8条单向线B.16条单向线C.8条双向线D.16条双向线3.要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字 OCW应为( )。A. 80HB. 28HC. E8HD. 01H4.在8086环境下,对单片方式使用的8259A进行初始化时,必须放置的初 始化命令字为( )。A.ICW1,ICW2,ICW3 B. ICW1,ICW2,ICW4C. ICW1,ICW3,ICW4 D. ICW2,ICW3,ICW45.6166为2Kx8位的SRAM芯片,它的地址线条数为( )。A.11 B. 12 C. 13 D. 146.在计算机系统中,可用于传送中

14、断请求和中断相应信号的是( )A.地址总线B.数据总线C.控制总线D.都不对7.1 ntel 8253 的最大输入时钟频率是( )。A.5MHz B. 2MHz C. 1MHz D. 4MHz8.接口器件 8251A( )A.只能作异步传送B 只能作同步传送C. A和B均可 D 可作并行传送9.中断向量表占用内存地址空间为( )。A.00000H 003FFHB.00000H 000FFHC.00000H00100HD.FFF00HFFFFFH10.实现CPU与 8259A之间信息交换是( )。A.数据总线缓冲器B.级联缓冲/比较器C.读写控制电路D.数据总线缓冲器与读写控制电路1. 当()时

15、,8088CPU工作在最小模式之下。 (C )A .芯片引线最少 B . MN/MX =0C. MN/ MX =1 D .使用多处理器2、 堆栈的工作方式是()A.先进先出 B.随机读写 C.只能读出不能写入 D.后进先出3. 28. 8086CPU 复位后,下列寄存器的值为(B )。A.CS = 0000H , IP = 0000H B. CS = 0000H , IP = FFFFHB.CS = FFFFH , IP = 0000H D. CS = FFFFH , IP = FFFFH4.要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字 OCW应为( )A.80HB.28HC.E

16、8HD.01H5.在8086环境下,对单片方式使用的 8259A进行初始化时,必须放置的初始化命令字为( )。A.ICW1,ICW2,ICW3B.ICW1,ICW2,ICW4C.ICW1,ICW3,ICW4D.ICW2,ICW3,ICW46.段寄存器装入2300H,该段的结束地址是( )A.32FFFHB.23000HC. 33FFFHD. 33000H7. 接口器件 8251A( )A 只能作异步传送B 只能作同步传送C. A和B均可8 .用8086CPU组成的PC机数据线是(A.8 条单向线B.16 条单向线C.8 条双向线D.16 条双向线9.实现CPU与 8259A之间信息交换是 (A

17、.数据总线缓冲器B.级联缓冲 / 比较器C.读写控制电路D.数据总线缓冲器与读写控制电路10.完成两数相加后是否溢出的运算,用(A.ZFB.IFC.OFD.SF11.某微机最大可寻址的内存空间为1MB其CPU地 址总线至少应有( C )条。A.32B.16C.20D.2412.在计算机系统中,可用于传送中断请求和中断响应信号的是(A.地址总线B.数据总线C.控制总线D.都不对1 3 .由段寄存器、段偏移地址所确定的物理地址是这样产生的(D 可作并行传送)。)。)标志位判别。)。D )。A .物理地址=段寄存器的内容X8 +偏移地址B .物理地址=偏移地址X8C.物理地址=段寄存器内容X20 +

18、偏移地址D .物理地址二段寄存器内容X16+ 偏移地址14.RAM6116芯片有208位的容量,它的片内地址选择线和数据线分别是(B )BA、A0A15和 DO- D15C、A0A11 和 D(D7 D15.8086 CPU 在响应中断时顺序将(A 、 CS.IP.PSW B、 IP.CS.PSWC 、 PSW.CS.IP D16.若 READY 为低电平,此时 CPU A. T3周期 B 等待的时钟周期、A0A10 和 DOD7 、A0A11 和 DO- D15)内容压入堆栈。、PSW.IP.CS执行哪一个周期? ( B)TWC T4 周期 DT1 周期17.8255A的方式选择控制字应写入

19、( )。A.A 口B.B 口C.C 口D. 控制口18 寄存器寻址的操作数包含在( )中。 ( )A. CPU的内部寄存器 B.内部存贮器C .指令 D .外部存贮器19.用8086CPCfi成的PC机数据线是(D )。A.8 条单向线B.16 条单向线C.8 条双向线D.16 条双向线20.若要对操作数清0, 般对操作数进行(C)运算。A .相与 B.相或C.异或 D .移位10.外设与内存独立编址方式中,用于外设的指令功能( B)。A .较强 B .较弱C.与用于内存的指令相同 D.以上都不是21、8086能够访问的存储空间的大小是( A )。A. 64k B.1MC. 256 D.16M

20、22、8253 是可编程定时、计数器芯片,它内部有( A )。A、三个定时器 B 、四个定时器C、二个计数器 D 、四个计数器23当 8259A 在完全嵌套方式下工作时,优先级最高的中断请求端是?( )A.IR4 B.IR3 C.IR0 D.IR724、相邻段地址之间的最小距离为( B )A 16个字节 B 、64K字节C 1K字节 D 、256字节25 .8255A 的方式选择控制字应写入( D )。A.A 口B.B 口C.C 口D.控制口26、 8086 CPUft()时刻采样READ信号决定是否插入等待周期。A、T3下降沿 B、T3上升沿C T2下降沿 D、T2上升沿27、 保护断点就是

21、保存( D )。A. 中断类型码 B. 中断服务程序入口地址C. 现场 D. 当前 CS 、 IP 的值28 .要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字 OCW应为( )。A.80HB.28HC.E8HD.01H29.已知(AL) =7BH , (BL) =38H,执行指令ADD AL, BL后,下列标志位的正确的是A) AF=1 , ZF=1 B) OF=1 , PF=0C) CF=1 , SF=0 D) ZF=1 , OF=130.在8086环境下,对单片方式使用的8259A进行初始化时,必须放置的初始化命令字为( )。A.ICW1,ICW2,ICW3B.ICW1,ICW

22、2,ICW4C.ICW1,ICW3,ICW4D.ICW2,ICW3,ICW431.假定(SS) =2000H , ( SP) =0100H , ( AX) =2107H,执行指令PUSH AX后,存放数据21H的物理地址是 0FFH 。A) 20102H B) 20101H C) 200FEH D) 200FFH32.寄存器间接寻址方式中,操作数在 中。A)通用寄存器 B)堆栈C )主存单兀 D )段寄存器33.中断向量表占用内存地址空间为 ( )。A.00000H 003FFHB.00000H 000FFHC.00000H 00100HD.FFF00HFFFFFH34.存放偏移地址的寄存器称

23、为间址寄存器,下面寄存器中不可以做间址寄存 器的是A) SI B) BP C) BX D) SP35 .实现CPU与 8259A之间信息交换是( )。A.数据总线缓冲器B.级联缓冲/比较器C.读写控制电路D.数据总线缓冲器与读写控制电路36.主机与外设之间的数据输入输出方式主要下面有 4种,其中 的效率最高A)无条件查询方式 B) DMA方式C)查询方式 D )中断方式37.下面哪种中断的中断类型码由硬件提供 。A)软件中断 B) NMIC)INTR D)内部中断38 .在计算机系统中,可用于传送中断请求和中断相应信号的是( D )A.地址总线B.数据总线C.控制总线D.都不对39. 8086

24、CPU 复位后,下列寄存器的值为(B )。A.CS = 0000H , IP = 0000H B. CS = 0000H , IP = FFFFHB.CS = FFFFH , IP = 0000H D. CS = FFFFH , IP = FFFFH40 .段寄存器装入2300H,该段的结束地址是(A )0A.32FFFHB.23000HC.33FFFHD.33000H41.下列指令中,不正确的指令是( D )A. MOV AX,BXB. MOV AX , BXC. MOV AX,CXD. MOV AX , CX42. 8086CPU向I/O端口地址30H与字数据应使用指令(B )A. OUT

25、 30H , ALB. OUT 30H , AX43.中断向量表占用内存地址空间为( A ) oA.00000H 003FFHB.00000H 000FFHC.00000H00100HD.FFF00HFFFFFH44.In tel 8253 的最大输入时钟频率是( B )A.5MHzB.2MHzC.1MHzD.4MHz45.字符A的ASCII码为41H,字符a的ASCII码为( )13 .Intel 8253 的最大输入时钟频率是( )。A. 5MHzB.2MHzC.1MHzD.4MHz三、 判断下列问题是否正确1、 段内转移指令执行结果要改变IP、CS的值(x )2、 REPE/REPZ是相

26、等/为零时重复操作,其退出条件是:(CX )=0或ZF=0) (V)3、 MOV AX , BP的源操作数物理地址为 16D x( DS) +(BP)4、 8086/8088CPU的复位后开始执行的第一条指令的地址为 FFFFH( x )5、 若各中断源的优先级是一样的,则可用自动循环优先级来实现。( V)&在8086CPU勾成的微机系统中,数据可以存放在几个不连续的段中。 (V )7、 8086CPU勺最小方式是为实现多处理器系统而设计的。( x )8、 OUT DX, AL 指令输出的是 16位操作数9、 8086CPU勺最小方式是为实现多处理器系统而设计的。( )(x )10、 MOV

27、DS, 2000H ( x )11、 在8086CPU勾成的微机系统中,数据可以存放在几个不连续的段中。(V )12、 CPU响应可屏蔽中断时,无须从数据总线上读取中断类型码。( x )13、 采用直接寻址输入/输出指令的最大端口地址为0FFH ( V)14、 8225A 的“端口 C 置1/置0 控制字”不能写入其控制寄存器中。( x)15、 PUSH AL( x )16、 DM/方式不能实现内存与接口之间数据的直接交换。( )(x)17、 段内转移指令执行结果要改变IP、CS的值(x)18、 8086 的可屏蔽中断不受 IF 标志位的影响, 但需要从数据线上读取中断类型码。( ( x)19

28、、 构成一个最小8086 CPU的微机系统只需8086、8282、8286就够了。( )( x)20、 8086CPU勺Ready信号是由外部硬件产生的。( )(V )21、 ROM必须定时刷新,否则所存信息就会丢失。(x)22、 在串行异步通信中, 停止位的作用表示全部数据传送完毕, 接收方在收到停 止位信号以后,就不再去接收串行数据。( x)23对8086/8088 系统,中断类型码的大小与中断优先级高低无关。( V)24、 8086复位时,(CS = FFFFH (IP ) =0000H 所以8086在复位后重新启 动时,便从内存的FFFF0H单元开始执行指令,使得系统在启动时自动进入系

29、统 程序。( V )25、 中断类型码乘以 4,就可以得到中断服务程序入口地址。( x )26、 多个外设可以通过一条中断请求线向 CPU发中断请求。(x )四、简答题1.什么是中断类型码、中断向量、中断向量表?在基于 8086/8088 的微机系统中,中断类型码和中断向量之间有什么关系?2.动态RAM为何要刷新?如何刷新?3.对于 8086 存储器中的非规则字,为什么要两个总线周期才能读完?4.为什么DMA方式的传输速率比中断方式更高?5.若STR是字符串的首地址,指出下列程序的功能。LEA BX,STRMOV CX, 30LP: CMP BX ,$JNZ NEXTMOV BX ,&NEXT

30、:INC BXLOOP LPHLT1、 什么是中断向量?中断向量表指的是什么?中断向量表放在什么地方?假如 中断类型为 20,它的中断服务入口地址是多少?2、 在一个8086CPU和单片8259A组成的系统中,试说明:(1)8086CPU 在响应可屏蔽中断的条件是什么?(2)8086CPU在响应中断过程中,连续执行两个INTA周期,其作用是?(3)假如8259A已被编程,ICW2=08H,若连接在8259A的IR3端的外设提 出中断申请,它的中断向量的存放地址是什么?2、 设有一个具有 16 位地址和 8 位数据的存储器,问: (1)该存储器能存书多少个 字节的信息? (2)如果存储器由8KX4位RAM芯片组成,需要多少片?需要地 址多少位做芯片选择?3、 8086CPU 从功能上分为几个部分?

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2