ImageVerifierCode 换一换
格式:DOC , 页数:16 ,大小:232KB ,
资源ID:493984      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bingdoc.com/d-493984.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(定时器电子课程设计.doc)为本站会员(wj)主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(发送邮件至service@bingdoc.com或直接QQ联系客服),我们立即给予删除!

定时器电子课程设计.doc

1、目录摘要21. Multisim软件的简介32. 系统设计总体方案32.1 设计基本思路32.2 设计总流程图43. 555定时器,CD4518和CD4011介绍43.1 555定时器43.2 CD451863.3 CD4011引脚图84. 数字逻辑控制,脉冲信号产生,计数器计数和数码管显示模块电路图94.1 数字逻辑控制模块94.1.1 数字逻辑控制模块电路图94.1.2 数字逻辑控制模块原理104.2 脉冲信号产生模块104.2.1 脉冲信号产生模块电路图104.2.2 冲信号产生模块原理114.3 计数器计数模块124.3.1 计数器计数电路图124.3.2 计数器计数模块原理134.4

2、 显示器模块135. 电路的总体设计与调试145.1 总体电路原理图145.2 总电路工作原理146. 课程设计收获与体会157. 参考文献15摘要 本次课程设计利用555定时器以及数字逻辑芯片和数码管实现数字电子计时器功能,计时器显示099计数,在实际生活中应用很广。根据日常生活中观察,数字式计时器设计成型后供扩展的方面很多,例如自动报警、按时自动打铃等。因此,与机械式时钟相比具有更高的可视性和精确性,而且无机械装置,具有更长的使用寿命,所以研究数字钟及扩大其应用,有着非常现实和实际的意义。目前,数字计数器的功能越来越强,并且有多种专门的大规模集成电路可供选择。但从知识储备的角度考虑,本设计

3、是以中小规模集成电路设计数字钟的一种方法。数字计数器包括组合逻辑电路和时序电路。 1. Multisim软件的简介 Multisim是美国国家仪器(NI)有限公司推出的以Windows为基础的仿真工具,适用于板级的模拟/数字电路板的设计工作。它包含了电路原理图的图形输入、电路硬件描述语言输入方式,具有丰富的仿真分析能力。 软件以图形界面为主,采用菜单、工具栏和热键相结合的方式,具有一般Windows应用软件的界面风格,用户可以根据自己的习惯和熟悉程度自如使用。一、Multisim的主窗口界面。 界面由多个区域构成:菜单栏,各种工具栏,电路输入窗口,状态条,列表框等。通过对各部分的操作可以实现电

4、路图的输入、编辑,并根据需要对电路进行相应的观测和分析。用户可以通过菜单或工具栏改变主窗口的视图内容。二、菜单栏 菜单栏位于界面的上方,通过菜单可以对Multisim的所有功能进行操作。不难看出菜单中有一些与大多数Windows平台上的应用软件一致的功能选项,如File,Edit,View,Options,Help。此外,还有一些EDA软件专用的选项,如Place,Simulation,Transfer以及Tool等。三、工具栏 Multisim 提供了多种工具栏,并以层次化的模式加以管理,用户可以通过View菜单中的选项方便地将顶层的工具栏打开或关闭,再通过顶层工具栏中的按钮来管理和控制下层

5、的工具栏。通过工具栏,用户可以方便直接地使用软件的各项功能。顶层的工具栏有:Standard工具栏、Design工具栏、Zoom工具栏,Simulation工具栏。 Multisim特点:直观的图形界面,丰富的元器件,强大的仿真能力,丰富的测试仪器,完备的分析手段,独特的射频(RF)模块,强大的MCU模块,完善的后处理,详细的报告,兼容性好的信息转换。2. 系统设计总体方案2.1 设计基本思路 任务书要求利用多种数字逻辑芯片、555定时器和数码管设计一个数字式计时器电路,并且 要求555定时器电路产生频率为100Hz的多谐波信号,通过后续电路实现0至99个脉冲的计时功能,电路还应具有计时时间到

6、自动停止和开关重新开始计时功能。 从而完成此课题,可以将这整个计数系统,分为几个模块进行分析。首先是数字逻辑控制模块,通过使用门电路来控制计时器进位及清零。然后是脉冲信号产生模块,由一个振荡电路来产生一个固定频率的脉冲信号,作为计时器的时基信号。再者是计时数计数模块,接收计时及中断信号脉冲,从而控制计数器计数,且有清零功能,该模块选用十进制计数器。最后是译码显示模块,该模块要显示00到99的数字,选用十进制计数器的基础上,通过它们之间的级联,最终显示相应数字,实现计数。2.2 设计总流程图 数字逻辑 控制模块 脉冲信号 产生模块 计数器计数模块 数码管显示模块 图1 设计总流程图3.555定时

7、器,CD4518和CD4011介绍3.1 555定时器 555定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极型(TTL)工艺制作的称为 555,用 互补金属氧化物(CMOS )工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V16V 工作,7555 可在 318V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。 它内部包括两个电压比较器,三个等值串联电阻,一个 RS 触发器,一个放电管 T 及功率输出级。它提供两个基准电压VCC /3 和 2VCC /3555

8、定时器的功能主要由两个比较器决定。两个比较器的输出电压控制RS 触发器和放电管的状态。在电源与地之间加上电压,当 5 脚悬空时,则电压比较器 C1 的反相输入端的电压为 2VCC /3,C2 的同相输入端的电压为VCC /3。若触发输入端 TR 的电压小于VCC /3,则比较器 C2 的输出为 0,可使 RS 触发器置 1,使输出端 OUT=1。如果阈值输入端 TH 的电压大于 2VCC/3,同时 TR 端的电压大于VCC /3,则 C1 的输出为 0,C2 的输出为 1,可将 RS 触发器置 0,使输出为 0 电平。它的各个引脚功能如下:1脚:外接电源负端VSS或接地,一般情况下接地。2脚:

9、低触发端。3脚:输出端Vo。4脚:是直接清零端。当此端接低电平,则时基电路不工作,此时不论TR、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只0.01F电容接地,以防引入干扰。6脚:TH高触发端。7脚:放电端,该端与放电管集电极相连,用做定时器时电容的放电。8脚:外接电源VCC,双极型时基电路VCC的范围是4.5 16V,CMOS型时基电路VCC的范围为3 18V。一般用5V。 图2 555定时器引脚图图3 555定时器原理图3.2 CD4518CD4518是一个双BCD同步加

10、计数器,由两个相同的同步4级计数器组成。CD4518引脚功能(管脚功能)如下:图4 CD4518芯片 1CP、2CP:时钟输入端。1CR、2CR:清除端。1EN、2EN:计数允许控制端。 Q1AQ4A:计数器输出端。Q1BQ4B:计数器输出端。Vdd:正电源。Vss:地。CD4518是一个同步加计数器,在一个封装中含有两个可互换二/十进制计数器,其功能引脚分别为17和915,该CD4518计数器是单路系列脉冲输入(1脚或2脚,9脚或10脚),4路BCD码信号输出(3脚6脚,11脚14脚)。CD4518控制功能:CD4518有两个时钟输入端CP和EN,若用时钟上升沿触发,信号由CP输入,此时EN

11、端为高电平(1),若用时钟下降沿触发,信号由EN输入,此时CP端为低电平(0),同时复位端Cr也保持低电平(0),只有满足了这些条件时,电路才会处于计数状态,否则没办法工作。将数片CD4518串行级联时,尽管每片CD4518属并行计数,但就整体而言已变成串行计数了。需要指出,CD4518未设置进位端,但可利用Q4做输出端。有人误将第一级的Q4端接到第二级的CP端,结果发现计数变成“逢八进一”了。原因在于Q4是在CP8作用下产生正跳变的,其上升沿不能作进位脉冲,只有其下降沿才是“逢十进一”的进位信号。正确接法应是将低位的Q4端接高位的EN端,高位计数器的CP端接VSS。3.3 CD4011引脚图

12、图5 CD4011芯片功能图图6 CD4011引脚图管脚功能:1A 数据输入端2A 数据输入端3A 数据输入端4A 数据输入端1B 数据输入端2B 数据输入端3B 数据输入端4B 数据输入端1Y 数据输出端2Y 数据输出端3Y 数据输出端4Y 数据输出端VDD 电源正VSS 地 VDD电压范围:0.5v to 18v功耗:双列普通封装 700MW 小型封装 500MW工作温度范围:CD4011BM -55 - +125 CD4011BC -40 - +85XYQ动作001禁止011设定100重置11不变无表1 CD4011真值表 (1)当X=0、Y=0时,将使两个NAND门之输出均为1,违反触

13、发器之功用,故禁止使用。如真值表第一列。 (2)当X=0、Y=1时,由于X=1导致NAND-A的输出为“1”,使得NAND-B的两个输入均为“1”,因此NAND-B的输出为“0”,如真值表第二列。 (3)当X=1、Y=0时,由于Y=0导致NAND-B的输出为”1”,使得NAND-1的两个输入均为“1”,因此NAND-A的输出为“0”,如真值表第三列。 (4)当X=1、Y=1时,因为一个“1”不影响NAND门的输出,所以两个NAND门的输出均不改变状态,如真值表第四列。4. 数字逻辑控制,脉冲信号产生,计数器计数和数码管显示模块电路图4.1 数字逻辑控制模块4.1.1 数字逻辑控制模块电路图 图

14、7 数字逻辑电路4.1.2 数字逻辑控制模块原理在点击绿色箭头开始,电容开始充电,此时J1按下时,电阻下端1为低电平,电容下端6为低电平,继而U2B端为低电平;如果此刻按下J2,则4端为低电平,发出脉冲到U2B,而1和6输出低电平到与非门U2A,U2A输出高电平到U2B,此时0和1输入到与非门U2B ,继而U2B输出高电平。4.2 脉冲信号产生模块4.2.1 脉冲信号产生模块电路图 图8 脉冲信号产生电路图下图是该频率波形图:图9 振荡器输出波形图4.2.2 冲信号产生模块原理 振荡器是计时器的核心,振荡器的稳定度和频率的精确度决定了计时器的准确度。图10 振荡器电路图 接通电源后,电容C3被

15、充电,vC上升,当vC上升到大于2/3VCC时,触发器被复位,放电管T导通,此时v0为低电平,电容C3通过R2和T放电,使vC下降。当vC下降到小于1/3VCC时,触发器被置位,v0翻转为高电平。电容器C3放电结束,所需的时间为:当C3放电结束时,T截止,VCC将通过R1、R2向电容器C3充电,vC由1/3VCC上升到2/3VCC所需的时为:当vC上升到2/3VCC时,触发器又被复位发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为: 本设计中,由电路图和f的公式可以算出,微调R10=10k,R11=2.21k左右,其输出的频率为f=100Hz.4.3 计数器计数模块4.3.1

16、计数器计数电路图图11 计数器电路4.3.2 计数器计数模块原理CD4518有两个时钟输入端CP和EN,若用时钟上升沿触发,信号由CP输入,此时EN端为高电平(1),若用时钟下降沿触发,信号由EN输入,此时CP端为低吨平(0),同时复位端Cr也保持低电平(0),将数片CD4518串行级联时,尽管每片CD4518属并行计数,但就整体而言已变成串行计数了,将低位的Q4端接高位的EN端,高位计数器的CP端接USS,电路处于计数状态。4.4 显示器模块 图12 显示器电路该数码管接收到计数器的信号,并将其显示出来。此处加了两个1N4148二极管,控制其进位,最大数出值为1001=9,所以该数码管的输出

17、为从0到9。5. 电路的总体设计与调试5.1 总体电路原理图图11 总体电路原理图5.2 总电路工作原理 由LM555CM芯片组成的产生多谐波信号的多谐振荡器电路,在VCC端给其一个5V直流电源。接通电源后,电容C充电。充电回路是VCCR1R2 C地,当Vc上升到2Vcc/3时,Vo为低电平,同时T导通。此时C通过R2和T放电,放电回路为CR2T地,按指数规律下降,当下降到VcVcc/3时,输出翻转为高电平,放电管T截止,电容再次充电,如此周而复始,产生振荡。由振荡电路产生脉冲传给数字显示回路中的U10A的cp1端,cp1端置高电平,4518BD开始累加。但是当开关A没有按下时,逻辑控制电路输

18、出端U2B始终是高电平。只有当开关J1按下时U2A输出端置1,U2C输出端也置1。U2B为与非门输出低电平,所以4518芯片MR置0,结束清零,相当于解除自锁功能。4518BD开始累加,4518芯片是一种十进制累加芯片。为了达到0-99计时,直接置U10A、B的A、D端为高电平。通过稳压二极管来起到99后自锁功能。最后一个要求就是当按下J2以后,则7端为低电平,发出脉冲到U2B,而5和6输出低电平到与非门U2A,U2A输出高电平到U2B,此时0和1输入到与非门U2B ,继而U2B输出高电平,MR收到高电平后清零。此时如果再按下J1可重新开始计时。6. 课程设计收获与体会通过此次课程设计,使我更

19、加扎实的掌握了有关数字电路方面的知识,掌握了555定时器的原理和使用方法,以及了解数字逻辑芯片的结构和作用,同时掌握Multisim软件的使用方法,在设计过程中虽然遇到了一些问题,但经过一次又一次的思考,一遍又一遍的检查终于找出了原因所在,也暴露出了前期我在这方面的知识欠缺和经验不足。课程设计的过程虽然比较艰难,但是可以学到很多很多的东西,学到了很多在书本上所没有学到过的知识。通过这次课程设计使我懂得了理论与实际相结合是很重要的。 此次设计也让我明白了思路即出路,有什么不懂不明白的地方要及时请教老师同学或上网查询,只要认真钻研,动脑思考,动手实践,就没有弄不懂的知识,收获颇丰。同时,老师的悉心指导给了我很大的帮助,在此非常感谢。7. 参考文献1.Multisim电路仿真技术应用主编:赵永杰,王国玉,电子工业出版社;2.电工学简明教程秦曾煌编,高等教育出版社出版;3.数字电子技术基础教程夏路易,电子工业出版社;

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2