ImageVerifierCode 换一换
格式:DOCX , 页数:59 ,大小:2.44MB ,
资源ID:5855135      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bingdoc.com/d-5855135.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(组成原理题库求答案FinallyWord文档格式.docx)为本站会员(b****2)主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(发送邮件至service@bingdoc.com或直接QQ联系客服),我们立即给予删除!

组成原理题库求答案FinallyWord文档格式.docx

1、A、Cache的命中率只与其容量相关B、在体系结构上,Cache存储器位于主存与CPU之间C、使用Cache存储器并不能扩大主存的容量D、Cache存储器存储的内容是主存部分内容的拷贝9. 操作数地址,为某一寄存器内容和位移量之和,可以是寻址方式。A、相对寻址方式 B变址寻址方式 C以上三种方式D、基址寻址方式10、某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别是90ns, 80ns, 70ns和6ons,则该计算机的流水线操作周期应设计为。A、90ns B8Ons C, 60ns D, 70ns11 CPU对整个计算机系统的运行是极其重要的,它

2、具有下列选项列出的哪些基本功能【】。指令控制时间控制数据加工操作控制A、 B、 C,D、12,假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz 则总线带宽是A、20MB/S、B 80MB/S C,10MB/s D 40MB/S13,假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存l0000次,其中访间Cache缺失(未命中)500次,则Cache的命中率是。A、95 % B、9.5 % C, 5% D、50 %14、同步通信之所以比异步通信具有较高的传输频率,是因为同步通信.A 总线长度较短 B、各部件存取时间比较接近C

3、、不需要应答信号D、用一个公共时钟信号进行同步15、计算机的外围设备是指【】。A输入了输出设备 B、外存储器 C输入/输出设备及外存储器 D除了CPU和内存以外的其他设备16, CPU主要由哪两个部分组成【】。1 ALU CACHE CU ICA B、 C、 D、17、十进制数-128的8位补码表示是。A、11111111 B l000000lB C、l0000000B D1l000000B18、在下面描述的汇编语言基本概念中,不正确的表述是。A、汇编语言编写的程序执行速度比高级语言慢B,汇编语言对机器的依赖性高C、对程序员的训练要求来说,需要硬件知识D、用汇编语言编写程序的难度比高级语言大1

4、9、寄存器间接寻址方式中,操作数在【】。A通用寄存器 B、程序计数器C、堆栈 D、主存单元20、下列关于SRAM和DRAM的描述中,正确的是。A, SRAM比DRAM的速度更快B, SRAM需要动态刷新C, SRAM中的数据在掉电后不会丢失,而DRAM则会D、单位容量DRAM的价格更高21、下列关于存取时间和存储周期的描述中,正确的是【】。A、存储周期指-改读操作命令发出到该操作完成,将数据读出到数据总线上所经历的时间(存取时间)B、以上说法均不正确C存取时间指连续启动两改读操作所需间隔的最小时间 (存储周期)D存储周期略长于存取时间P6622、以下关于常用的指令寻址方式,正确的是【】。A、立

5、即数寻址方式 B、寄存器寻址方式C、相对寻址方式D、跳跃寻址方式23 发生中断请求的时间条件是【】。A、 一次DMA操作结束B、一改I/O操作结束C,机器内部发生故障D、一条指令执行结束24、保存当前正在执行指令地址的寄存器是【】.A、数据寄存器(DR) B程序计数器(PC) C,指令寄存器(IR) D地址寄存器(AR)在CPU中:(1)保存当前正在执行的指令的寄存器是(IR);(2)保存当前正在执行的指令地址的寄存器是(AR)25、同步控制是【】。A、只适用于外围设备控制的方式B、所有指令执行时间都相同的方式C、由统一时序信号控制的方式D,只适用于CPU控制的方式26,系统总线中地址线的功能

6、是【】。A、 选择进行信息传输的设备B、选择外存地址C、选择主存单元地址D,指定主存和I/O设备接口电路的地址27,采用串行接口进行7位ASCII码传送,带有一位奇校验位,1位起始位和1位停止位,当波特率位9600波特时,字符传送速率为【】A、960 B、873 C, 480 D、137128,偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址,下列寻址方式中,不属于偏移寻址方式的是【】A、 基址寻址 B、相对寻址C、变址寻址D间接寻址29、中断向量地址是【】A、中断服务程序入口地址指示器 B、例行程序入口地址C、中断服务程序入口地址D、子程序入口地址30、计算机的外围设备是指【】。

7、A、外存储器 B、除了CPU和内存以外的其他设备 C,输入/输出设备D、输入输出设备及外存储器31, CPU响应中断的时间是【】A、 间址周期结束B,执行周期结束 C 中断源提出请求 D取指周期结束32、下列说法中【】是正确的.A、指令的地址码给出存储器地址的加法指令,在执行周期不一定访存B、加法指令的执行周期一定不访存C、指令的地址码给出存储器地址的加法指令,在执行周期一定访存 D,加法指令的执行周期一定要访存33、基址寻址方式中,操作数的有效地址是【】。A、寄存器内容加上形式地址B、程序计数器内容加上形式地址C,变址寄存器内容加上形式地址D、基址寄存器内容加上形式地址(位移量)34, DM

8、A访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作【】。A DMA, B、周期挪用C、停止CPU访问主存 D, DMA与CPU交替访问35、下列描述中【】是正确的.A、以上说法均不对B,控制器能理解、解释并执行所有的指令及存储结果C,所有的数据运算都在CPU的控制器中完成D、一台计算机包括输入、输出、控制、存储及算逻运算五个单元36,以下【】是错误的。A,软件查询法和硬件法都能找到中断服务程序的入口地址 B、中断向量就是中断服务程序的入口地址C、中断向量法可以提高识别中断源的速度D、中断服务程序可以是操作系统模块37,浮点数的表示范围和精度取决于【

9、】。A、 阶码的机器数形式和尾数的位数B,阶码的机器数形式和尾数的机器数形式C,阶码的位数和尾数的机器数形式D,阶码的位数和尾数的位数38、程序控制类指令的功能是【】。A、一定是自动加+1 B、改变程序执行的顺序 C,进行主存和CPU之间的数据传送D,进行CPU和设备之间的数据传送39、对有关数据加以分类、统计、分析,这属于计算机在【】方面的应用A、实时控制B,数据处理C,数值计算D,辅助设计40,以下关干中断的叙述中,是正确的。A、 外部设备一旦发出中断请求,CPU应立即响应 B、中断方式一般用于处理随机出现的服务请求C、程序查询用于键盘中断D、外部设备一旦发出中断请求,便立即得到CPU的响

10、应41、在独立请求方式下,若有N个设备,则。A、有N个总线请求信号和一个总线响应信号B,有N个总线请求信号和N个总线响应信号 C有一个总线请求信号和一个总线响应信号D 有一个总线请求信号和N个总线响应信号42、主存和CPU之间增加高速缓冲存储器的目的是 A解决CPU和主存之间的速度匹配问题 B,既扩大主存容量,又提高了存取速度C、扩大主存容量 D扩大辅存容量43、在浮点机中,判断原码规格化形式的原则是【A、尾数的符号位与第一数位相同 B、尾数的符号位与第一数位不同C、阶符与数符不同 D、尾数的第一数位为1,数符任意44,超标量技术是【】A、 在每个时钟周期内同时并发多条指令B、 缩短原来流水线

11、的处理器周期C、 把流水线的处理数据量提升到超过原来设计的标准D、 把多条能并行操作的指令组合成一条具有多个操作码字段的指令45、Cache的地址映射中【】比较多的采用按内容寻址,的相联存储器来实现。A,以上都有B、组相联映象C、直接映象D、全相联映象46,第二代计算机中使用的主要器件是【】。A、 晶体管B、电子管C、中大规模集成电路O、中小规模集成电路47,某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数是。A、+(263-1) B, +(264-1) C、-(263-1) D、-(264-1)48、存储单元是指【】A、存放1个二进制信息位的存储基元B、存放1个机器

12、字的所有存储基元集合C,存放1个字节的所有存储基元集合D、存放2个字节的所有存储基元集合49,操作数寻址方式中的寄存器间接寻址方式,是指操作数在中。A、 外存B,寄存器C、硬盘 D、内存50、指令周期是指【】。A .CPU从主存取出一条指令加上执行一条指令的时间B, CPU执行一条指令的时间 C, CPU从主存取出一条指令的时间D、时钟周期时间51,冯诺依曼机工作的基本方式的特点是【】。A、 堆栈操作 B、存贮器按内容选择地址 C按地址访并顺序执行指令D,多指令流单数据流52、在机器数【】中,零的表示形式是唯一的A、反码B、补码C,移码 D,原码53、为了便于实现多级中断,保存现场信息最有效的

13、办法是采用【】。A、存储器B、堆栈 C,通用寄存器D、外存54、运算器的核心功能部件是【】。A 数据总线 B通用寄存器 C ALU D、状态条件寄存器55微程序控制器中,机器指令与微指令的关系是【】。A、 一条微指令由若干条机器指令组成B、 一段机器指令组成的程序可由一条微指令来执行C、 每一条机器指令由一段用微指令编成的微程序来解释执行D、 每一条机器指令由一条微指令来执行56双端口存储器所以能进行高速读/写操作,是因为采用【】。A新型器件B、高速芯片C、流水技术D、两套相互独立的读写电路57、从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于【】计算机.A、冯诺依

14、曼 B智能C、串行O、并行58、以下有关运算器的描述,【】是正确的。A算术运算与逻辑运算B、只做加法运算C、只做算术运算D、只做逻辑运算59、单级中断系统中,CPU一旦响应中断,立即关闭【】标志,以防止本改中断服务结束前同级的其他中断源产生另一次中断进行干扰。A、DMA请求 B、中断允许 C、中断请求D、中断屏蔽60, CPU中跟踪指令后继地址的寄存器是【】。A、 指令寄存器B程序计数器C、地址寄存器D、通用寄存器61冯。诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是A、 指令和数据所在的存储单元B、指令周期的不同阶段C、指令和数据的寻址方式D、指令操作码的译码结

15、果62、一个C语言程序在一台32位机器上运行。程序中定义了三个变量xyz,其中x和z是int型,Y为shout型。当x=127, y=-9时,执行赋值语句z=x+y后,xyz的值分别是【】A、x=O000007FH, y=FFF9H, z=00000076HB、x=0000007FH, y=FFF7H, z=00000076HC, x=0000007FH, y=FFF7H, z=FFFF0076HD,x=0000007FH, y=FFF9H, z=FFFF0076H63、某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2Kx8位的ROM芯片和4Kx4位的RA

16、M芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是【】A、1 30B 2 30C 1 15D 2 1564、某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1(提示:如果指令为两个字节,则pc自动加2,以此类推)。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H则该转移指令成功转以后的目标地址是【】A.2006H B.2008H C.2007H D.2009H65、下列关于RISC的叙述中,错误的是【】A、RISC的指令数、寻址方式和指令格式种类相对

17、CISC少B、 RISC晋遍采用微程序控制器C、RISC的内部通用寄存器数量相对CISC多D、RISC大多数指令在一个时钟周期内宪成66、主存储器和CPU之间增加cache的目的是A、既扩大主存储器容量,又扩大CPU中通用寄存器的数量B、解诀CPU和主存之间的速度匹配问题 C、扩大CPU中通用寄存器的数量D、扩大主存储器容量67、某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别是90ns,80ns,70ns和60ns则该计算机的CPU时钟周期至少是【】A.60 ns B.70 ns C.80 ns D.90 ns68、相对于微程序控制器,硬布线控制

18、器的特点是【】A、指令执行速度慢,指令功能的修改和扩展难B、指令执行速度快,指令功能的修改和扩展容易C指令执行速度快,指令功能的修改和扩展难D指令执行速度慢,指令功能的修改和扩展容易69、假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MBz则总线带宽是【】A.40 MB/S B.80 MB/S C.10 MB/S D.20 MB/S70,假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访司Cache缺失(来命中)50改,则Cache的命中率是【】A.5% B.50% C.95% D.9.5%71、下列选项中,

19、能引起外部中断的事件是【】A,键盘输入B ,除数为0 C,浮点运算下溢D、访存缺页72、下列有关只RAM和ROM的叙述中,正确的是【】I、RAM是易失性存储器,ROM是非易失性存储器II、RAM和RDM都是采用随机存取的方式进行信息访间III、RAM和RDM都可用作CacheIV、RAM和ROM都需要进行刷新A、仅II III IVB、仅I, II IIIC、仅II和IIID、仅I和II73、下列数中最小的数是【】A、(101001)BCD-29B、(52)8 -42C、(101001)2 -41D、(233) 16-56374,某SRAM芯片,其存储容量为512Kx8位,该芯片的地址线和数据

20、线的数目是【A 512 8B 8 512C 19 8D 18 875、在下面描述的汇编语言基本概念中,不正确的表述是【】B、用汇编语言编写程序的难度比高级语言大D、汇编语言对机器的依赖性高76、寄存器间接寻址方式中,操作数在【】A、堆栈B、主存单元C,通用寄存器D,程序计数器77、机器指令与微指令之间的关系是【】A、用若干条机器指令实现一条微指令B、用若干条微指令实现一条机器指令C、用一条机器指令实现一条微指令D、用一条微指令实现一条机器指令78、存储单元是指【】A存放1个机器字的所有存储元集合 B存放2个字节的所有存储元集合 C存放l个二进制信息位的存储元D存放1个字节的所有存储元集合79、

21、指令周期是指【】A, CPU从主存取出一条指令加上执行一条指令的时间B, CPU从主存取出一条指令的时间 C, CPU执行一条指令的时间D,时钟周期时间80、发生中断请求的时间条件是【】A、一改DMA操作结束B、一改I/O操作结束 C机器内部发生故障D、一条指令执行结柬81 为了便干实现多级中断,保存现场信息最有效的办法是采用【】A、 堆栈 B、通用寄存器C、外存 D、存储器82、同步控制是【】A 、由统一时序信号控制的方式 B所有指令执行时间都相同的方式C适用于CPU控制的方式D、只适用于外围设备控制的方式83、CPU中跟踪指令后继地址的寄存器是【】A,指令寄存器B,通用寄存器C、地址寄存器

22、D程序计数器84、下列不会引起指令流水阻塞的是【】A、数据相关B,资源冲突C、条件转移D、数据旁路85、偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址下列寻址方式中,不属于偏移寻址方式的是【】A、变址寻址B、相对寻址 C间接寻址D、基址寻址86、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是A、4 B, 0 C, 2 D, 687、计算机的外围设备是指【】A、外存储器B、输入输出设备C、输入输出设备及外存储器D,、除了CPU和内存以外的其他设备2009 年计算机统考计

23、算机组成原理部分一、单项选择题:每小题 2 分。11 冯诺依曼计算机中指令和数据均以二进制形式存放在存储器中, CPU 区分它们的依据是 。A 指令操作码的译码结果 B 指令和数据的寻址方式C 指令周期的不同阶段 D 指令和数据所在的存储单元12 一个 C 语言程序在一台 32 位机器上运行。程序中定义了三个变量 x、 y 和 z,其中x 和 z 为 int 型, y 为 short 型。当 x=127, y=-9 时,执行赋值语句 z=x+y 后, x、 y 和 z 的值分别是 。A x=0000007FH, y=FFF9H, z=00000076HB x=0000007FH, y=FFF9

24、H, z=FFFF0076HC x=0000007FH, y=FFF7H, z=FFFF0076HD x=0000007FH, y=FFF7H, z=00000076H13 浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为 5 位和 7 位(均含 2 位符号位)。若有两个数 X=2729/32, Y=255/8,则用浮点加法计算 X+Y 的最终结果是 。A 00111 1100010 B 00111 0100010C 01000 0010001 D发生溢出14某计算机的 Cache 共有 16 块,采用 2 路组相联映射方

25、式(即每组 2 块)。每个主存块大小为 32B, 按字节编址。主存 129 号单元所在主存块应装入到的 Cache 组号是 。A 0 B 1 C 4 D 615某计算机主存容量为 64KB,其中 ROM 区为 4KB,其余为 RAM 区,按字节编址。现要用 2K8 位的 ROM 芯片和 4K4 位的 RAM 芯片来设计该存储器,则需要上述规格的ROM 芯片数和 RAM 芯片数分别是 。A 1、 15 B 2、 15 C 1、 30 D 2、 3016某机器字长为 16 位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一

26、个字节 PC 自动加 1。若某转移指令所在主存地址为 2000H,相对位移量字段的内容为 06H,则该转移指令成功转移后的目标地址是 。A 2006H B 2007H C 2008H D 2009H17下列关于 RISC 的叙述中, 错误的是 。A RISC 普遍采用微程序控制器B RISC 大多数指令在一个时钟周期内完成C RISC 的内部通用寄存器数量相对 CISC 多D RISC 的指令数、寻址方式和指令格式种类相对 CISC 少18某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为 90ns、 80ns、 70ns、和 60ns,则该计算机

27、的 CPU 时钟周期至少是 。A 90ns B 80ns C 70ns D 60ns19相对于微程序控制器,硬布线控制器的特点是 。A指令执行速度慢,指令功能的修改和扩展容易B指令执行速度慢,指令功能的修改和扩展难C指令执行速度快,指令功能的修改和扩展容易D指令执行速度快,指令功能的修改和扩展难20假设某系统总线在一个总线周期中并行传输 4B 信息,一个总线周期占用 2 个时钟周期,总线时钟频率为 10MHz,则总线带宽是 。A 10MB/s B 20MB/s C 40MB/s D 80MB/s21假设某计算机的存储系统由 Cache 和主存组成,某程序执行过程中访存 1000 次,其中访问

28、Cache 缺失(未命中) 50 次,则 Cache 的命中率是 。A 5% B 9.5% C 50% D 95%22下列选项中,能引起外部中断的事件是 。A键盘输入 B除数为 0C浮点运算下溢 D访存缺页2010 年计算机统考计算机组成原理部分一、单项选择题12 下列选项中,能缩短程序执行时间的措施是 。 提高 CPU 时钟频率 优化数据通路结构 对程序进行编译优化A仅和 B仅和 C仅和 D 、 和13 假定有 4 个整数用 8 位补码分别表示 r1=FEH, r2=F2H, r3=90H, r4=F8H,若将运算结果存放在一个 8 位寄存器中,则下列运算中会发生溢出的是 。A r1r2 B r2r3C r1r4 D r2r414 假定变量 i、 f 和 d 的数据类型分别为 int、 float 和 double( int 用补码表示, float和 do

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2