广东海洋大学计算机接口技术复习提纲分析.docx

上传人:b****3 文档编号:10336094 上传时间:2023-05-25 格式:DOCX 页数:15 大小:90.23KB
下载 相关 举报
广东海洋大学计算机接口技术复习提纲分析.docx_第1页
第1页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第2页
第2页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第3页
第3页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第4页
第4页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第5页
第5页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第6页
第6页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第7页
第7页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第8页
第8页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第9页
第9页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第10页
第10页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第11页
第11页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第12页
第12页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第13页
第13页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第14页
第14页 / 共15页
广东海洋大学计算机接口技术复习提纲分析.docx_第15页
第15页 / 共15页
亲,该文档总共15页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

广东海洋大学计算机接口技术复习提纲分析.docx

《广东海洋大学计算机接口技术复习提纲分析.docx》由会员分享,可在线阅读,更多相关《广东海洋大学计算机接口技术复习提纲分析.docx(15页珍藏版)》请在冰点文库上搜索。

广东海洋大学计算机接口技术复习提纲分析.docx

广东海洋大学计算机接口技术复习提纲分析

一、单项选择题

1.CPU与外设间数据传送的控制方式有(d)

A.中断方式B.DMA方式C.程序控制方式D.以上三种都是

2.8086CPU内标志寄存器中的控制标志位占(c)

A.9位B.6位C.3位D.16位

3.CPU与I∕O设备间传送的信号有(d)

4.A.数据信息B.控制信息C.状态信息D.以上三种都是

4.8255A这既可作数据输入、出端口,又可提供控制信息、状态信息的端口是(d)

A.B口B.A口C.A、B、C三端口均可以D.C口

5.设串行异步通信的数据格式是:

1个起始位,7个数据位,1个校验位,1个停止位,若传输率为1200,则每秒钟传输的最大字符数为(c)

A.10个B.110个C.120个D.240个

6.在数据传输率相同的情况下,同步字符传输的速度要高于异步字符传输,其原因是(d)

A.字符间无间隔B.双方通信同步C.发生错误的概率少D.附加的辅助信息总量少

7.采用高速缓存Cache的目的是(b)

A.提高总线速度B.提高主存速度C.使CPU全速运行D.扩大寻址空间

8.在中断方式下,外设数据输入到内存的路径是(d)

A.外设→数据总线→内存B.外设→数据总线→CPU→内存C.外设→CPU→DMAC→内存D.外设→I∕O接口→CPU→内存

9.CPU响应中断请求和响应DMA请求的本质区别是(b)

A.中断响应靠软件实现B.响应中断时CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线C.速度慢D.控制简单

10.堆栈的工作方式是(d)

A.先进先出B.随机读写C.只能读出,不能写入D.后进先出

11.指令MOVAX,[3070H]中源操作数的寻址方式为(d)

A.寄存器寻址B.直接寻址C.立即寻址D.间接寻址

12.Reset信号到来后,8086CPU的启动地址为(c)

A.00000HB.FFFFFHC.FFFF0HD.0FFFFH

13.用3片8259A级联,最多可管理的中断数是(b)

A.24级B.22级C.23级D.21级

14.在8086CPU内部,总线接口单元和执行单元两者的工作方式为(b)。

A、串行且同步B、并行但不同步C、并行且同步D、串行但不同步

18.8253的计数器的最大计数初值是(d)

  A.65536B.FFFFHC.FFF0HD.0000H

19.擦除EPROM中的信息可用的方式是(c)。

A、加12.5V电压   B、加5V电压   C、紫外线照射   D、红外线照射

20.某微机字长16位,其存储器容量为64KB,如果按字节编址,其寻址范围是()

  A.0~16K字B.0~32K字 C.0~16KBD.0~64KB字

21.在DMA方式下,将内存数据传送到外设的路径是(d)

  A.CPU→DMAC→外设B.内存→数据总线→外设

  C.内存→CPU→总线→外设D.内存→DMAC→数据总线→外设

22.要使8253输出1个时钟周期(1CLK)宽度的负脉冲,可选择哪几种工作方式(c)

  A.方式2,4,0B.方式0,4,5 C.方式2,4,5D.方式1,4,5

23.通常,中断服务程序中的一条CLI指令目的是(b)

  A.禁止低一级中断产生B.禁止所有可屏蔽中断 C.禁止同级中断产生D.禁止高一级中断产生

24.8086/8088CPU为了保证在有多个中断源的中断系统中,确定一个中断源并转入相应的中断服务程序,采用的方法是(c)。

 A.中断向量   B.向量中断   C.优先排队   D.并行工作

25.若8086CPU主频为5MHz,则其基本总线周期为(a)

  A.800nsB.500nsC.125nsD.250ns

26.8255A的方式选择控制字为80H,其含义是(d)

  A.A、B、C口全为输入B.A口为输出,其他为输入

  C.A、B为方式0D.A、B、C口均为方式0,输出

27.对可编程接口芯片进行读/写操作的必要条件是()

  A.RD=0B.WR=0C.RD=0或WR=0D.CS=0

28.要管理64级可屏蔽中断,需要级联的8259A芯片数为(d)

  A.4片B.8片 C.10片D.9片

29.CPU响应两个硬中断INTR和NMI时,相同的必要条件是(a)

A:

允许中断B:

当前指令执行结束C:

总线空闲D:

当前访存操作结束

30.已知SRAM2114芯片容量为1K×4位,若要组成16KB的系统存储器,则共需芯片数和组成的芯片组数为()。

(1)32和16;

(2)16和32;(3)32和3;(4)16和16

31.已知SRAM2114芯片容量为16K×1位,若需组成64KB的系统存储器,则组成的芯片组数和每个芯片组的芯片数为(d)。

(1)2和8;

(2)1和16;(3)4和16;(4)4和8

32.若8086/8088系统采用单片8259A,其中断类型号为46H时,试问其中断矢量指针是(  b  )。

46H*4H=178H

A:

184H  B:

178H  C:

118H  D:

280H

33.8088CPU内部的数据总线有(16)条。

(1)8条;

(2)16条;(3)20条;(4)32条

34.若(AL)=0FH,(BL)=04H,则执行CMPAL,BL后,AL和BL的内容为(a)。

(1)OFH和04H;

(2)0B和04H;(3)0F和0BH;(4)04和0FH

35.在并行可编程电路8255中,8位的I/O端口共有(c)。

(1)1个;

(2)2个;(3)3个;(4)4个

36.可编程计数/定时器电路8253的工作方式共有(d)。

(1)3种;

(2)4种;(3)5种;(4)6种

37.在PC/XT中,NMI中断的中断矢量在中断矢量中的位置。

(c)

A:

是由程序指定的      B:

是由DOS自动分配的

C:

固定在0008H开始的4个字节中 D:

固定在中断矢量表的表首

 

二、填空题

1.中断类型码为04H的中断,其服务程序的入口地址一定存放在10H、11H、12H、13H_四个连续的单元中,若这四个单元的的内容为:

66H、50H、88H、30H,则其服务程序的入口地址为______3088H:

5066H。

2.设主片8259A的IR3上接有一从片,IR0上引入了一个中断申请。

那么初始化时,主、从片的ICW3分别是____08H03H_____。

3.进行DMA传送的一般过程是:

外设先向DMA控制器提出请求信号DREQ,DMA控制器通过请求信号HRQ信号有效向CPU提出总线请求,CPU回以响应信号HLDA信号有效表示响应。

4.8253的CLK0接1MHz的时钟,欲使OUT0产生频率为100KHz的方波信号,则8253的计数初值应为_____10_______,应选用的工作方式是___方式3______。

5.中断控制器8259A中的中断屏蔽寄存器IMR的值为ABH,则允许_5个(IR0,IR1,IR3,IR5,IR7)___三级中断产生。

10101011

7.从CPU的NMI引脚产生的中断叫做____非屏蔽中断________,他的响应不受标志位__IF___的控制。

8.若要可编程并行芯片8255A三个端口均作为输出口,则其方式选择控制字应为____80H________。

9.CPU在指令的最后一个时钟周期检测INTR引脚,若测得INTR为_接收到INTR信号______且标志位IF为__1__,则CPU在结束当前指令后响应中断请求。

10.8088管理着___1M____的内存空间和___64k___的I/O端口空间。

8088的I/O端口的地址采用_独立_____编码方式。

四.简答分析题

1.动态RAM为什么需要定时刷新?

因为电容中的电荷由于漏电会逐渐消失,所以要定时刷新

2.I/O接口的功能有哪些?

1.信号的形式转换

2.电平的转换和放大

3.锁存及缓冲

4.I/O定向

5.并行及串行的转换

3.中断向量表的作用是什么?

如何设置中断向量表?

中断类型号为15H的中断向量存放在哪些存储器单元中?

作用:

中断向量是中断服务程序的入口地址。

将所有中断向量集中放在一起,形成中断向量表。

设置:

中断向量表占用存储器的最低地址区(00000H-003FFH),每个中断程序地址占用4个字节单元,两个高地址用来存放程序入口地址的cs段地址,两个底地址存放程序入口地址的ip偏移地址。

15H*4=54H所以一次存在:

54H、55H、56H、57H的单元中

4.总线周期中,何时需要插入TW等待周期,TW周期的个数,取决于什么因素?

在被写入或者被读取的外设或存储器不能及时配合cpu传送数据,此时外设或存储器会通过“ready”信号在t3状态启动之前向cpu发送”数据没有准备好”,此时cpu在T3后插入一个或多个Tw时钟周期进入等待状态。

Tw的个数取决于外设ready发出“数据未准备好”的次数。

5.ROM-BIOS指的是什么?

它的主要功能是什么?

基本输入输出系统

功能:

用来驱动和管理诸如键盘、显示器、打印机、磁盘、时钟、串行通信接口等基本的输入输出设备

6.DMA控制器有哪几种工作方式?

它可以工作于哪两种状态,何时分别进入这两种状态?

单字节传送、数据块传送、请求传送、级联传送

工作于从属状态和主控状态,当未获得总线控制权时,cpu处于主控状态,而DMA处于从属状态,当cpu将总线权交给DMA时,DMA获得总线控制权,处于主控状态。

7.什么是Cache?

它能够极大地提高计算机的处理能力是基于什么原理?

(1)Cache是位于CPU与主存之间的高速小容量存储器。

(2)它能够极大地提高计算机的处理能力,是基于程序和数据访问的局部性原理。

8.8237A有哪些内部寄存器?

各有什么功能?

初始化编程要对哪些寄存器进行预置?

基地址寄存器、基字节计数器、当前地址寄存器、当前字节寄存器、工作方式寄存器

9.分述8237A单字节传送、请求传送、块传送三种工作方式的传送过程。

书本P240

10.8253有哪几种工作方式?

区分不同工作方式的特点体现在哪几方面?

答:

8253有六种工作方式,分别为方式0,方式1,方式2,方式3,方式4,方式5,区分这六种不同的特点主要体现在三个方面:

(1)输出波形不同

方式0:

写入控制字后,变为低电平

其他方式:

写入控制字后,变为高电平

方式2、4、5输出波形都是一个CLK脉宽的负脉冲,

方式2、3输出连续的波形;

(2)启动定时/计数芯片方式不同

方式0,2,3,4,写入计数初值,即启动计数(软件启动)

方式1,5需外加触发信号(GATE的上升沿)启动计数(硬件启动)

(3)计数过程中GATE门控信号控制功能不同:

方式0,4:

GATE为高电平时计数,为低电平时停止计数;

方式2,3:

GATE为高电平时计数,为低电平时停止计数;GATE的上升沿重新开始计数(具有硬件启动特点);

方式1,5:

GATE信号上升沿重新开始计数(硬件启动,GATE上升沿有效)。

因为在3方式时,输出占空比为1:

1的方波或近拟方波,可以作为定时单位,故3方式运用最普遍。

11.设某系统中8259A的两个端口地址分别为24H和25H,试分别写出下列情况应向8259A写入的命令字:

(1)读中断请求寄存器IRR的值。

MOVAL,0AH

OUT24H,AL

INAL,24H

(2)读中断服务寄存器ISR的值。

MOVAL,0BH

OUT24H,AL

INAL,24H

(3)读查询方式下的查询状态字。

MOVAL,0CH

OUT24H,AL

INAL,24H

(4)发一般的中断结束命令EOI。

MOVAL,00H

OUT24H,AL

INAL,24H

12.中断处理过程包括哪几个基本阶段?

中断服务程序中为什么要保护现场和恢复现场?

如何实现?

共6个基本阶段:

保护现场、开中断、中断服务、关中断、恢复现场、开中断并返回

保护现场和恢复现场是为了使处理器停止当前的任务而去处理中断服务,结束后后能够正确的返回到先前的执行状态进行工作。

实现:

保护现场:

通过将cs、ip、各种标志寄存器等压入堆栈保存起来,等中断程序处理完后,再通过出栈将堆栈中的数据在返回到寄存器等相应的值,从而达到恢复现场的效果。

13.单片8259A能管理多少级可屏蔽中断?

若用3片级联能管理多少级可屏蔽中断?

8级可屏蔽中断

22级8+7+7=24

14.什么是总线周期?

什么是时钟周期?

一个典型的总线周期最小包括几个时钟周期?

什么情况下需要插入等待周期T?

总线周期:

通常把CPU通过总线对微处理器外部(存贮器或I/O接口)进行一次访问所需时间称为一个总线周期。

时钟周期:

一个时钟脉冲所需要的时间。

又叫T周期或节拍脉冲

一个总线周期有四个时钟周期

在被写入或者被读取的外设或存储器不能及时配合cpu传送数据,此时外设或存储器会通过“ready”信号在t3状态启动之前向cpu发送”数据没有准备好”,此时cpu在T3后插入一个或多个Tw时钟周期进入等待状态。

15.下段程序读出的是8259A的哪个寄存器?

简要说明理由。

MOVAL,0AH应该是MOVAL,0BH参考书本p270

OUT20H,AL

NOP

INAL,20H

解:

读取中断服务寄存器ISR的内容。

因为执行输入指令(A0=0)之前,执行的输出指令,写入了OCW3(D4D3=01),其中PRRRIS(D2D1D0)=011指明随后读出ISR。

五、设计题:

1.某一8086CPU系统,采用一片8259A进行中断管理。

设8259A工作在普通全嵌套方式,发出普通EOI命令结束中断,采用边沿触发方式请求中断,IR1对应的中断向量号为90H。

另外,8259A在系统中的I/O地址是FFA0H(A0=0)和FFA1H(A0=1)。

请编写8259A的初始化程序段。

解:

MOVDX,0FFAOH

MOVAL,13H写ICW1

OUTDX,AL

MOVDX,0FFA1H

MOVAL,8FH写ICW2

OUTDX,AL

MOVAL,01H写ICW4

MOVDX,AL

MOVAL,0

OUTDX,AL

2.用2片64KX8位的SRAM芯片构成容量为128KB的存储器,分析每片芯片的地址范围和画出连接图。

解;第一片芯片地址范围:

00000H-0FFFFH

第一片芯片地址范围:

10000H-1FFFFH

连接图如下:

 

3.某8086系统中有一片8253芯片,其4个端口地址依此为:

DODOH-DOD3H,时钟频率为2MHz,现利用计数器0,1,2分别产生周期为10μs的方波及每1ms和1s产生一个负脉冲,试编写包括初始化在内的控制程序。

解:

MOVDX,0D0D3H

MOVAL,16H

OUTDX,AL

MOVAL,74H

OUTDX,AL

MOVAL,0B4H

OUTDX,AL

MOVDX,0D0D0H

MOVAL,20H

OUTDX,AL

MOVDX,0DOD1H

MOVAX,2000

OUTDX,AL

MOVAL,AH

OUTDX,AL

MOVDX,0D0D2H

MOVAX,1000

OUTDX,AL

MOVAL,AH

OUTDX,AL

4.某8255的端口地址为A380H-A383H,工作于方式0,A口、B口为输出口,现欲将PC4置0,PC7置1,编写初始化程序。

解:

MOVDX,0A383H

MOVAL,89H

OUTDX,AL

MOVAL,08H

OUTDX,AL

MOVAL,OFH

OUTDX,AL

5.某8086系统中有一片8253芯片,其4个端口地址依此为:

100H-103H,计数脉冲(CLK引脚)频率为1MHz,试编写使计数器0在定时100μs后产生中断请求,计数器2对外事件计数,计满900个事件后输出中断请求信号的汇编程序。

解:

MOVAL,31H

OUT103H,AL

MOVAL,0

OUT100H,AL

MOVAL,01

OUT100H,AL

MOVAL,0B1H

OUT103H,AL

MOVAL,0

OUT100H,AL

MOVAL,09

OUT100H,AL

6.设计一个存储器接口电路,其中部分电路给出如图2所示,要求该存储系统的地址范围为FE000H~FEFFFH,可增加的器件可以是基本门电路(与门、或门、非门、与非门、或非门),完成74LS138同CE的连接,画出虚线框中门电路。

7.如图所示电路

(1)分析各端口地址;

(2)A口、B口工作在什么方式;

(3)写出8255A的初始化程序。

(1)A口:

188H

B口:

189H

C口:

18AH

控制口:

18BH

(2)A口输入方式0

B口输出方0

控制字:

1001000090H

(3)初始化程序

MOVAL,90H

MOVDX,18BH

OUTDX,AL

8.某一8255A芯片的端口地址为90H~93H,现设置该接口芯片的PA口为基本输入方式、PB口为基本输出方式,PC口为输入方式,要求:

(1)完成该电路的初始化程序;(要求无关项设置“0”)

MOVAL,99H

OUT93H,AL

(2)执行如下程序段后,PB口输出何种波形?

L1:

MOV  AL,01H

   OUT  91H,AL

   CALL D20MS;延时20ms

   MOV  AL,00H

   OUT  91H,AL

   CALL D20MS;延时20ms

   JMP  L1

输出宽度为20ms的方波

9.IBMPC/XT机利用8237A通道0从内存地址51234H开始传送4KB数据到外设,编程实现以上功能。

10.用8K×8位的RAM芯片,8K×8位的EPROM芯片和3-8译码器74LS138构成一个16K×16位的RAM和16K×16位的ROM存储器,8086工作在最小模式,各需要多少芯片?

画出该存储器的组成框图及其与CPU的连接图,写出各芯片的地址范围。

4片RAM,4片ROM

六:

各章后面的设计题,复习时有说重点的题。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 解决方案 > 学习计划

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2