计算机组成原理习题问题详解.docx

上传人:b****3 文档编号:11720704 上传时间:2023-06-02 格式:DOCX 页数:29 大小:33.45KB
下载 相关 举报
计算机组成原理习题问题详解.docx_第1页
第1页 / 共29页
计算机组成原理习题问题详解.docx_第2页
第2页 / 共29页
计算机组成原理习题问题详解.docx_第3页
第3页 / 共29页
计算机组成原理习题问题详解.docx_第4页
第4页 / 共29页
计算机组成原理习题问题详解.docx_第5页
第5页 / 共29页
计算机组成原理习题问题详解.docx_第6页
第6页 / 共29页
计算机组成原理习题问题详解.docx_第7页
第7页 / 共29页
计算机组成原理习题问题详解.docx_第8页
第8页 / 共29页
计算机组成原理习题问题详解.docx_第9页
第9页 / 共29页
计算机组成原理习题问题详解.docx_第10页
第10页 / 共29页
计算机组成原理习题问题详解.docx_第11页
第11页 / 共29页
计算机组成原理习题问题详解.docx_第12页
第12页 / 共29页
计算机组成原理习题问题详解.docx_第13页
第13页 / 共29页
计算机组成原理习题问题详解.docx_第14页
第14页 / 共29页
计算机组成原理习题问题详解.docx_第15页
第15页 / 共29页
计算机组成原理习题问题详解.docx_第16页
第16页 / 共29页
计算机组成原理习题问题详解.docx_第17页
第17页 / 共29页
计算机组成原理习题问题详解.docx_第18页
第18页 / 共29页
计算机组成原理习题问题详解.docx_第19页
第19页 / 共29页
计算机组成原理习题问题详解.docx_第20页
第20页 / 共29页
亲,该文档总共29页,到这儿已超出免费预览范围,如果喜欢就下载吧!
下载资源
资源描述

计算机组成原理习题问题详解.docx

《计算机组成原理习题问题详解.docx》由会员分享,可在线阅读,更多相关《计算机组成原理习题问题详解.docx(29页珍藏版)》请在冰点文库上搜索。

计算机组成原理习题问题详解.docx

计算机组成原理习题问题详解

1、·诺依曼机工作的基本方式的特点是(C)。

A.多指令流单数据流B.具备了自动输入输出的功能

C.按地址访问并顺序执行指令D.存储器按容选择地址

2、完整的计算机应包括(D)。

A.运算器、存储器、控制器B.外部设备和主机C.主机和实用程序D.配套的硬件设备和软件系统

3.下列逻辑部件中,不包括在运算器的是(D)。

A.累加器B.运算状态寄存器C.ALUD.指令寄存器

4.计算机系统中广泛采用总线将五大部件联系起来,使用总线结构可以(B)。

A.减少信息传输量B.减少信息传输线的条数C.提高信息传输的速度D.增加CPU的工作量

5.运算器虽有许多部件组成,但核心部件是(B)。

A.数据总线B.算术逻辑运算单元C.多路开关D.累加寄存器

6.某寄存器中的值有时是地址,因此具有计算机的(C)才能识别它。

A.译码器B.判断程序C.指令D.时序信号

7.早期的8位微型计算机中乘除法大多数用(A)实现。

A.软件B.硬件C.固件D.专用芯片

8.硬件在功能实现上比软件强的是(A)。

A.速度快B.成本低C.灵活性强D.实现容易

9.存储器地址的重要作用是(B)。

A.便于按地址编号读写连续的数据B.作为存储器中不同数据字的惟一标志

C.便于一个程序连续存放D.作为区分地址中的数据和指令的标志

10.下列部件不属于主机的是(C)。

A.运算器B.控制器C.键盘D.存储器

11.虚拟机中不包括的层次是(D)。

A.应用软件B.硬件C.操作系统D.用户自编程序

12.运算器中临时存放数据的部件是(B)。

A.ALUB.寄存器C.半导体存储器D.指令寄存器

13.计算机存与外存的区别在于(A)。

A.是否包括在主机中B.是否包括在主机箱中C.是否由主机控制D.是否由操作系统控制

14.计算机的外围设备是指(D)。

15.对计算机的软硬件资源进行管理的程序是(B)。

16.下列功能中哪个不属于操作系统的功能畴?

(D)。

17.可由计算机硬件系统直接运行的程序是()。

18.一类常用的将高级语言程序转换成机器语言的过程称做()。

一、单项选择题

1.某机字长64位,其中1位符号位,63位尾数。

若用定点小数表示,则最大正小数为(B)。

A.+(1-2-64)B.+(1-2-63)C.2-64D.2-63

2.设[x]补=1.x1x2x3x4x5x6x7x8,当满足(A)时,x>-1/2成立。

A.x1=1,x2~x8至少有一个为1B.x1=0,x2~x8至少有一个为1

C.x1=1,x2~x8任意D.x1=0,x2~x8任意

3.设寄存器位数为16位,机器数采用定点整数补码形式(一位符号位),对应于十进制数1022,寄存器存放的容为(C)。

A.(1022)16B.(1776)16C.(03FE)16D.(7FE0)16

4.若用二进制数表示十进制数0到999999,则最少需要的二进制数位是(C)。

A.6B.16C.20D.100000

5.在某8位定点机中,寄存器容为10000000,若它的数值等于-128,则它采用的数据表示为(B)。

A.原码B.补码C.反码D.移码

6.设浮点数N=M×Re,阶码e与尾数M均采用补码表示,尾数的最高位为符号位,尾数和阶码的基数均为2.下列数据中为规格化数的是(C)。

A.0.0011…10B.1.1000…10C.0.1111…10D.1.1111…10

7.在下列机器数中,哪种表示方式下,零的表示形式是惟一的?

(B)

A.原码B.补码C.反码D.都不是

8.N+1位的定点整数的原码的数据表示围是(B)。

A.-2n≤x≤2nB.-2n<x<2nC.-2n+1≤x≤2n-1D.-2n-1<x<2n+1

9.下列论述中,正确的是(D)。

A.已知[x]原求[x]补的方法是:

在[x]原的末位加1

B.已知[x]补求[-x]补的方法是:

在[x]补的末位加1

C.已知[x]原求[x]补的方法是:

将尾数连同符号位一起取反,再在末位加1

D.已知[x]补求[-x]补的方法是:

将尾数连同符号位一起取反,再在末位加1

10.采用全零的形式表示机器零的浮点表示的编码方式是(D)。

A.阶码采用原码表示,尾数采用原码表示B.阶码采用补码表示,尾数采用原码表示

C.阶码采用补码表示,尾数采用补码表示D.阶码采用移码表示,尾数采用补码表示

11.IEEE754标准规定的32位浮点数格式中,符号位为1位,阶码为8位,尾数为23位,则它所能表示的最大规格化正数为(A)。

A.+(2-2-23)×2+127B.+(1-2-23)×2+127C.+(2-2-23)×2+255D.2+127-2-23

12.浮点数的表示围取决于(A)。

A.阶码的位数B.尾数的位数C.阶码采用的编码D.尾数采用的编码

13.逻辑右移指令执行的操作是(A)。

A.符号位填0,并顺次右移1位,最低位移至进位标志位

B.符号位不变,并顺次右移1位,最低位移至进位标志位

C.进位标志位移至符号位,顺次右移1位,最低位移至进位标志位

D.符号位填1,并顺次右移1位,最低位移至进位标志位

14.在浮点运算中,下面的论述正确的是(C)。

A.对阶时应采用向左规格化

B.对阶时可以使小阶向大阶对齐,也可以使大阶向小阶对齐

C.尾数相加后可能会出现溢出,但可采用向右规格化的方法得出正确结论

D.尾数相加后不可能得出规格化的数

15.十进制数-0.75的IEEE754单精度格式表示成十六进制为(C)。

A.3F200000HB.BE200000HC.BF400000D.BE400000H

16.原码乘除法运算要求(C)。

A.操作数必须都是正数B.操作数必须具有相同的符号位C.对操作数符号没有限制D.以上都不对

17.进行补码一位乘法时,被乘数和乘数均用补码表示,运算时(A)。

A.首先在乘数最末位yn后增设附加位yn+1,且初始yn+1=0,再依照ynyn+1的值确定下面的运算

B.首先在乘数最末位yn后增设附加位yn+1,且初始yn+1=1,再依照ynyn+1的值确定下面的运算

C.首先观察乘数符号位,然后决定乘数最末位yn后附加位yn+1的值,再依照ynyn+1的值确定下面的运算

D.不应在乘数最末位yn后增设附加位yn+1,而应直接观察乘数的末两位yn-1yn确定下面的运算

18.若要想使8位寄存器A中的高4位变为0,低4位不变,可使用(B)。

A.A∨F0H→AB.A∧0FH→AC.A∧F0H→AD.A∨0FH→A

19.在24×24点阵的汉字字库中,一个汉字的点阵占用的字节数为(D)。

A.2B.9C.24D.72

20.假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校验的字符码是(B)。

A.10011010B.11010000C.11010111D.10111000

21.在循环冗余校验中,生成多项式G(x)应满足的条件不包括(D)。

A.校验码中的任何一位发生错误,在与G(x)作模2除时,都应使余数不为0

B.校验码中的不同位发生错误时,在与G(x)作模2除时,都应使余数不同

C.用与G(x)对余数作模2除,应能使余数循环

D.选择不同的生成多项式所得的CRC码的码距相同,因而检错、校错能力相同

22.运算器的核心部分是(C)。

A.数据总线B.累加寄存器C.算术逻辑运算单元D.多路开关

23.浮点运算器的组成结构包括(C)。

A.乘法器B.除法器C.阶码和尾数运算部件D.一个ALU

24.下面对浮点运算器的描述中正确的是(A)。

A.浮点运算器由阶码部件和尾数部件实现B.阶码部件可以实现加、减、乘、除4种运算

C.阶码部件只能进行阶码的移位操作D.尾数部件只能进行乘法和加法运算

练习单元三

一、单项选择题

1.计算机系统中,仅由硬件设计人员使用的指令是(C)。

A.机器指令B.宏指令C.微指令D.特权指令

2.指令系统中采用不同的寻址方式的主要目的是(B)。

A.增加存的容量B.缩短指令长度,扩大寻址围C.提高访问存的速度D.简化指令译码电路

3.指令操作所需的数据不会来自(D)。

A.寄存器B.指令本身C.主存中D.控制存储器

4.在相对寻址方式中,若指令中地址码为X,则操作数的地址为(B)。

A.XB.(PC)+XC.X+段基址D.变址寄存器+X

5.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数常采用的寻址方式是(C)。

A.相对寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式

6.在指令的地址字段中直接指出操作数本身的寻址方式称为(B)。

A.隐含地址B.立即寻址C.寄存器寻址D.直接寻址

7.支持实现程序浮动的寻址方式称为(B)。

A.变址寻址B.相对寻址C.间接寻址D.寄存器间接寻址

8.设变址寄存器为X,形式地址为D,(X)表示寄存器X的容,变址寻址方式的有效地址可表示为(A)。

A.EA=(X)+DB.EA=(X)+(D)C.EA=((X)+D)D.EA=((X)+(D))

9.下列说法中不正确的是(C)。

A.变址寻址时,有效数据存放在主存中B.堆栈是先进后出的随机存储器

C.堆栈指针SP的容表示当前堆栈所存储的数据的个数

D.存中指令的寻址和数据的寻址是交替进行的

10.在零地址指令格式中,下面论述正确的是(C)。

A.只能有一个操作数,它由地址码提供B.一定有两个操作数,另一个是隐含的

C.可能有一个操作数,也可能有两个操作数D.如果有两个操作数,另一个操作数一定在堆栈中

11.以下论述正确的是(A)。

A.二地址指令中,目的操作数的地址就是存操作结果的地址

B.二地址指令中,目的操作数一定在源操作数后面

C.由于三地址指令使用灵活,所以广泛地使用在各类型计算机的指令中

D.指令的地址码字段存放的一定是操作数地址

12.堆栈常用于(B)。

A.数据移位B.保护程序现场C.程序转移D.输入输出

13.在堆栈中,保持不变的是(C)。

A.栈顶B.堆栈指针C.栈底D.栈中的数据

14.在堆栈寻址方式中,设A为累加器,SP为堆栈指针,Msp为SP指示的栈顶单元。

如果进栈操作的动作顺序是(SP)-1→SP,(A)→Msp,那么出栈操作应为(A)。

A.(Msp)→A,(SP)+1→SPB.(SP)+1→SP,(Msp)→A

C.(SP)-1→SP,(Msp)→AD.(Msp)→A,(SP)-1→SP

15.在变址寄存器寻址方式中,若变址寄存器的容是4E3CH,给出的偏移量是63H,则它对应的有效地址是(D)。

A.63HB.4D9FHC.4E3CHD.4E9FH

16.设寄存器R的容(R)=1000H,存单元1000H的容为2000H,存单元2000H的容为3000H,PC的值为4000H,采用相对寻址方式-2000H(PC)访问的操作数是(C)。

A.1000HB.2000HC.3000HD.4000H

17.程序控制类指令的功能是(D)。

A.进行算术运算和逻辑运算B.进行主存与CPU之间的数据传送

C.进行CPU和I/O设备之间的数据传送D.改变程序执行的顺序

18.运算型指令的寻址与转移型指令的寻址的不同点在于(A)。

A.前者取操作数,后者决定程序转移地址B.后者取操作数,前者决定程序转移地址

C.前者是短指令,后者是长指令D.前者是长指令,后者是短指令

19.算术右移指令执行的操作是(B)。

A.符号位填0,并顺次右移1位,最低位移至进位标志位

B.符号位不变,并顺次右移1位,最低位移至进位标志位

C.进位标志位移至符号位,顺次右移1位,最低位移至进位标志位

D.符号位填1,并顺次右移1位,最低位移至进位标志位

20.设寄存器中有数据BCH,经过一位移位操作成为DEH,这个操作是(B)。

A.算术左移B.算术右移C.逻辑左移D.逻辑右移

21.移位操作中,移出的位存入(C)。

A.零标志位B.溢出标志位C.进位标志位D.符号位

22.能够改变程序执行顺序的是(D)。

A.数据传送指令B.移位操作C.I/O指令D.转移指令

23.下列指令中,哪种指令执行时间最长?

(D)

A.转移指令B.寄存器间传送数据的指令

C.存取数指令D.退出中断处理返回被中断的程序

24.下列几项中,不符合RISC指令系统的特点是(B)。

A.指令长度固定,指令种类少B.寻址方式种类尽量多,指令功能尽可能强

C.增加寄存器的数目,以尽量减少访存次数

D.选取使用频率最高的一些简单指令,以及很有用但不复杂的指令

25.下面关于RISC技术的描述中,正确的是(C)。

A.采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况

B.为了实现兼容,新设计的RISC系统的指令系统是从原来的CISC系统的指令系统中挑选一部分实现的

C.RISC的主要目标是减少指令数D.RISC没有乘、除法指令和浮点运算指令

26.CPU的组成中不包括(A)。

A.地址译码器B.指令地址寄存器C.指令译码器D.指令寄存器

27.为协调计算机系统各部件工作,需有一种器件来提供统一的时钟标准,这个器件是(C)。

A.总线缓冲器B.总线控制器C.时钟发生器D.操作命令产生器

28.在CPU中,跟踪后继指令地址的寄存器是(B)。

A.指令寄存器B.程序计数器C.地址寄存器D.状态条件寄存器

29.控制器的功能是(D)。

A.产生时序信号B.从主存取出一条指令C.完成指令操作码译码

D.从主存取出指令,完成操作码的译码并产生相关的操作控制信号,并解释执行该指令

30.CPU中用于存放当前正在执行的指令并为译码部件提供信息的部件是(B)。

A.指令译码器B.指令寄存器C.地址译码器D.地址寄存器

31.在计算机系统中,保存系统当前运行状态的部件是(D)。

A.程序计数器B.累加寄存器C.中断寄存器D.程序状态条件寄存器

32.控制CPU部数据通路中数据传送的是(B)。

A.运算器B.控制器C.数据寄存器D.地址寄存器

33.CPU从主存取出一条指令并执行该指令的所有时间称为(D)。

A.时钟周期B.节拍C.机器周期D.指令周期

34.一节拍脉冲维持的时间长短是一个(D)。

A.指令周期B.CPU周期C.微周期D.时钟周期

35.直接转移指令的功能是将指令中的地址代码送入(C)。

A.累加器B.地址寄存器C.程序计数器PCD.存储器

36.设计微程序的人员是(A)。

A.硬件设计人员B.系统软件人员C.应用软件人员D.用户

37.存储微程序的存储器称为(B)。

A.主存储器B.控制存储器C.软盘D.硬盘

38.微程序是在以下哪个时间被执行的?

(C)

A.安装硬件时B.安装软件时C.执行指令时D.故障诊断时

39.构成控制信号序列的最小单位是(C)。

A.微程序B.微指令C.微命令D.机器指令

40.微指令中的微地址表示(D)。

A.微操作的对象B.存放微操作结果的地址

C.微操作数的地址D.后继微指令的地址

41.在一个微指令周期中,(B)。

A.只能执行一个微操作B.能顺序执行多个微操作

C.只能并行执行多个微操作D.只能执行相斥性的微操作

42.在微程序控制器中,机器指令和微指令的关系是(C)。

A.每一条机器指令由一条微指令来执行B.一条微指令由若干条机器指令组成

C.每一条机器指令由一段用微指令组成的微程序来解释执行D.一段微程序由一条机器指令来执行

43.水平型微指令与垂直型微指令相比,(B)。

A.水平型微指令一次只能完成一个操作B.垂直型微指令一次只能完成一个操作

C.两者都是一次只能完成一个操作D.两者都能一次完成多个操作

44.通常,采用断定方式确定下一条微指令的地址的基本方法是(B)。

A.用程序计数器PC来产生后继微指令地址

B.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址

C.用微程序计数器μPC来产生后继微指令地址

D.通过指令中指定一个专门字段来控制产生后继微指令地址

45.下列说法中正确的是(D)。

A.微程序控制方式和硬连线控制方式相比较,前者可以使指令的执行速度更快

B.若采用微程序控制方式,则可用μPC取代PC

C.控制存储器通常用RAM实现

D.机器周期也称为CPU周期

46.微程序控制器的速度比组合逻辑控制器慢,主要是因为(D)。

A.增加了从磁盘存储器读取微指令的时间B.增加了从主存储器读取微指令的时间

C.增加了从指令寄存器读取微指令的时间D.增加了从控制存储器读取微指令的时间

47.以下指令中执行时间最长的是(B)。

A.直接寻址指令B.间接寻址指令C.寄存器寻址指令D.立即寻址指令

48.同步控制方式是指(A)。

A.由统一时序信号控制的方式B.所有指令执行时间都相同的方式

C.只适用于CPU控制的方式D.只适用于外围设备控制的方式

49.在采用流水技术的计算机中,不同的指令在指令流水线的不同功能段中可以(D)执行。

A.顺序B.重叠C.循环D.并行

50.指令流水线中不同功能段的执行时间最好(A)。

A.相等B.不等C.为0D.与指令周期一致

一、单项选择题

1.关于主存,以下叙述正确的是(A)

ACPU可直接访问主存,但不能直接访问辅存BCPU可直接访问主存,也能直接访问辅存

CCPU不能直接访问主存,也不能直接访问辅存DCPU不能直接访问主存,但能直接访问辅存

2.关于主存,以下叙述中正确的是(C)

A主存的存取速度可与CPU匹配B主存是RAM,不包括ROM

C辅存中的程序需要调入主存才能运行D若指令的地址码为20位,则主存容量一定是1MB

3.关于主存,以下叙述中正确的是(A)

A主存比辅存小,但存取速度快B主存比辅存大,且存取速度快

C比辅存小,且存取速度慢D比辅存大,但存取速度慢

4.计算机主存储器读写时间的数量级为(D)

A秒(s)B毫秒(ms)C微秒(us)D纳秒(ns)

5.可用作主存的是(A)

A半导体存储器B光存储器C顺序存取存储器D直接存取存储器

6.用户程序所放的主存空间属于(A)

A随机存取存储器B顺序存取存储器C只读存储器D直接存取存储器

7.断电后,将丢失信息的是(B)

AROMBRAMC磁盘D光盘

8.外存是(C)

A机箱外部的存储器BCPU外部的存储器C主机外部的存储器D系统基本配置外的存储器

9.可用辅存的是(B)

A半导体存储器B光存储器CCacheDROM

10.下面的存储器中,属于顺序存取存储器的是(C)

A主存B磁盘C磁带D光盘

11.存储器读写的信息必须经过(A)

A数据缓冲寄存器B地址寄存器C累加器D指令寄存器

12.为解决CPU和主存的速度匹配问题,可采用(B)

A辅存BCacheC缓冲区D通用寄存器

13.Cache和主存之间的信息交换通过(A)

A硬件实现B硬件和软件实现C软件实现D用户调度实现

14.16Kⅹ32位存储器芯片的地址线有(B)

A5条B  14条    C  32条     D  46条

15.计算机系统采用层次化存储结构是为了(D)

A 便于保存大量的数据  B减少主机箱的体积

C便于读写操作 D解决容量、速度、价格之间的矛盾

16.为组成2Kⅹ8位的主存,可用两片(D)

A1Kⅹ4位芯片串联B1Kⅹ8位芯片并联C2Kⅹ4位芯片串联D2Kⅹ4位芯片并联

17.某微机的字长为16位,主存有1MB,并按字编址,则寻址围为(A)

A512KB1MBC 2MB    D 16MB

18.某512ⅹ8位芯片的引脚包括电源线、接地线、地址线、数据线、控制线(一条读线和一条写线)。

除电源线和接地线外,引脚至少有(C)

A14条B17条C19条D522条

19.采用虚存的目的是(B)

A提高程序的运行速度B扩大程序的寻址空间C扩大主存空间D提高主存的速度

20.设计算机字长16位,主存以字编址,则(C)

A地址线有16条B地址线有64K条C数据线有16条D数据线有64K条

21.计算机的主存由(C)

ARAM组成BROM组成CRAM和ROM组成D存和外存组成

22.虚存中的地址变换是(C)

A由硬件实现的B在编译程序时实现的C在运行程序时实现的D根据用户命令实现的

23.以下存储中,可保存信息最久的是(D)

A磁带B软盘C硬盘D光盘

24.高速缓冲存储器Cache一般采取(A)

A随机存取方式B顺序存取方式C半顺序存取方式D只读不写方式

25.若存储周期250ns,每次读出16位,则该存储器的数据传送率为(D)

A4×106字节/秒B4M字节/秒C8×106字节/秒D8M字节/秒

26.半导体静态存储器SRAM的存储原理是(A)

A依靠双稳态电路保存信息B依靠定时刷新保存信息C依靠读后再生保存信息D信息存入后不再变化

27.在下述存储器中,允许随机访问的存储器是(A)

A半导体存储器B磁带C磁盘D光盘

28.动态RAM是指(C)

A工作中存储容动态变化B工作中需动态地改变访问地址

C每隔一定时间需对

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 医药卫生 > 基础医学

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2