PCB电路板多层印制电路板技术报告.docx

上传人:b****6 文档编号:14039294 上传时间:2023-06-20 格式:DOCX 页数:14 大小:59.18KB
下载 相关 举报
PCB电路板多层印制电路板技术报告.docx_第1页
第1页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第2页
第2页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第3页
第3页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第4页
第4页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第5页
第5页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第6页
第6页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第7页
第7页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第8页
第8页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第9页
第9页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第10页
第10页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第11页
第11页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第12页
第12页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第13页
第13页 / 共14页
PCB电路板多层印制电路板技术报告.docx_第14页
第14页 / 共14页
亲,该文档总共14页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

PCB电路板多层印制电路板技术报告.docx

《PCB电路板多层印制电路板技术报告.docx》由会员分享,可在线阅读,更多相关《PCB电路板多层印制电路板技术报告.docx(14页珍藏版)》请在冰点文库上搜索。

PCB电路板多层印制电路板技术报告.docx

PCB电路板多层印制电路板技术报告

PCB电路板多层印制电路板技术报告

多层印制板设计综合实训技术报告

组号:

成员姓名:

班级:

指导教师:

课程名称:

多层印制电路板设计综合实训

提交日期:

一、2.4GHz通用头端印制电路板设计

1.12.4GHz通用头端的原理介绍

1.1.1基本原理

1.1.2基本要求

1.2电路中主要芯片

1.2.1BGA6589芯片

1.2.2BGU2003芯片

1.3电路设计过程

1.4电路图

1.4.1电路原理图

1.4.2电路PCB图

二、基于ISP1521的USB高速转接器印制电路板设计

2.1基于ISP1521的USB高速转接器的原理

2.1.1基本原理

2.1.2基本要求

2.2电路中主要芯片

2.2.1ISP1521芯片

2.2.2NDS9435A芯片

2.2.3PCF8582芯片

2.3电路设计过程

2.4电路图

2.4.1电路原理图

2.4.2电路PCB图

三、实训总结

一、2.4GHz通用头端印制电路板设计

1.12.4GHz通用头端的原理介绍

1.1.1基本原理

在用户新片的控制下(SPDT-PIN),在TX时隙,基于结型二极管BAP51-02的头端SPDT开关(Single-PoleDouble-Throw单刀双掷开关)关闭位于天线和功率放大器之间的通道。

PA能够被关闭或打开。

输出的信号能够通过天线发射入以太空间。

以太是无线RF信号从一个接入点到另一个接入点传输的自然环境媒体。

由于TX信号通过BGA6589功率放大器放大,因此可以发射更强的功率并能到达更远的地方。

RX时隙段是接收信号。

在这种工作模式下,天线在SPDT-PIN的控制下切离PA(功率放大器)并被连接到LNA输入端。

LNA能够被打开或关闭。

对接收机的性能进行系统分析显示,通过减小RX系统噪声的影响,BGU2003低噪声放大器的确能改善接收机的灵敏度。

在噪声输入接收IC前设置非常低噪声、合适的增益时是有可能做到的。

这将导致接收机能够在接入点完全接收更远距离的信号。

其效果可以通过数学的关系描述如下:

普通的噪声图(NF)定义:

当系统工作于华氏0度以上的时候,噪声比率F大于1(F>1或NF>0dB)。

叠加LNA和RX芯片的作用,整个系统噪声比率将为:

说明系统噪声比率(包括LNA和RX芯片)至少为。

等式中还包含RX通道芯片引起的二级噪声。

但这个噪声将被LNA增益所衰减。

采用合适的LNA的确能减小输入芯片的噪声比率。

在这种关系中LNA的噪声比率是主要的。

1.1.2基本要求

⑴学习PCB的电子兼容设计的相关知识;

⑵通过技术文档了解电路的功能;

⑶查阅资料完成设计资料预审。

包括电路原理图功能设计要求、结构图分析,学习相关电子技术资料;

⑷制定工作计划;

⑸完成绘制电路图;

⑹完成PCB板设计。

1.2电路中主要芯片

1.2.1BGA6589芯片

芯片特点

◆50Ω增益阻抗带宽

◆20dBm输出功率

◆SOT89封装

◆单电源供电

芯片应用

◆宽频带媒体功率增益

◆小信号高线性放大

◆可变增益和高功率放大与BGA2031的连接

◆移动电话和PCD和PDCD

◆IF/RF减震器放大

◆无线电数据SONET

◆CATV的放大器驱动程序

芯片描述

BGA6589是硅材料的单片集成电路微波回路,宽频带的功率放大内部附有匹配电路,由3个引脚SOT89塑制低热阻的SMD封装。

对中等功率增益模块BGA6x89系列电阻反馈达林顿配置放大器。

电阻反馈提供大带宽,精度高。

芯片外形及符号

图二

芯片封装

图三

1.2.2BGU2003芯片

芯片特点

◆低电流

◆高电压增益

◆低噪声

◆纹波电流调整控制管脚

◆供给和射频输出引脚连接

芯片应用

◆射频前端

◆低噪声放大

◆卫星电视

◆高频振荡

◆宽带应用,如手机,无绳电话等

芯片描述

BGU2003是一个由硅材料的双极性NPN的晶体管组成的单片微波集成电路,低偏置电压,采用塑料4引脚的SOT343R封装。

芯片外形及符号

图四

芯片封装

图五

1.3电路设计过程

为了防止过压或电源极性错误对参考板的破坏,主板的接线上有一个输入的旁路稳压管(D7、D8、D9)。

在出现错误偏置的时候,二极管将直流终端旁路到地。

由于这些原因,请调整直流电源的限流器同时检查正确的电源极性和电压值。

主板上的几个发光二极管直观反映实际工作模式的主板功能。

SPDT:

SPDT开关由{D1、D2、R1、C4、C3、L1、C2、C1}等电路组成。

电路Q3,D6,R7,C18控制开关的模式。

PIN二极管的正向电流通过R1来设置。

C4将D2的负极短路到地。

C3将天线过来的信号耦合到开关并隔离直流成分。

L1对RF来说是高阻抗,但能将直流电流导通到PIN二极管。

C2和C1短路RF残余部分内容。

通过测试点T3可以测量通过SPDT开关的直流电压。

通过3V的逻辑信号对Q3的正确开关操作,D6、D5以及Q3的B-E结共同组成了直流电平转换电路。

SPDT=LOW引起的D5闪烁,说明了SPDT对连接到PA输出端的天线终端的开关操作。

C18对于连接到板上的长线引起的线噪声起到了退耦的作用。

C5、C10、C14对MMIC起到隔离直流的作用。

SPDT的工作原理基于前述章节的四分之一波长微带线TL3.当电源电压远低于3V的时候,结型二极管将进入到模拟衰减器模式。

LNA:

LNA的偏置电压因为集电极开路因此和上拉电路兼容。

LNA的电源连接到终端LN的Vcc。

C20和C15滤除开关切换时的尖脉冲、偶和噪声以及线性啸叫。

D9将电压钳位在3.6V的最大值。

电压超过3.6V的实验室电源将通过一只限流器。

其目的是为了保护过压以及LNA电路中错误的电源极性连接。

R4是为了建立LNA输出电路的偏置工作点。

L2和C7的组合形成了LNA的输出L匹配电路。

同时,L2还为MMIC的PIN4端提供直流偏置。

而可选的R3能为输出电路建立更宽的频带(Q值降低)或用来作为阻尼震荡。

偏执点以及增益的调整可以通过PIN3控制端的电流来实现。

控制电流通过R2来调整和限制。

C16用来降低线噪声。

D8用来防止过压(超过3.6V)以及错误的电源极性。

当LNctrl=HIGH时,LNA被导通到最大的增益。

这可以由发光二极管D3来显示说明。

介于0V到3V的电压LNctrl可以被用来待机、最大增益以及象AGC那样的可变增益。

LNctrl和测试点T5(通过R2)之间的电势差能被用来计算通过PIN3的实际控制电流。

依赖于R12阻值的发光二极管D3用来指示实际的LNA增益。

LNA的输入阻抗以及最佳的噪声阻抗接近于50欧姆。

C5隔离直流。

输入的回波损耗通过L4和C5的组合电路(看起来象天线连接端X1的谐振匹配)得到优化。

PA:

功率放大器MMIC(IC2)需要一只4.7V/83mA规格的电源。

串联电阻R8、R13和R14是为了实现输出电压以及输出电流的温度稳定性。

直流电流通过L3供给MICC,而且L3隔离RF。

泄漏的RF通过C11短路到地。

通过测试点T2可看到PA输出直流电压。

元器件Q1、R10、C19组成的电路可以关断PA。

电路Q4、R16、R17使得Pactrl和标准的逻辑IC兼容。

根据不同的逻辑输出幅度,需要一只上拉电阻。

当PActrl=LogicHIGH时,D4闪烁表示功率放大器已经导通。

L5优化输入反射损耗。

C10防止MMIC内部输入直流偏置被连接到X3的电路移动。

D7防止PA过压工作以及连接点X5处PAVcc错误的电源极性。

1.4电路图

1.4.1电路原理图

图六

1.4.2电路PCB图

图七

二基于ISP1521的USB高速转接器印制电路板设计

2.1基于ISP1521的USB高速转接器的原理

2.1.1基本原理

集线器内核的主要部件有:

*NXP串行接口引擎(SIE)

*路由逻辑电路(Routinglogic)

*传输翻译器[TransactionTranslator(TT)

*Mini-主机控制器

*HUB中继器

*HUB集线器控制器

*接口控制器

*复位时钟恢复

NXP串行接口引擎(SIE)执行所有的USB协议层。

因为速度的要求SIE完全通过硬件

及连线实现而不采用固件软件操作来实现。

该模块的功能包括:

同步、格式(pattern)识

别、并行串行转换、位填充[bit(de-)stuffing]、CRC校验及其生成、(PID)校验及生成、

地址识别、握手评估及生成。

路由逻辑电路根据HUB被配置的拓扑逻辑切换信号至需要的模块(Mini-主机控制器、

全速USB中继器或高速USB中继器)

传输翻译器(TT)是一个连接全速/低速模式USB外设至USB高速上传模式的中介机构。

对于USB‘IN’传输方向,HUB接收自全速/低速模式USB外设的数据先被记录在TT

缓存直到达到合适的长度才通过USB高速上传模式发送至USB主机;对于USB‘OUT’传输方向,只要全速/低速模式的USB外设有能力接收或带宽足够。

Mini-主机控制器分配在TT缓存里的数据即会被连续发出直至所有输出数据都被清空。

TT缓存只在分包(split)传输时使用。

当HUB上传接口处于高速模式时,内部Mini-主机控制器为下传接口产生全速或低速USBIN,OUT或SETUPtokens,然而来自全速或低速USB设备的回复则被收集在TT缓存里面直到pletesplittransaction时才清理TT缓存。

HUB中继器管理以数据包为基础的传递,执行数据包信号的传递及唤醒信号的传递。

ISP1520、ISP1520有两个中继器(一个高速中继器,一个低速中继器),其主要的不同是操作速度。

当连接ISP1520、ISP1520至全速/低速USB主机系统时,ISP1520、ISP1520自动切换其工作状态为全速/低速USBHUB。

集线器控制器提供接口状态报告;接口控制器为单个下行接口提供控制功能,它控制接

口路由模式,任何接口状态的改变都通过‘hubstatuschange(interrupt)endpoint’报

告给主机控制器。

2.1.2基本要求

⑴学习多层印制电路板的设计;

⑵学习PCB电子兼容设计的相关知识;

⑶通过技术文档了解电路的功能原理;

⑷查阅资料完成设计资料预审。

包括电路原理图功能设计要求、结构图分析,学习相关电子技术资料;

⑸制定工作计划;

⑹完成绘制电路图;

⑺完成PCB板设计。

2.2电路中主要芯片

2.2.1ISP1521芯片

芯片特点

◆符合:

USB规格2.0、ACPI、OnNow和USB电源管理要求;

◆支持高速(480Mbit/s),、全速(12Mbit/s)及低速(1.5Mbit/s)的数据传输速率;

◆支持自供电Self-power

◆支持USB休眠模式;

◆可配置接口数;

◆内部上电复位(POR)和低电压复位电路;

◆接口状态指示器;

◆集成HUB处理器、NXPSIE和USB收发器及USB外设控制器;

◆集成过流检测电路;

◆独立端口电源开关或所有端口总电源开关,独立端口单独过流保护或所有端口总过流保护;

◆简易I2C-bus(主/从)接口读取描述符参数、语言ID、厂商ID、产品ID、序列号ID及配置信息;来源可以是外部EEPROM或是微控制器;

◆上传接口的虚拟USB传输监控器(GoodLink);

◆集成的锁相环,低频率12MHz晶振可以减低电磁干扰(EMI);

◆支持的操作温度范围:

-40°Cto+70°C;

◆ISP1521:

LQFP80封装;ISP1520:

LQFP64封装

芯片应用

◆监视器HUB

◆笔记本USB端口扩展

◆USB主板的内部集线器

◆扩展简易PC的集线器

◆USB集线器盒

◆嵌入式USB主机应用的USB端口扩展

◆工业环境的USBHUB应用

芯片描述

ISP1520、ISP1521是一系列单芯片的USB集线器芯片。

它支持高速(480Mbit/s),、全

速(12Mbit/s)及低速(1.5Mbit/s)的数据传输速率。

其上传接口可以与高速或全速的USB

主机端口或HUB下传接口连接。

其下传接口可以连接高速、全速或低速外设或HUB控

制器。

ISP1520、ISP1521是完全用硬件实现的USBHUB控制器。

连接多个全速的外

设控制器可以共享上传接口480Mbit/s带宽。

ISP1520拥有4个下传端口,其3、4接口可以被关闭。

ISP1521拥有7个下传端口,

其3~7接口可以被关闭。

那些与生产商有关的vendorID,productID及string

descriptors等可以被编程于芯片内部的ROM,也可存放于一个外接的I2C-busEEPROM或控制器中。

ISP1520、ISP1521带有过流保护及LED状态指示的功能。

芯片外形

图八

芯片封装

图九

2.2.2NDS9435A芯片

芯片特点

◆-5.3A,-30V

◆为超低RDS(ON)设计的高密度电池

◆电压和电流处理性能宽应用范围

芯片描述

NDS9435A是P通道的功率放大模块,运用了火孩的高密度DMOS专利技术。

这个高密度生产是特别为减小寄生电阻而特别定做的,提供高效的开关特性,和在雪崩和交换模式下,禁得起高能量。

这个器件的别适合低压应用,如笔记本电脑电源管理和其他的高速开关电源电路。

芯片外形及符号

图十

芯片封装

图十一

2.2.3PCF8582芯片

芯片特点

◆低电源CMOS

--最大动作电流2.0Ma

--最大待机电流10Ua(6.0V),典型4uA

◆单电源正常工作电压低至2.5V

◆串行I2-C总线

◆上电复位

芯片描述

PCX8582X-2是一个2Kbit的EEPROM,因为采用完全的CMOS技术,所以功耗低。

编程电压由片上提供,采用了一个电压倍乘器。

PCX8582X-2封装外形如图15

图15PCX8582X-2封装外形

芯片封装

图十二

2.3电路设计过程

首先,根据各个芯片的PDF文档画出各个芯片的电路图符号(原理图库中没有的都要画),然后根据ISP1521的芯片资料中介绍的工作原理和典型电路,画出原理图。

因为本项目中要用到的元器件比较多,所以在画原理图的时候要注意画在两张图纸上,然后利用层次图将其连接起来。

层次原理图的设计方法

自上而下设计流程图

框图一

自下而上设计流程图

框图二

在本项目中采用了自下而上的设计方法。

2.4电路图

2.4.1电路原理图

原理图1

原理图2

原理图3

2.4.2电路PCB图

三实训总结

五周的实训结束了,经过这次实训我们学到了很多知识,在我们实际动手操作中练习了protel99SE软件的使用,使我们对该软件如何使用有了更深入的了解,对其使用的熟练程度又有了新的提高,这次实训还让我们体验到将我们学的理论知识应用到实践中去也不是一件那么容易的事情。

在这次实训中我还学到了在进行高速PCB设计时应注意哪些问题,如何进行多层PCB板的设计,还有一些关于传输线和阻抗匹配的知识。

在进行高速PCB设计时,高速电路与其连线间的相互作用是决定性因素,在系统设计时不能忽略。

应着重考虑如何提高信号的传输质量,减小电磁干扰(EMI)和静电干扰(ESD)。

在电路设计中,为了减小高频干扰,提高信号的传输质量,在数字电源和数字地之间应尽可能多放置去耦电容。

此外,还要注意1.信号线的走线要尽量的短,2.差分信号线的走线要等长等距离,3.地平面要尽量大面积的连在一起。

进行多层PCB板的设计,我感觉与进行双层板的设计差不多,只是在双层板的基础上又多加了两层,即电源层和地层,在这两层都是一整块的铜不须再自行覆铜(注意在这种情况下为负板,即划线的地方是没有覆铜的,没划线的地方全部是铜层。

不过在添加层的时候也可以选择为可以走线的信号层)。

对于传输线,常见的有同轴电缆和双绞线、印制板上的微带线、印制板中的带状线,同轴电缆和双绞线经常用在系统与系统之间的连接。

同轴电缆的特性阻抗通常有50Ω和75Ω,双绞线通常为110Ω。

微带线是一根带状导线(信号线).与地平面之间用一种电介质隔离开。

如果线的厚度、宽度以及与地平面之间的距离是可控制的,则它的特性阻抗也是可以控制的。

在我们的项目一2.4GHz通用头端的设计中就用到了微带线的知识实现了用两个PIN二极管做开关的功能。

带状线是一条置于两层导电平面之间的电介质中间的铜带线。

如果线的厚度和宽度、介质的介电常数以及两层导电平面间的距离是可控的,那么线的特性阻抗也是可控的。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 经管营销 > 经济市场

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2