实验六Verilog设计分频器计数器电路答案.docx

上传人:b****5 文档编号:14714871 上传时间:2023-06-26 格式:DOCX 页数:3 大小:30.29KB
下载 相关 举报
实验六Verilog设计分频器计数器电路答案.docx_第1页
第1页 / 共3页
实验六Verilog设计分频器计数器电路答案.docx_第2页
第2页 / 共3页
实验六Verilog设计分频器计数器电路答案.docx_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

实验六Verilog设计分频器计数器电路答案.docx

《实验六Verilog设计分频器计数器电路答案.docx》由会员分享,可在线阅读,更多相关《实验六Verilog设计分频器计数器电路答案.docx(3页珍藏版)》请在冰点文库上搜索。

实验六Verilog设计分频器计数器电路答案.docx

实验六Verilog设计分频器计数器电路答案

实验六  Verilog设计分频器/计数器电路

一、实验目的 

1、进一步掌握最基本时序电路的实现方法;

 2、学习分频器/计数器时序电路程序的编写方法;

 3、进一步学习同步和异步时序电路程序的编写方法。

 

二、实验内容 

1、用Verilog设计一个10分频的分频器,要求输入为clock(上升沿有效),reset(低电平复位),输出clockout为4个clock周期的低电平,4个clock周期的高电平),文件命名为fenpinqi10.v。

 

2、用Verilog设计一异步清零的十进制加法计数器,要求输入为时钟端CLK(上升沿)和异步清除端CLR(高电平复位),输出为进位端C和4位计数输出端Q,文件命名为couter10.v。

 

 

3、用Verilog设计8位同步二进制加减法计数器,输入为时钟端CLK(上升沿有效)和异步清除端CLR(低电平有效),加减控制端UPDOWN,当UPDOWN为1时执行加法计数,为0时执行减法计数;输出为进位端C和8位计数输出端Q,文件命名为couter8.v。

 

 

4、用VERILOG设计一可变模数计数器,设计要求:

令输入信号M1和M0控制计数模,当M1M0=00时为模18加法计数器;M1M0=01时为模4加法计数器;当M1M0=10时为模12加法计数器;M1M0=11时为模6加法计数器,输入clk上升沿有效,文件命名为mcout5.v。

 

 

5、VerilogHDL设计有时钟时能的两位十进制计数器,有时钟使能的两位十进制计数器的元件符号如图所示,CLK是时钟输入端,上升沿有效;ENA是时钟使能控制输入端,高电平有效,当ENA=1时,时钟CLK才能输入;CLR是复位输入端,高电平有效,异步清零;Q[3..0]是计数器低4位状态输出端,Q[7..0]是高4位状态输出端;COUT是进位输出端。

三、实验步骤

实验一:

分频器

1、建立工程

2、创建VerilogHDL文件

3、输入10分频器程序代码并保存

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 临时分类 > 批量上传

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2