数字钟得设计与制作.docx

上传人:b****1 文档编号:15137404 上传时间:2023-07-01 格式:DOCX 页数:17 大小:1MB
下载 相关 举报
数字钟得设计与制作.docx_第1页
第1页 / 共17页
数字钟得设计与制作.docx_第2页
第2页 / 共17页
数字钟得设计与制作.docx_第3页
第3页 / 共17页
数字钟得设计与制作.docx_第4页
第4页 / 共17页
数字钟得设计与制作.docx_第5页
第5页 / 共17页
数字钟得设计与制作.docx_第6页
第6页 / 共17页
数字钟得设计与制作.docx_第7页
第7页 / 共17页
数字钟得设计与制作.docx_第8页
第8页 / 共17页
数字钟得设计与制作.docx_第9页
第9页 / 共17页
数字钟得设计与制作.docx_第10页
第10页 / 共17页
数字钟得设计与制作.docx_第11页
第11页 / 共17页
数字钟得设计与制作.docx_第12页
第12页 / 共17页
数字钟得设计与制作.docx_第13页
第13页 / 共17页
数字钟得设计与制作.docx_第14页
第14页 / 共17页
数字钟得设计与制作.docx_第15页
第15页 / 共17页
数字钟得设计与制作.docx_第16页
第16页 / 共17页
数字钟得设计与制作.docx_第17页
第17页 / 共17页
亲,该文档总共17页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

数字钟得设计与制作.docx

《数字钟得设计与制作.docx》由会员分享,可在线阅读,更多相关《数字钟得设计与制作.docx(17页珍藏版)》请在冰点文库上搜索。

数字钟得设计与制作.docx

数字钟得设计与制作

数字电子技术课程设计报告

 

题目:

数字钟得设计与制作

时间:

2011年7月3号

院校:

石河子大学

院系:

电子信息工程09

组员

数字电子技术课程设计报告

一.设计目的

数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。

数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。

因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.

二.实现功能

1.要求内容

1)时钟能够数字显示“时”、“分”、“秒”,分别设计十二进制/二十四进制计数器子电路、六十进制计数器子电路。

2)具有校时功能,能够快速校准“时”、“分”、“秒”。

3)时钟具有整点报时功能,设计整点报时子电路。

 

三.元器件明细表

1.洞洞板2块

2.0.47uF电容1个

3.100nF电容1个

4.共阴八段数码管7个

5.网络线10米

6.CD4511集成块7块

7.CD4060集成块1块

8.74HC390集成块4块

9.74HC51集成块1块

10.74HC00集成块4块

11.74HC30集成块1块

12.10MΩ电阻5个

13.74HC00集成块4块

14.L7805三端稳压管1个

15.30pF瓷片电容2个

16.9V电池1块

17.单刀双掷开关2个

18.单刀单置开关1个

19.74HC10集成块1块

各个芯片引脚图

1.CD74HC390

2.L7805稳压管

3.CD4060

4.CD4511

5.74HC10

6.74HC30

7.74HC51

 

8.74HC00

 

四、原理框图

1.数字钟的构成

数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。

由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。

通常使用石英晶体振荡器电路构成数字钟。

(a)数字钟组成框图

2.晶体振荡与分频电路

(b)晶体振荡器

晶体振荡器电路给数字钟提供一个频率稳定准确的32.768KHz的方波信号,可保证数字钟的走时准确及稳定。

不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。

一般输出为方波的数字式晶体振荡器电路通常有两类,一类是用TTL门电路构成;另一类是通过CMOS非门构成的电路,本次设计采用了后一种。

如图(b)所示,无源晶震、电容和电阻构成晶体振荡器电路,CD4060实现分频。

值得注意的是无源晶振是没有极性的,与电容C1、C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,实现了振荡器的功能。

由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确

晶体XTAL的频率选为32.768KHZ.该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数.

从有关手册中,可查得C1,C2均为30pF.当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施.

由于CMOS电路的输入阻抗极高,因此反馈电阻R可选为10MΩ.较高的反馈电阻有利于提高振荡频率的稳定性.

 

2HZ1HZ

(c)二分频

通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现.例如,32768Hz的振荡信号分频为1HZ的分频倍数为32768(215),即实现该分频功能的计数器相当于15极2进制计数器.常用的2进制计数器有74HC393等.

本实验中采用CD4060来构成分频电路.CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便.

CD4060计数为14级2进制计数器,可以将32768HZ的信号分频为2HZ。

再通过二进制计数器,将2Hz信号转化为1HZ,作为秒输入信号。

3.时间计数电路

一般采用10进制计数器如74HC390等来实现时间计数单元的计数功能。

由其内部逻辑框图可知,其为双2-5-10异步计数器,下降沿触发,并每一计数器均有一个异步清零端(高电平有效)。

秒个位计数单元为10进制计数器,无需进制转换,只需将QA与CPB(下降沿有效)相连即可。

CPA与1HZ秒输入信号相连,QD可作为向上的进位信号与十位计数单元的CPB相连。

秒十位计数单元为6进制计数器,需要进制转换。

将10进制计数器转换为6进制计数器的电路连接方法如图 2.4所示,其中Q2可作为向上的进位信号与分个位的计数单元的CPA相连。

分个位和分十位计数单元电路结构分别与秒个位和秒十位计数单元完全相同,只不过分个位计数单元的Q3作为向上的进位信号应与分十位计数单元的CPA相连,分十位计数单元的Q2作为向上的进位信号应与时个位计数单元的CPA相连。

时个位计数单元电路结构仍与秒或个位计数单元相同,但是要求,整个时计数单元应为12进制计数器,不是10的整数倍,因此需将个位和十位计数单元合并为一个整体才能进行12进制转换。

利用1片74HC390实现12进制计数功能的电路如图(d)所示。

六进制电路

由74HC390、7400、数码管与4511组成,电路如图一。

十进制电路

由74HC390、7400、数码管与4511组成,电路如图二。

六十进制电路

由两个数码管、两4511、一个74HC390与一个7400芯片组成,电路如图三。

双六十进制电路

由2个六十进制连接而成,把分个位的输入信号与秒十位的Qc相连,使其产生进位,电路图如图四。

二十四进制

星期

由1个十二进制电路、2个六十进制电路组成,因上面已有一个双六十电路,只要把它与十二进制电路相连即可。

 

4.译码驱动及显示单元电路

选择CD4511作为显示译码电路;选择LED数码管作为显示单元电路。

由CD4511把输进来的二进制信号翻译成十进制数字,再由数码管显示出来。

这里的LED数码管是采用共阴的方法连接的。

计数器实现了对时间的累计并以8421BCD码的形式输送到CD4511芯片,再由4511芯片把BCD码转变为十进制数码送到数码管中显示出来。

5.校时电路

由74CH51D、74HC00D与电阻组成,校正电路有分校正和时校正两部分。

 

数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。

即为用COMS与或非门实现的时或分校时电路,In1端与低位的进位信号相连;In2端与校正信号相连,校正信号可直接取自分频器产生的1HZ或2HZ(不可太高或太低)信号;输出端则与分或时个位计时输入端相连。

当开关打向下时,因为校正信号和0相与的输出为0,而开关的另一端接高电平,正常输入信号可以顺利通过与或门,故校时电路处于正常计时状态;当开关打向上时,情况正好与上述相反,这时校时电路处于校时状态。

实际使用时,因为电路开关存在抖动问题,所以一般会接一个RS触发器构成开关消抖动电路,所以整个较时电路就如图。

 

带有消抖电路的校正电路

6.整点报时电路

在59分51秒、53秒、55秒、57秒、59秒的时候,蜂鸣器报时

五、总接线元件布局简图

整个数字钟由时间计数电路、晶体振荡电路、校正电路、整点报时电路组成。

其中以校正电路代替时间计数电路中的时、分、秒之间的进位,当校时电路处于正常输入信号时,时间计数电路正常计时,但当分校正时,其不会产生向时进位,而分与时的校位是分开的,而校正电路也是一个独立的电路。

电路的信号输入由晶振电路产生,并输入各电路。

六、芯片连接总图

接线图

 

七.设计体会及建议

通过这次对数字钟的设计与制作,让我们了解了设计电路的程序,也让我们了解了关于数字钟的原理与设计理念,要设计一个电路总要先用仿真仿真成功之后才实际接线的。

但是最后的成品却不一定与仿真时完全一样,因为,再实际接线中有着各种各样的条件制约着。

而且,在仿真中无法成功的电路接法,在实际中因为芯片本身的特性而能够成功。

所以,在设计时应考虑两者的差异,从中找出最适合的设计方法。

通过这次学习让我们各个芯片能够完成什么样的功能,使用芯片时应该注意哪些要点。

同一个电路可以用那些芯片实现,各个芯片实现同一个功能的区别。

另外,我们设计要从市场需求出发,既要有强大的功能,又要在价格方面比同等档次的便宜。

通过这次学习,让我们对各种电路都有了大概的了解,所以说,坐而言不如立而行,对于这些电路还是应该自己动手实际操作才会有深刻理解。

八.参考文献

贾海瀛主编《数字电子技术简明教程与实训》机械工业出版社2008-02

阎石主编《数字电子技术基本教程》清华大学出版社2007-08-01

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 自然科学 > 物理

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2