数字电路习题集.docx

上传人:b****6 文档编号:16715367 上传时间:2023-07-16 格式:DOCX 页数:38 大小:72.73KB
下载 相关 举报
数字电路习题集.docx_第1页
第1页 / 共38页
数字电路习题集.docx_第2页
第2页 / 共38页
数字电路习题集.docx_第3页
第3页 / 共38页
数字电路习题集.docx_第4页
第4页 / 共38页
数字电路习题集.docx_第5页
第5页 / 共38页
数字电路习题集.docx_第6页
第6页 / 共38页
数字电路习题集.docx_第7页
第7页 / 共38页
数字电路习题集.docx_第8页
第8页 / 共38页
数字电路习题集.docx_第9页
第9页 / 共38页
数字电路习题集.docx_第10页
第10页 / 共38页
数字电路习题集.docx_第11页
第11页 / 共38页
数字电路习题集.docx_第12页
第12页 / 共38页
数字电路习题集.docx_第13页
第13页 / 共38页
数字电路习题集.docx_第14页
第14页 / 共38页
数字电路习题集.docx_第15页
第15页 / 共38页
数字电路习题集.docx_第16页
第16页 / 共38页
数字电路习题集.docx_第17页
第17页 / 共38页
数字电路习题集.docx_第18页
第18页 / 共38页
数字电路习题集.docx_第19页
第19页 / 共38页
数字电路习题集.docx_第20页
第20页 / 共38页
亲,该文档总共38页,到这儿已超出免费预览范围,如果喜欢就下载吧!
下载资源
资源描述

数字电路习题集.docx

《数字电路习题集.docx》由会员分享,可在线阅读,更多相关《数字电路习题集.docx(38页珍藏版)》请在冰点文库上搜索。

数字电路习题集.docx

数字电路习题集

第一章(选择、判断共20题)

一、选择题

1.以下代码中为无权码的为。

A.8421BCD码B.5421BCD码C.余三码D.格雷码

2.以下代码中为恒权码的为。

码B.5421BCD码C.余三码D.格雷码

3.一位十六进制数可以用位二进制数来表示。

A.1B.2C.4D.16

4.十进制数25用8421BCD码表示为。

1010101

5.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)10

6.与十进制数()10等值的数或代码为。

A.(01018421BCDB.16C.2D.8

7.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期

8.与八进制数8等值的数为:

A.2B.16C.)16D.2

9.常用的BCD码有。

A.奇偶校验码B.格雷码码D.余三码

10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强

二、判断题(正确打√,错误的打×)

1.方波的占空比为。

()

2.8421码1001比0001大。

()

3.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()

4.格雷码具有任何相邻码只有一位码元不同的特性。

()

5.八进制数(18)8比十进制数(18)10小。

()

6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()

7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()

8.占空比的公式为:

q=tw/T,则周期T越大占空比q越小。

()

9.十进制数(9)10比十六进制数(9)16小。

()

10.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。

()

三、填空题

1.描述脉冲波形的主要参数有、、、、、、。

2.数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3.分析数字电路的主要工具是,数字电路又称作。

4.在数字电路中,常用的计数制除十进制外,还有、、。

5.常用的BCD码有、、、等。

常用的可靠性代码有、等。

6.(.1011)2=()8=()16

7.(8=()2=()10=()16=()8421BCD

8.)10=()2=()8=()16

9.(16=()2=()8=()10=()8421BCD

10.(01111000)8421BCD=()2=()8=()10=()16

四、思考题

1.在数字系统中为什么要采用二进制

2.格雷码的特点是什么为什么说它是可靠性代码

3.奇偶校验码的特点是什么为什么说它是可靠性代码

第一章答案

一、选择题

1.CD

2.AB

3.C

4.B

5.CD

6.ABCD

7.ABC

8.AB

9.CD

10.BCD

二、判断题

1.√2.×3.√4.√5.×

6.√7.√8.×9.×10.√

三、填空题

1.幅度、周期、频率、脉宽、上升时间、下降时间、占空比

2.时间、幅值、1、0

3.逻辑代数、逻辑电路

4.二进制、八进制、十六进制

5.8421BCD码、2421BCD码、5421BCD码、余三码、格雷码、奇偶校验码

6.

7.(0010

8.

9.(10010101)

10.1001110116784E

四、思考题

1.因为数字信号有在时间和幅值上离散的特点,它正好可以用二进制的1和0来表示两种不同的状态。

2.格雷码的任意两组相邻代码之间只有一位不同,其余各位都相同,它是一种循环码。

这个特性使它在形成和传输过程中可能引起的错误较少,因此称之为可靠性代码。

3.奇偶校验码可校验二进制信息在传送过程中1的个数为奇数还是偶数,从而发现可能出现的错误。

 

第二章(选择、判断共20题)

一、选择题

1.以下表达式中符合逻辑运算法则的是。

·C=C2+1=10<1+1=1

2.逻辑变量的取值1和0可以表示:

A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无

3.当逻辑函数有n个变量时,共有个变量取值组合

A.nB.2nC.n2D.2n

4.逻辑函数的表示方法中具有唯一性的是。

A.真值表B.表达式C.逻辑图D.卡诺图

=A

+BD+CDE+

D=。

A.

B.

C.

D.

6.逻辑函数F=

=。

C.

D.

7.求一个逻辑函数F的对偶式,可将F中的。

A.“·”换成“+”,“+”换成“·”

B.原变量换成反变量,反变量换成原变量

C.变量不变

D.常数中“0”换成“1”,“1”换成“0”

E.常数不变

8.A+BC=。

A.A+B+CC.(A+B)(A+C)+C

9.在何种输入情况下,“与非”运算的结果是逻辑0。

A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1

10.在何种输入情况下,“或非”运算的结果是逻辑0。

A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为1

二、判断题(正确打√,错误的打×)

1.逻辑变量的取值,1比0大。

()。

2.异或函数与同或函数在逻辑上互为反函数。

()。

3.若两个函数具有相同的真值表,则两个逻辑函数必然相等。

()。

4.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

()

5.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。

()

6.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

()

7.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。

()

8.逻辑函数Y=A

+

B+

C+B

已是最简与或表达式。

()

9.因为逻辑表达式A

+

B+AB=A+B+AB成立,所以A

+

B=A+B成立。

()

10.对逻辑函数Y=A

+

B+

C+B

利用代入规则,令A=BC代入,得Y=BC

+

B+

C+B

=

C+B

成立。

()

三、填空题

1.逻辑代数又称为代数。

最基本的逻辑关系有、、三种。

常用的几种导出的逻辑运算为、、、、。

2.逻辑函数的常用表示方法有、、。

3.逻辑代数中与普通代数相似的定律有、、。

摩根定律又称为。

4.逻辑代数的三个重要规则是、、。

5.逻辑函数F=

+B+

D的反函数

=。

6.逻辑函数F=A(B+C)·1的对偶函数是。

7.添加项公式AB+

C+BC=AB+

C的对偶式为。

8.逻辑函数F=

+A+B+C+D=。

9.逻辑函数F=

=。

10.已知函数的对偶式为

+

,则它的原函数为。

四、思考题

1.逻辑代数与普通代数有何异同

2.逻辑函数的三种表示方法如何相互转换

3.为什么说逻辑等式都可以用真值表证明

4.对偶规则有什么用处

第二章答案

一、选择题

1.D

2.ABCD

3.D

4.AD

5.AC

6.A

7.ACD

8.C

9.D

10.BCD

二、判断题

1.×2.√3.√4.×5.√

6.×7.√8.×9.×10.×

三、填空题

1.布尔与或非与非或非与或非同或异或

2.逻辑表达式真值表逻辑图

3.交换律分配律结合律反演定律

4.代入规则对偶规则反演规则

5.A

(C+

6.A+BC+0

7.(A+B)(

+C)(B+C)=(A+B)(

+C)

8.1

9.0

10.

四、思考题

1.都有输入、输出变量,都有运算符号,且有形式上相似的某些定理,但逻辑代数的取值只能有0和1两种,而普通代数不限,且运算符号所代表的意义不同。

2.通常从真值表容易写出标准最小项表达式,从逻辑图易于逐级推导得逻辑表达式,从与或表达式或最小项表达式易于列出真值表。

3.因为真值表具有唯一性。

4.可使公式的推导和记忆减少一半,有时可利于将或与表达式化简。

第三章(选择、判断共20题)

五、选择题

1.三态门输出高阻状态时,是正确的说法。

A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动

2.以下电路中可以实现“线与”功能的有。

A.与非门B.三态输出门C.集电极开路门D.漏极开路门

3.以下电路中常用于总线应用的有。

门门C.漏极开路门与非门

4.逻辑表达式Y=AB可以用实现。

A.正或门B.正非门C.正与门D.负或门

5.TTL电路在正逻辑系统中,以下各种输入中相当于输入逻辑“1”。

A.悬空B.通过电阻Ω接电源

C.通过电阻Ω接地D.通过电阻510Ω接地

6.对于TTL与非门闲置输入端的处理,可以。

A.接电源B.通过电阻3kΩ接电源C.接地D.与有用输入端并联

7.要使TTL与非门工作在转折区,可使输入端对地外接电阻RI。

A.>RONB.<ROFF<RI<ROND.>ROFF

8.三极管作为开关使用时,要提高开关速度,可。

A.降低饱和深度B.增加饱和深度

C.采用有源泄放回路D.采用抗饱和三极管

9.CMOS数字集成电路与TTL数字集成电路相比突出的优点是。

A.微功耗B.高速度C.高抗干扰能力D.电源范围宽

10.与CT4000系列相对应的国际通用标准型号为。

肖特基系列B.CT74LS低功耗肖特基系列

低功耗系列D.CT74H高速系列

六、判断题(正确打√,错误的打×)

1.TTL与非门的多余输入端可以接固定高电平。

()

2.当TTL与非门的输入端悬空时相当于输入为逻辑1。

()

3.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。

()

4.两输入端四与非门器件74LS00与7400的逻辑功能完全相同。

()

5.CMOS或非门与TTL或非门的逻辑功能完全相同。

()

6.三态门的三种状态分别为:

高电平、低电平、不高不低的电压。

()

7.TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。

()

8.一般TTL门电路的输出端可以直接相连,实现线与。

()

9.CMOSOD门(漏极开路门)的输出端可以直接相连,实现线与。

()

10.TTLOC门(集电极开路门)的输出端可以直接相连,实现线与。

()

七、填空题

1.集电极开路门的英文缩写为门,工作时必须外加和。

2.OC门称为门,多个OC门输出端并联到一起可实现功能。

3.TTL与非门电压传输特性曲线分为区、区、区、区。

4.国产TTL电路相当于国际SN54/74LS系列,其中LS表示。

第三章答案

一、选择题

1.ABD

2.CD

3.A

4.CD

5.ABC

6.ABD

7.C

8.ACD

9.ACD

10.B

二、判断题

1.√2.√3.√4.√5.√

6.×7.√8.×9.√10.√

三、填空题

1.OC电源负载

2.集电极开路门线与

3.饱和区转折区线性区截止区

4.CT4000低功耗肖特基

 

第四章(选择、判断共25题)

八、选择题

个触发器可以构成能寄存位二进制数码的寄存器。

+1

2.在下列触发器中,有约束条件的是。

A.主从JKF/FB.主从DF/FC.同步RSF/FD.边沿DF/F

3.一个触发器可记录一位二进制代码,它有个稳态。

4.存储8位二进制信息要个触发器。

5.对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=。

D.

6.对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=。

D.

7.对于D触发器,欲使Qn+1=Qn,应使输入D=。

D.

8.对于JK触发器,若J=K,则可完成触发器的逻辑功能。

ˊ

9.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端。

=K=0=Q,K=

=

K=Q=Q,K=0=0,K=

10.欲使JK触发器按Qn+1=

n工作,可使JK触发器的输入端。

=K=1=Q,K=

=

K=Q=Q,K=1=1,K=Q

11.欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端。

=K=1=Q,K=Q=Q,K=1=0,K=1=K=1

12.欲使JK触发器按Qn+1=1工作,可使JK触发器的输入端。

=K=1=1,K=0=K=

=K=0=

K=0

13.欲使D触发器按Qn+1=

n工作,应使输入D=。

D.

14.下列触发器中,克服了空翻现象的有。

A.边沿D触发器B.主从RS触发器C.同步RS触发器D.主从JK触发器

15.下列触发器中,没有约束条件的是。

A.基本RS触发器B.主从RS触发器C.同步RS触发器D.边沿D触发器

16.描述触发器的逻辑功能的方法有。

A.状态转换真值表B.特性方程C.状态转换图D.状态转换卡诺图

17.为实现将JK触发器转换为D触发器,应使。

=D,K=

B.K=D,J=

=K=D=K=

18.边沿式D触发器是一种稳态电路。

A.无B.单C.双D.多

九、判断题(正确打√,错误的打×)

1.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。

()

2.RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。

()

3.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。

()

4.主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。

()

5.若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用T触发器,且令T=A。

()

6.由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。

7.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。

()

一十、填空题

1.触发器有个稳态,存储8位二进制信息要个触发器。

2.一个基本RS触发器在正常工作时,它的约束条件是

+

=1,则它不允许输入

=且

=的信号。

3.触发器有两个互补的输出端Q、

,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。

4.一个基本RS触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是。

5.在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的,触发方式为式或式的触发器不会出现这种现象。

第四章答案

一、选择题

1.B

2.C

3.C

4.D

5.BD

6.AD

7.C

8.C

9.ABDE

10.ACDE

11.BCD

12.BCE

13.D

14.ABD

15.D

16.ABCD

17.A

18.C

二、判断题

1.×2.√3.√4.√5.×

6.×7.×

三、填空题

1.28

2.00

3.Q=1、

=0Q=0、

=1Q

4.RS=0

5.空翻主从式边沿式

第五章(选择、判断共15题)

一十一、选择题

1.脉冲整形电路有。

A.多谐振荡器B.单稳态触发器C.施密特触发器定时器

2.多谐振荡器可产生。

A.正弦波B.矩形脉冲C.三角波D.锯齿波

3.石英晶体多谐振荡器的突出优点是。

A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭

4.TTL单定时器型号的最后几位数字为。

5.555定时器可以组成。

A.多谐振荡器B.单稳态触发器C.施密特触发器触发器

6.用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为。

7.以下各电路中,可以产生脉冲定时。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器

一十二、判断题(正确打√,错误的打×)

1.施密特触发器可用于将三角波变换成正弦波。

()

2.施密特触发器有两个稳态。

()

3.多谐振荡器的输出信号的周期与阻容元件的参数成正比。

()

4.石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。

()

5.单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。

()

6.单稳态触发器的暂稳态维持时间用tW表示,与电路中RC成正比。

()

7.采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。

()

8.施密特触发器的正向阈值电压一定大于负向阈值电压。

()

一十三、填空题

1.555定时器的最后数码为555的是产品,为7555的是产品。

2.施密特触发器具有现象,又称特性;单稳触发器最重

要的参数为。

3.常见的脉冲产生电路有,常见的脉冲整形电路有、。

4.为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态。

五章答案

一、选择题

1.BC

2.B

3.C

4.A

5.ABC

6.B

7.B

二、判断题

1.×2.√3.√4.×5.×

6.√7.×8.√

三、填空题

1.TTLCMOS

2.回差电压滞后脉宽

3.多谐振荡器单稳态触发器施密特触发器

4.石英晶体暂稳态

第六章(选择、判断共25题)

一十四、选择题

1.下列表达式中不存在竞争冒险的有。

=

+AB=AB+

C=AB

+AB=(A+

)A

2.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。

3.一个16选一的数据选择器,其地址输入(选择控制输入)端有个。

4.下列各函数等式中无冒险现象的函数式有。

A.

B.

C.

D.

E.

5.函数

,当变量的取值为时,将出现冒险现象。

=C=1=C=0=1,C=0=0,B=0

6.四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y=。

A.

B.

C.

D.

7.一个8选一数据选择器的数据输入端有个。

8.在下列逻辑电路中,不是组合逻辑电路的有。

A.译码器B.编码器C.全加器D.寄存器

9.八路数据分配器,其地址输入端有个。

10.组合逻辑电路消除竞争冒险的方法有。

A.修改逻辑设计B.在输出端接入滤波电容

C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰

11.101键盘的编码器输出位二进制代码。

12.用三线-八线译码器74LS138实现原码输出的8路数据分配器,应。

A.

=1,

=D,

=0B.

=1,

=D,

=D

C.

=1,

=0,

=DD.

=D,

=0,

=0

13.以下电路中,加以适当辅助门电路,适于实现单输出组合逻辑电路。

A.二进制译码器B.数据选择器C.数值比较器D.七段显示译码器

14.用四选一数据选择器实现函数Y=

,应使。

=D2=0,D1=D3=1=D2=1,D1=D3=0

=D1=0,D2=D3=1=D1=1,D2=D3=0

15.用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=

,应。

A.用与非门,Y=

B.用与门,Y=

C.用或门,Y=

D.用或门,Y=

一十五、判断题(正确打√,错误的打×)

1.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。

()

2.编码与译码是互逆的过程。

()

3.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。

()

4.液晶显示器的优点是功耗极小、工作电压低。

()

5.液晶显示器可以在完全黑暗的工作环境中使用。

()

6.半导体数码显示器的工作电流大,约10mA左右,因此,需要考虑电流驱动能力问题。

()

7.共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。

()

8.数据选择器和数据分配器的功能正好相反,互为逆过程。

()

9.用数据选择器可实现时序逻辑电路。

()

10.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。

()

一十六、填空题

1.半导体数码显示器的内部接法有两种形式:

共接法和共接法。

2.对于共阳接法的发光二极管数码显示器,应采用电平驱动的七段显示译码器。

3.消除竟争冒险的方法有、、等。

第六章答案

一、选择题

1.CD

2.B

3.C

4.D

5.ACD

6.A

7.E

8.D

9.C

10.AB

11.C

12.ABC

13.AB

14.A

15.AB

二、判断题

1.×2.√3.√4.√5.×

6.√7.√8.√9.×10.×

三、填空题

1.阴阳

2.低电平

3.修改逻辑设计接入滤波电容加选通脉冲

第七章(选择、判断共30题)

一十七、选择题

1.同步计数器和异步计数器比较,同步计数器的显著优点是。

A.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制。

2.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。

3.下列逻辑电路中为时序逻辑电路的是。

A.变量译码器B.加法器C.数码寄存器D.数据选择器

4.N个触发器可以构成最大计数长度(进制数)为的计数器。

5.N个触发器可以构成能寄存位二进制数码的寄存器。

+1

6.五个D触发器构成环形计数器,其计数长度为。

7.同步时序电路和异步时序电路比较,其差异在于后者。

A.没有触发器B.没有统一的时钟脉冲控制

C.没有稳定状态D.输出只与内部状态有关

8.一位8421BCD码计数器至少需要个触发器。

9.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用级触发器。

10.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。

11.用二进制异步计数器从0做加法,计到十进制数178,则最少需要个触发器。

12.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要个触发

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 医药卫生 > 基础医学

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2