电子数字字体数字电子.docx
《电子数字字体数字电子.docx》由会员分享,可在线阅读,更多相关《电子数字字体数字电子.docx(14页珍藏版)》请在冰点文库上搜索。
电子数字字体数字电子
[电子数字字体]数字电子
【其他范文】
一:
[数字电子]数字电子技术基础试题及答案
数字电子技术基础试题及答案有哪些内容呢?
我们不妨一起来参考下范文吧!
希望对您有所帮助!
以下是小编为您搜集整理提供到的数字电子技术基础试题及答案内容,希望对您有所帮助!
欢迎阅读参考学习!
数字电子技术基础试题及答案
一、单项选择题(每小题1分,共10分)
1、以下描述一个逻辑函数的方法中,()只能唯一表示。
A.表达式B.逻辑图C.真值表D.波形图
2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可()。
A.接高电平B.接低电平C.悬空D.通过电阻接地
3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为()。
A.11001111B.11110100C.11110010D.11110011
4、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是()。
A.A或B中有一个接“1”B.A或B中有一个接“0”
C.A和B并联使用D.不能实现
5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为()。
A.16B.4C.8D.2
6、下列几种TTL电路中,输出端可实现线与功能的门电路是()。
A.或非门B.与非门C.异或门D.OC门
7、下列几种A/D转换器中,转换速度最快的是()。
A.并行A/D转换器B.计数型A/D转换器
C.逐次渐进型A/D转换器D.双积分A/D转换器
8、存储容量为8K×8位的ROM存储器,其地址线为()条。
A.8B.12C.13D.14
9、4个触发器构成的8421BCD码计数器,共有()个无效状态。
A.6B.8C.10D.12
10、以下哪一条不是消除竟争冒险的措施()。
A.接入滤波电路B.利用触发器
C.加入选通脉冲D.修改逻辑设计
二、填空题(每空1分,共20分)
1、时序逻辑电路一般由()和()两分组成。
2、多谐振荡器是一种波形产生电路,它没有稳态,只有两个
3、数字电路中的三极管一般工作于________区和________区。
4、四个逻辑变量的最小项最多有________个,任意两个最小项之积为________。
5、555定时器是一种用途很广泛的电路,除了能组成________触发器、________触发
器和________三个基本单元电路以外,还可以接成各种实用电路。
6、用2048×12的ROM芯片,最多能实现________个输入________个输出的组合逻辑
函数。
7、对于JK触发器,若J=K,则可完成________触发器的逻辑功能;若K=J=1,则完成
________触发器的逻辑功能。
8、时序逻辑电路的输出不仅和_________有关,而且还与________有关。
9、三态门的输出状态有________、低电平、________三种状态。
10、采用ISP技术的PLD是先装配,后________。
11、转换速度|和______________是衡量A/D转换器和D/A转换器性能优劣的主要指标。
三、简答题(每小题5分,共15分)
1、证明逻辑函数式:
BC?
D?
D(B?
C)(AD?
B)?
B?
D。
2、简述下图所示组合逻辑电路的功能。
A
B
C
&
&
&
Y
&
3、试述施密特触发器和单稳态触发器的工作特点。
四、分析设计题(共30分)
1、试列写下列ROM结构中Y2、Y1、Y0的函数表达式,并采用八选一数据选择器74LS152对Y2、Y1、Y0重新实现。
要求写出实现表达式,并画出逻辑电路图。
其中,ROM地址译码器中,输入地址选中的列线为高电平。
(10分)
2、试用JK触发器和门电路设计一个十三进制的计数器,要求体现逻辑抽象、状态化简、状态方程、特性方程、驱动方程和输出方程等中间过程,画出逻辑电路图,并检查所设计的电路能否自启动。
(20分)
参考答案
一、单项选择题。
1-5CABBD
6-10DACAB
二、填空题。
1、存储电路,组合电路
2、暂稳态
3、截止,饱和
4、16,0
5、施密特,单稳态,多谐振荡器
6、11,12
7、T,T′
8、该时刻输入变量的取值,电路原来的状态
9、高电平,高阻态
10、编程
11、转换精度
三、简答题
1、证明:
左边=BC?
D?
(B?
C)(AD?
B)?
BC?
D?
BAD?
CAD?
CB
?
B?
D=右边
2、解:
逻辑函数表达式:
Y?
AB?
BC?
AC
真值表:
ABC
000
001
010
011
100
101
110
111
Y
1
1
1
1
该电路为三人表决电路,只要有2票或3票同意,表决就通过。
3、解:
施密特触发器:
(1)输入信号从低电平上升的过程中,电路状态转换时对应的输入电平,
与输入信号从高电平下降过程中对应的输入转换电平不同;
(2)在电路状态转换时,通过电
路内部的正反馈过程使输出电压波形的边沿变得很陡。
单稳态触发器:
(1)有稳态、暂稳态两个状态;
(2)在外界触发脉冲作用下,能从稳态
翻转到暂稳态,暂稳态持续一段时间后,自动回到稳态;(3)暂稳态持续时间的长短取决于
电路本身参数,与触发脉冲的宽度和幅度无关。
四、分析设计题
1、略
2、略
二:
[数字电子]数字电子技术基础试题
数字电子技术为了适应高职高专人才培养的需要,根据国家教育部最新制定的高职高专教育数字电子技术课程。
分享了数字电子技术的基础试题,一起来看看吧!
一.选择题:
1.下列各式中哪个是四变量A、B、C、D的最小项?
()
a.A′+B′+Cb.AB′Cc.ABC′Dd.ACD
2.组合逻辑电路的分析是指()。
a.已知逻辑要求,求解逻辑表达式并画逻辑图的过程b.已知逻辑要求,列真值表的过程c.已知逻辑图,求解逻辑功能的过程
3.正逻辑是指()。
a.高电平用“1”表示,低电平用“0”表示b.高电平用“0”表示,低电平用“1”表示c.高电平、低电平均用“1”或“0”表示
4.寄存器、计数器属于()。
a.组合逻辑电路b.时序逻辑电路c.数模转换电路
5.全加器是指()的二进制加法器。
a.两个同位的二进制数相加b.两个二进制数相加c.两个同位的二进制数及来自低位的进位三者相加
6.4选1数据选择器的输出表达式Y=A1′A0′D0+A1′A0D1+A1A0′D2+A1A0D3,若用该数据选择器实现Y=A1′,则D0~D3的取值为(a.D0=D1=1,D2=D3=0b.D0=D3=0,D1=D2=1c.D0=D1=D2=D3=1
7.JK触发器用做T′触发器时,输入端J、K的正确接法是()。
a.J=Kb.J=K=0c.J=K=1
8.按触发信号触发方式的不同来分,触发器有()。
a.SR、JK、D、T、T′五类b.TTL、CMOS两类c.电平触发、脉冲触发、边沿触发三类
9.经过有限个CLK,可由任意一个无效状态进入有效状态的计数器是()自启动的计数器。
a.不能b.能c.不一定能
10.在二进制算术运算中1+1=()。
a.1b.0c.2
11.3线—8线译码器处于译码状态时,当输入A2A1A0=001时,输出Y7”~Y0”=()。
a.11101111b.10111111c.11111101
12.时序电路输出状态的改变()。
a.仅与该时刻输入信号的状态有关b.仅与时序电路的原状态有关c.与a、b皆有关
13.已知F=(ABC+CD)′,可以确定使F=0的情况是()。
a.A=0,BC=1b.B=1,C=1c.C=1,D=0d.BC=1,D=1
14.一只四输入端与非门,使其输出为0的输入变量取值组合有()种。
a.15b.8c.7d.1
15.T触发器,在T=1时,加上时钟脉冲,则触发器()。
a.保持原态b.置0c.置1d..翻转
16.采用集电极开路的OC门主要解决了()。
a.TTL门不能相“与”的问题b.TTL门的输出端不能“线与”的问题c.TTL门的输出端不能相“或”的问题
17.D/A转换器能够将数字信号转变成()。
a.正弦信号b.数字信号c.模拟信号
18.电路如图所示,这是由555定时器构成的:
()
a.多谐振荡器b.单稳态触c.施密特触发器
19.多谐振荡器可产生()
a.正弦波b.矩形脉冲c.三角波
20.随机存取存储器具有()功能
a.读/写b.只读c.只写
二、填空题:
1.已知Y=A(B+C)+CD,则Y′。
2.完成数制间的转换:
(FA)16=()2=()8421BCD。
3.二进制加法计数器从0计数到十进制数25时,需要_____个触发器构成,有_____个无效状态。
4.半导体存储器的种类很多,从制作工艺上可以分为___________和___________两大类。
5.___________和___________是衡量A/D转换器和D/A转换器性能优劣的主要标志。
三、化简下列逻辑函数:
1.F=AC+BC′+A′B(公式法)
2.F(A,B,C,D)=∑m(2,3,7,8,11,14)+∑d(0,5,10,15)(卡诺图法)
3.F=ABC+ABD+C′D′+AB′C+A′CD′+AC′D(卡诺图法)
4.F=AB′CD+ABD+AC′D(公式法)
四.分析与设计:
1.写出右图所示电路输出信号Y的逻辑表达式,并说明其功能。
2.在下图所示边沿D触发器中,已知CLK、D的波形,试画出Q、Q′的波形,设触发器的初始状态为0。
3.用与非门设计四人表决电路,当四人中有三人或三人以上赞成时表示通过,其余情况时表示否决。
4.分析下图所示电路的逻辑功能。
(设初始状态为000)
(1).驱动方程
(2).状态方程:
(3).输出方程:
(4).状态转换表:
(5).状态转换图(6).电路功能:
5.用二进制计数器74LS161及适当门电路构成六进制计数器画出状态转换图及逻辑连线图。
(设初始状态为0000)
附:
部分答案
一.选择题:
1.c2.c3.a4.b5.c6.a7.c8.c9.b10.b
11.c12.b13.d14.d15.d16.b17.c18.b19.b20.a
二.填空题:
1.Y′=(A′+B′C′)(C′+D′)=A′C′+B′C′+A′D′2.111110101001010003.56
4.双极型MOS型5.转换精度转换速度
三.化简:
(每题4分,共16分)
四.分析与设计:
1.解:
功能:
同或或检偶电路(2分)
2.解:
3.解:
)
4.:
(6).电路功能:
它是一个同步的五进制的可以自启动的加法计数器。
5:
三:
[数字电子]数字电路试题及答案
用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。
下面就是小编整理的数字电路试题及答案,一起来看一下吧。
数字电子技术基础试题及答案
一、单项选择题(每小题1分,共10分)
1、以下描述一个逻辑函数的方法中,()只能唯一表示。
A.表达式nbsp;B.逻辑图nbsp;C.真值表D.波形图
2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可()。
A.接高电平B.接低电平nbsp;C.悬空nbsp;D.通过电阻接地
3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为()。
A.11001111B.11110100C.11110010D.11110011
4、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是()。
A.A或B中有一个接“1”B.A或B中有一个接“0”
C.A和B并联使用nbsp;D.不能实现
5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为(nbsp;)。
A.16B.4C.8D.2
6、下列几种TTL电路中,输出端可实现线与功能的门电路是()。
A.或非门B.与非门C.异或门D.OC门
7、下列几种A/D转换器中,转换速度最快的是()。
A.并行A/D转换器nbsp;B.计数型A/D转换器
C.逐次渐进型A/D转换器D.双积分A/D转换器
8、存储容量为8K×8位的ROM存储器,其地址线为()条。
A.8B.12C.13D.14
9、4个触发器构成的8421BCD码计数器,共有()个无效状态。
A.6B.8C.10D.12
10、以下哪一条不是消除竟争冒险的措施()。
A.接入滤波电路B.利用触发器
C.加入选通脉冲D.修改逻辑设计
二、填空题(每空1分,共20分)
1、时序逻辑电路一般由()和()两分组成。
2、多谐振荡器是一种波形产生电路,它没有稳态,只有两个
3、数字电路中的三极管一般工作于________区和________区。
4、四个逻辑变量的最小项最多有________个,任意两个最小项之积为________。
5、555定时器是一种用途很广泛的电路,除了能组成________触发器、________触发
器和________三个基本单元电路以外,还可以接成各种实用电路。
6、用2048×12的ROM芯片,最多能实现________个输入________个输出的组合逻辑
函数。
7、对于JK触发器,若J=K,则可完成________触发器的逻辑功能;若K=J=1,则完成
________触发器的逻辑功能。
8、时序逻辑电路的输出不仅和_________有关,而且还与________有关。
9、三态门的输出状态有________、低电平、________三种状态。
10、采用ISP技术的PLD是先装配,后________。
11、转换速度|和______________是衡量A/D转换器和D/A转换器性能优劣的主要指标。
三、简答题(每小题5分,共15分)
1、证明逻辑函数式:
BCDD(BC)(ADB)BD。
2、试述施密特触发器和单稳态触发器的工作特点。
四、分析设计题(共30分)
1、试列写下列ROM结构中Y2、Y1、Y0的函数表达式,并采用八选一数据选择器74LS152对Y2、Y1、Y0重新实现。
要求写出实现表达式,并画出逻辑电路图。
其中,ROM地址译码器中,输入地址选中的列线为高电平。
(10分)
2、试用JK触发器和门电路设计一个十三进制的计数器,要求体现逻辑抽象、状态化简、状态方程、特性方程、驱动方程和输出方程等中间过程,画出逻辑电路图,并检查所设计的电路能否自启动。
(20分)
参考答案
一、单项选择题。
1-5nbsp;CABBD
6-10DACAB
二、填空题。
1、存储电路,组合电路
2、暂稳态
3、截止,饱和
4、16,0
5、施密特,单稳态,多谐振荡器
6、11,12
7、T,T′
8、该时刻输入变量的取值,电路原来的状态
9、高电平,高阻态
10、编程
11、转换精度
三、简答题
1、证明:
左边=BCD(BC)(ADB)BCDBADCADCB
2、解:
逻辑函数表达式:
YABBCAC
真值表:
ABC
000
001
010
011
100
101
110
111
Y
1
1
1
1
该电路为三人表决电路,只要有2票或3票同意,表决就通过。
3、解:
施密特触发器:
(1)输入信号从低电平上升的过程中,电路状态转换时对应的输入电平,与输入信号从高电平下降过程中对应的输入转换电平不同;
(2)在电路状态转换时,通过电路内部的正反馈过程使输出电压波形的边沿变得很陡。
单稳态触发器:
(1)有稳态、暂稳态两个状态;
(2)在外界触发脉冲作用下,能从稳态翻转到暂稳态,暂稳态持续一段时间后,自动回到稳态;(3)暂稳态持续时间的长短取决于电路本身参数,与触发脉冲的宽度和幅度无关。
四、分析设计题
1、略
2、略
[数字电路试题及答案]