Allegro教程17个步骤.docx

上传人:b****1 文档编号:1805434 上传时间:2023-05-01 格式:DOCX 页数:16 大小:26.47KB
下载 相关 举报
Allegro教程17个步骤.docx_第1页
第1页 / 共16页
Allegro教程17个步骤.docx_第2页
第2页 / 共16页
Allegro教程17个步骤.docx_第3页
第3页 / 共16页
Allegro教程17个步骤.docx_第4页
第4页 / 共16页
Allegro教程17个步骤.docx_第5页
第5页 / 共16页
Allegro教程17个步骤.docx_第6页
第6页 / 共16页
Allegro教程17个步骤.docx_第7页
第7页 / 共16页
Allegro教程17个步骤.docx_第8页
第8页 / 共16页
Allegro教程17个步骤.docx_第9页
第9页 / 共16页
Allegro教程17个步骤.docx_第10页
第10页 / 共16页
Allegro教程17个步骤.docx_第11页
第11页 / 共16页
Allegro教程17个步骤.docx_第12页
第12页 / 共16页
Allegro教程17个步骤.docx_第13页
第13页 / 共16页
Allegro教程17个步骤.docx_第14页
第14页 / 共16页
Allegro教程17个步骤.docx_第15页
第15页 / 共16页
Allegro教程17个步骤.docx_第16页
第16页 / 共16页
亲,该文档总共16页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

Allegro教程17个步骤.docx

《Allegro教程17个步骤.docx》由会员分享,可在线阅读,更多相关《Allegro教程17个步骤.docx(16页珍藏版)》请在冰点文库上搜索。

Allegro教程17个步骤.docx

Allegro教程17个步骤

Allegro教程-17个步骤

Allegro®是Cadence推出的先进PCB设计布线工具。

Allegro提供了良好且交互的工作接口和强大完善的功能,和它前端产品Cadence®OrCAD®Capture的结合,为当前高速、高密度、多层的复杂PCB设计布线提供了最完美解决方案。

Allegro拥有完善的Constraint设定,用户只须按要求设定好布线规则,在布线时不违反DRC就可以达到布线的设计要求,从而节约了烦琐的人工检查时间,提高了工作效率!

更能够定义最小线宽或线长等参数以符合当今高速电路板布线的种种需求。

软件中的ConstraintManger提供了简洁明了的接口方便使用者设定和查看Constraint宣告。

它与Capture的结合让E.E.电子工程师在绘制线路图时就能设定好规则数据,并能一起带到Allegro工作环境中,自动在摆零件及布线时依照规则处理及检查,而这些规则数据的经验值均可重复使用在相同性质的电路板设计上。

Allegro除了上述的功能外,其强大的自动推挤push和贴线hug走线以及完善的自动修线功能更是给用户提供极大的方便;强大的贴图功能,可以提供多用户同时处理一块复杂板子,从而大大地提高了工作效率。

或是利用选购的切图功能将电路版切分成各个区块,让每个区块各有专职的人同时进行设计,达到同份图多人同时设计并能缩短时程的目的。

用户在布线时做过更名、联机互换以及修改逻辑后,可以非常方便地回编到Capture线路图中,线路图修改后也可以非常方便地更新到Allegro中;用户还可以在Capture与Allegro之间对对象的互相点选及修改。

对于业界所重视的铜箔的绘制和修改功能,Allegro提供了简单方便的内层分割功能,以及能够对正负片内层的检阅。

对于铺铜也可分动态铜或是静态铜,以作为铺大地或是走大电流之不同应用。

动态铜的参数可以分成对所有铜、单一铜或单一对象的不同程度设定,以达到铜箔对各接点可设不同接续效果或间距值等要求,来配合因设计特性而有的特殊设定。

在输出的部分,底片输出功能包含274D、274X、BarcoDPF、MDA以及直接输出ODB++等多样化格式数据当然还支持生产所需的Pick&Place、

NCDrill和Bare-BoardTest等等原始数据输出。

Allegro所提供的强大输入输出功能更是方便与其它相关软件的沟通,例如ADIVA、UGS(Fabmaster)、VALOR、AgilentADS…或是机构的DXF、IDF。

为了推广整个先进

EDA市场,Allegro提供了Cadence?

OrCAD?

Layout、PADS、P-CAD等接口,让想转换PCBLayout软件的使用者,对于旧有的图档能顺利转换至Allegro中。

Allegro有着操作方便,接口友好,功能强大,整合性好等诸多优点,是一家公司投资EDA软件的理想选择。

一.零件建立

在Allegro中,Symbol有五种,它们分别是PackageSymbol、MechanicalSymbol、FormatSymbol、ShapeSymbol、FlashSymbol。

每种Symbol均有一个SymbolDrawingFile(符号绘图文件),后缀名均为*.dra。

此绘图文件只供编辑用,不能给Allegro数据库调用。

Allegro能调用的Symbol如下:

1.PackageSymbol

一般元件的封装符号,后缀名为*psm。

PCB中所有元件像电阻、电容、电感、IC等的封装类型即为PackageSymbol。

2.MechanicalSymbol

由板外框及螺丝孔所组成的机构符号,后缀名为*.bsm。

有时我们设计PCB的外框及螺丝孔位置都是一样的,比如显卡,电脑主板,每次设计PCB时要画一次板外框及确定螺丝孔位置,显得较麻烦。

这时我们可以将PCB的外框及螺丝孔建成一个MechanicalSymbol,在设计PCB时,将此MechanicalSymbol调出即可。

3.FormatSymbol

由图框和说明所组成的元件符号,后缀名为*.osm。

比较少用。

4.ShapeSymbol

供建立特殊形状的焊盘用,后缀为*.ssm。

像显卡上金手指封装的焊盘即为一个不规则形状的焊盘,在建立此焊盘时要先将不规则形状焊盘的形状建成一个ShapeSymbol,然后在建立焊盘中调用此ShapeSymbol。

5.FlashSymbol

焊盘连接铜皮导通符号,后缀名为*.fsm。

在PCB设计中,焊盘与其周围的铜皮相连,可以全包含,也可以采用梅花辨的形式连接,我们可以将此梅花辨建成一个FlashSymbol,在建立焊盘时调用此FlashSymbol。

其中应用最多的就是Packagesymbol即是有电气特性的零件,而PAD是Packagesymbol构成的基础.

)建立PAD

启动PadstackDesigner来制作一个PAD,PAD按类型分分为:

1.Through,贯穿的;

2.Blind/Buried,盲孔/埋孔;

3.Single,单面的.

按电镀分:

1.Plated,电镀的;

2.Non-Plated,非电镀的.

a.在Parameters选项卡中,Size值为钻孔大小;Drillsymbol中Figure为钻孔标记形状,Charater为钻孔标记符号,Width为钻孔标记得宽度大小,Height为钻孔标记得高度大小;

b.Layers选项卡中,BeginLayer为起始层,DefaultInternal为默认内层,End

Layer为结束层,SolderMask_Top为顶层阻焊,,SolderMask_Bottom为底层阻焊

PasteMask_Top为顶层助焊,PasteMask_Bottom为底层助焊;RegularPad为正常焊盘大小值,ThermalRelief为热焊盘大小值,AntiPad为隔离大小值.

)建立Symbol

1.启动Allegro,新建一个PackageSymbol,在DrawingType中选PackageSymbol,在DrawingName中输入文件名,OK.

2.计算好坐标,执行LayoutfPIN,在Option面板中的Padstack中找到或输入你的PAD,Qty代表将要放置的数量,Spacing代表各个Pin之间的间距,Order则是方向Right为从左到右丄eft为从右到左,Down为从上到下,Up为从下到上[Rotation是Pin要旋转的角度,Pin#为当前的Pin脚编号,Textblock为文字号数;

3.放好Pin以后再画零件的外框AddfLine,Option面板中的ActiveClassandSubclass分别为PackageGeometry和Silkscreen_Top,Linelock为画出的线的类型:

Line直线;Arc弧线;后面的是画出的角度;Linewidth为线宽.

4.再画出零件实体大小AddfShapefSolidFill,Option面板中的Active

ClassandSubclass分别为PackageGeometry和Place_Bound_Top,按照零件大小画出一个封闭的框,再填充之ShapefFill.

5.生成零件CreateSymbol,保存之!

!

!

三)编写Device

若你从orCad中直接生成PCB勺话就无需编写这个文件,这个文件主要是用来描述零件的一些属性,比如PIN的个数,封装类型,定义功能等等!

以下是一个实例,可以参考进行编写:

74F00.txt

(DEVICEfile:

F00-usedfordevice:

'F00')

PACKAGESOP14对应封装名,应与symbol相一致

CLASSIC?

指定封装形式

PINCOUNT14?

PIN的个数

PINORDERFOOABY?

定義PinName

PINUSEF00ININOUT?

定義Pin之形式

PINSWAPFOOAB?

定義可Swap之Pin

FUNCTIONG1FOO123?

定義可Swap之功能(Gate)Pin

FUNCTIONG2FOO456?

定義可Swap之功能(Gate)PinFUNCTIONG3FOO91O8?

定義可Swap之功能(Gate)Pin

FUNCTIONG4FOO121311?

定義可Swap之功能(Gate)Pin

POWERVCC;14?

定義電源Pin及名稱

GROUNDGND;7?

定義GroundPin及名稱

二、导入网表

I.网表转化

在调入前,应该将要增加的定位孔和定位光标以及安装孔加到网表中,定位孔用M*表示,定位光标用I*表示

n.进入Allegro,File/lmport/Logic调入网表,若显示"0errs,0warnings"

则表示没有错误,可以进行下一步,否则,应用File/Viewlog查看原因,根据提示要求电路设计者修改原理图或自己在元器件库中加新器件.

四.设置

I设置绘图尺寸,画板框,标注尺寸,添加定位孔,给板框导角

1.设置绘图尺寸:

Setup—DrawingSize

2.画板框:

Class:

BOARDGEOMETRYSubclass:

OUTLINE

Add—Line用"X横坐标纵坐标"的形式来定位画线

3.画RouteKeepin:

Setup—Areas—RouteKeepin

用"X横坐标纵坐标"的形式来定位画线

4.导角:

导圆角Edit—Fillet目前工艺要求是圆角或在右上角空白部分点击鼠标右键—选DesignPrep—选DraftFillet小图标

导斜角Edit—Chamfer或在右上角空白部分惦记点击鼠标右键—选DesignPrep—选DraftFillet小图标

最好在画板框时就将角倒好,用绝对坐标控制画板框,ROUTE

KEEPIN,ANTIETCH,ANTIETCH以只画一层,然后用EDIT/COPY而后EDIT/CHANG编辑至所需层即可.

5.标注尺寸:

在右上角空白部分惦记点击鼠标右键—选Drafting

Class:

BOARDGEOMETRYSubclass:

Dimension

圆导角要标注导角半径.在右上角点击右键—选Drafting,会出现有关标注的各种小图标

Manufacture—Dimension/Draft—Parameters...—进入DimensionText设置在标注尺寸时,为了选取两个点,应该将Find中有关项关闭,否则测量的会是选取的线段

注:

不能形成封闭尺寸标注

6.加光标定位孔:

Place—BySymbol—Package,如果两面都有贴装器件,则应在正反两面都加光标定位孔,在在库中名字为ID-BOARD如果是反面则要镜像.

Edit—Mirror

定位光标中心距板边要大于8mm.

7.添加安装孔:

Place—BySymbol—Package,工艺要求安装孔为3mm在库中名字为HOLE125

8.设置安装孔属性:

Tools—PADSTAC—KModify

若安装孔为椭圆形状,因为在印制板设计时只有焊盘可以设成椭圆,而钻孔只可能设成圆形,需要另外加标注将其扩成椭圆,应在尺寸标注时标出其长与宽.应设成外径和Drill同大,且Drill不金属化

9.固定安装孔:

Edit—Property—选择目标—选择属性Fixed—Apply—OK

n设置层数

Setup—Cross-Section...

川设置显示颜色

Display—Colour/Visibility可以把当前的显示存成文件:

View—ImageSave,以后可以通过View—Image

Restore调入,生成的文件以view为后缀,且此文件应该和PCE文件存在同一目录下。

IV设置绘图参数

SetupfDrawingOptions

Display中的ThermalPads和FilledPadsandClineEndcaps应该打开

V设置布线规则

SetupfConstraints...SetStandardValues...设置LineWidth,DefaultViaSpacingRulesSetfSetValues...设置PintoPin,LinetoPin,LinetoLine等值

5.调入元件

1给元件赋属性:

EditfPropertiesf进入Find设置—FindByName选择Comp(orPin)fMore—选择AllfApplyf选择Placement-tag自动放置属性fApplyfOK

2画元件放置区:

SetupfAreasfPackageKeepinf画一方框作为元件放入区f右键,DonefPlacefAutoplacefTopGridsf50,OKf50,OKf点击所画方框

3自动放置器件:

PlacefAutoplacefDesign

4移动元件的设置:

在移动状态下,可以设置Options类中的Point

SymOrigin,:

以器件原点

BodyCenter:

以器件中心UserPick:

以选取点

SymPin#:

以元件某一管脚。

6.元件布局

布局时,应根据原理图,将同一模块的器件放到一起,而后再根据连接长度最短的原则将同一模块内的器件摆至最短且最美观为止.再根据鼠线和整块板子的信号流动方向进行布局.

在Allegro中布局之时,BGA须以25倍(针对Pin间距为50mil而言)的栅格布局。

注意:

1.BGA周围5mn内无其他器件

2.压接件周围5mm内无其他器件

3.有极性插装件X,Y方向尽量一致

4.板边5mm为禁布区

7.电源地层分割

1.画ROUTEKEEPIN:

SetupfAreafRouteKeepinf在右边Options下,设置成RouteKeepin,Allf画框

应注意此步不能缺少,否则后面无法赋电源地网络.

2.画分割线将同一层中要分割的不同网络用不同颜色高亮

AddfLinef在右边Options下,设置成Antietch,以及要分割的层f画线将不同网络分割开

3.给电源地层的网络赋属性

例如:

将VCC,VDD,GN分配到电源地层.

EditfPropertiesf从右侧Find中选Net,Moref将VCC,VDD,GN选中f

编辑状态.

Apply—赋予NoRats,RoutetoShape属性—结束EditProperty

4.将网络分配到相应区域:

Edit—SplitPlane—SetParameter(一切都OK)

Edit—SplitPlane—Creat十.打电源地

进入SPECCTRA

1.选择打电源地过孔类型,Select—ViasForRouting—Bylist...—选择所需

类型,Apply

2.Autoroute—Setup...—SetWireGrid...—XGrid和YGrid都设为

0.1—Apply—OK

Autoroute—Setup...—SetWireGrid...—XGrid和YGrid都设为0.1

3.Autoroute—PreRoute...—Fanout...—只选Powernets—插入—OK

十一.走线

1.改变当前缺省走线过孔,Setup—Constraints—PhysicalRuleSet—CurrentViaList中的排在第一位的过孔类型就是当前缺省的过孔类型,将其删除,则原来排在第二未的过孔类型就变成了缺省.只需再加上删除的过孔类型,则其将排在最后.

2.在Allegro中,Route—Connect则会在右侧出现走线的各种条件设置,包括线宽和过孔类型.在最下面有两个选项,SnaptoConnectPoint,ReplaceEtch,前者一般不选,否则有可能走不出想要走出的形状,后者应该选中.

3.有时走完线后发现报告冲突,说LinetoSMD违反contraints,而此line和

SMD属于同一个网络,此时应该将Setup—Contraints...—SpacingRule

Set—SetValue...—SameNetDrc设置成off

注:

1.板边3mn不准走线

4在Allegro中拷贝同时拷贝多条相同走线的方法

要想同时拷贝多条线,必须要保证元器件之间距离严格匹配,不能存在一点偏差,因为在Allegro中可以存在孤岛式的走线,所以如果不匹配,仍可以把线拷贝上,但会认为是并未连接上,只把其作为单独一条线.

用information获得两组相同布局中相同位置管脚的坐标,例:

已布线部分中管

脚1坐标为(x1,y1),未布线部分中相同管脚坐标为(x2,y2)

选择Copy状态—点击鼠标右键—选TempGroup—用鼠标选中所有将要拷贝的线—点击鼠标右键—选Compelete—键入xx1,y1设置拷贝原点—键入xx2,y2将线拷贝至所需位置—点击鼠标右键—选Done

十二.调整冲突十四.检查修改

同时,有一部分错误是可以忽略的,要仔细加以区分,最好只显示布线层的错误

(一)Tools—Reports...—选取SummaryDrawingReport—Rur—查看ConnectionStatistics中内容,最终目标:

AlreadyConnected与Connections相等,MissingConnections等于0,DanglingConnections等于0,Connections

等于100%.

1.若AlreadyConnected小于Connections,说明存在半截线,此时应将所有赋了NoRats属性的网络都取消该属性

(EditfProperties...)fDisplayfColout/Visibility—在Global

Visibility中选取AllInvisiblef设置Group/Display中的Ratnest颜色为显眼的颜色f

观察图中飞线的位置,发现后通过右侧的Visibility打开相应层进行修改.

2.若Dangling不等于0,说明有的走线多出一截,形成了小天线,则应看Log

File文件,FilefFileViewer...fdangling_lines.logf记下坐标f用X横

坐标纵坐标定位进行修改一十五.调整丝印

设置丝印标准:

SetupfTextSizes...可以设置四种标准

Blk

Width

Height

Line

Space

Photo

Width

CharSpace

1

48

60

20

0

0

2

64

80

30

0

0

3

120

150

40

0

0

4

160

200

60

0

20

选Block1的字体,如果空间足够大,则选Block2的字体,左至右自下至上的原则丝印一定不能上焊盘.

 

十六.写标注文字,做光绘

1.光绘文件命名方式详见PCB设计文件命名表

ALLEGRO

镜象|

图纸标注

元件面光绘art1.art

no

(boardname:

)artworktop

焊接面光绘

art(n).art

yes

(boardname:

)artworkbottom

内层布线光绘

art(m).art

no

(boardname:

)artworklayer(m)

地层光绘

ground(m).art

no

(boardname:

)groundplane(m)

电源层光绘

power(m).art

no

(boardname:

)powerplane(m)

元件面丝印

silkt.art

no

(boardname:

)silkscreentop

焊接面丝印

silkb.art

yes

(boardname:

)silkscreenbottom

元件面阻焊

soldt.art

no

(boardname:

)soldmasktop

焊接面阻焊

soldb.art

yes

(boardname:

)soldmaskbottom

元件面钢网

pastt.art

no

(boardname:

)pastemasktop

焊接面钢网

pastb.art

yes

(boardname:

)pastemaskbottom

元件面装配adt.art

no

(boardname:

)silkscreentop

焊接面装配adb.art

yes

(boardname:

)silkscreenbottom

钻孔图光绘

drill.art

no

(boardname:

)drillchart

数控钻孔文件

ncdrill.tap

注:

以上文件名中(n)表示板的总层数,(m)表示内部某层,如6层板的第二层为

Iayer2,而不是Layer1,(n)和(m)均为两位数.(boardname:

)用实际板名替换

2.可以用File—Import—SubDrawing...调用以前设计中的标注来进行修改,后缀是clp.

3.光绘文件生成步骤:

Manufacture—NC—DrillParemeters...—只有Reapeatcodes要选中.

Manufacture—NC—DrillLegend

Manufacture—NC—DrillTape...

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 党团工作 > 其它

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2