数字时钟课程设计设计.docx

上传人:b****2 文档编号:2703892 上传时间:2023-05-04 格式:DOCX 页数:17 大小:1.17MB
下载 相关 举报
数字时钟课程设计设计.docx_第1页
第1页 / 共17页
数字时钟课程设计设计.docx_第2页
第2页 / 共17页
数字时钟课程设计设计.docx_第3页
第3页 / 共17页
数字时钟课程设计设计.docx_第4页
第4页 / 共17页
数字时钟课程设计设计.docx_第5页
第5页 / 共17页
数字时钟课程设计设计.docx_第6页
第6页 / 共17页
数字时钟课程设计设计.docx_第7页
第7页 / 共17页
数字时钟课程设计设计.docx_第8页
第8页 / 共17页
数字时钟课程设计设计.docx_第9页
第9页 / 共17页
数字时钟课程设计设计.docx_第10页
第10页 / 共17页
数字时钟课程设计设计.docx_第11页
第11页 / 共17页
数字时钟课程设计设计.docx_第12页
第12页 / 共17页
数字时钟课程设计设计.docx_第13页
第13页 / 共17页
数字时钟课程设计设计.docx_第14页
第14页 / 共17页
数字时钟课程设计设计.docx_第15页
第15页 / 共17页
数字时钟课程设计设计.docx_第16页
第16页 / 共17页
数字时钟课程设计设计.docx_第17页
第17页 / 共17页
亲,该文档总共17页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

数字时钟课程设计设计.docx

《数字时钟课程设计设计.docx》由会员分享,可在线阅读,更多相关《数字时钟课程设计设计.docx(17页珍藏版)》请在冰点文库上搜索。

数字时钟课程设计设计.docx

数字时钟课程设计设计

课程设计

题目名称:

数字时钟

专业名称:

电气工程及其自动化

班级:

********

学号:

*******8

学生姓名:

*******

任课教师:

*******

《电子技术课程设计》任务书

1.课程设计的内容和要求(包括原始数据、技术要求、工作要求等):

钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。

诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、定时启闭路灯、定时开关烘箱、通断动力设备,甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。

因此,研究数字钟及扩大其应用,有着非常现实的意义。

一、设计目的:

1.掌握数字钟的设计、组装与调试方法。

2.熟悉集成电路的使用方法。

二、设计内容要求

1.设计一个有“时”、“分”、“秒”(23小时59分59秒)显示、且有校时功能的电子钟。

2.用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试。

3.画出框图和逻辑电路图,写出设计、实验总结报告。

4.选做。

(1)闹钟系统。

(2)整点报时。

在50分51秒、53秒、55秒、57秒输出750Hz音频信号,在50分59秒时输出1000Hz信号,音响持续1秒,在1000Hz音响结束时刻为整点。

(3)日历系统。

三、数字电子钟基本原理

数字电子钟,它由石英晶体振荡器、分频器、计数器、译码器、显示器和校时电路组成,石英晶体振荡器产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器计数,计数结果通过“时”、“分”、“秒”译码器显示时间。

2.对课程设计成果的要求〔包括图表(或实物)等硬件要求〕:

设计电路,安装调试或仿真,分析实验结果,并写出设计说明书,语言流畅简洁,文字不得少于3500字。

要求图纸布局合理,符合工程要求,使用Protel软件绘出原理图(SCH)和印制电路板(PCB),器件的选择要有计算依据。

3.主要参考文献:

⑴《电子技术课程设计指导》 彭介华编,高等教育出版社,1997年10月 

⑵《数字电子技术》康华光编著高等教育出版社,  2001年

●要求按国标GB7714—87《文后参考文献著录规则》书写。

4.课程设计工作进度计划:

序号

起迄日期

工作内容

1

2015.11.18-2015.12.21

初步设想和资料查询,原理图的绘画

2

2015.12.21-2016.1.8

仿真调试,元件参数测定,实物的拼接与测试

3

2016.1.8-2016.1.18

叙写设计报告,总结本次设计,论文提交

主指导教师

日期:

年月日

摘要

 数字时钟已成为人们日常生活中必不可少的必需品,广泛于个人家庭以及办公室等公共场所,给人们的生活、学习、工作、娱乐带来了极大的方便。

并且数字时钟具有走时准确、性能稳定、携带方便等优点,它还用于计时、自动报时及自动控制等各个领域。

报告围绕此次数字钟的设计进行介绍、总结,包含了设计的步骤,前期的准备,装配的过程。

在实装时,采用了74LS90进行计数,用CD4060产生秒脉冲,CD4511进行数码管转换显示,还要考虑电路的校时、校分,每块芯片各设计为几进制等等,最后实现了数字钟设计所要求的各项功能:

时钟显示功能;快速校准时间的功能。

关键字:

数字时钟校时CD4511

一.绪论.1

1.1引言.1

1.2方案论证.2

 

一绪论

1.1引言

时钟,自从它被发明的那天起,就成为人们生活中必不可少的一种工具,尤其是在现在这个讲究效率的年代,时钟更是在人类生产、生活、学习等多个领域得到广泛的应用。

然而随着时间的推移,人们不仅对于时钟精度的要求越来越高,而且对于时钟功能的要求也越来越多,时钟已不仅仅是一种用来显示时间的工具,在很多实际应用中它还需要能够实现更多其它的功能。

诸如闹钟功能、日历显示功能、温度测量功能、湿度测量功能、电压测量功能、频率测量功能、过欠压报警功能等。

钟表的数字化给人们的生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。

诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。

可以说,设计多功能数字时钟的意义已不只在于数字时钟本身,更大的意义在于多功能数字时钟在许多实时控制系统中的应用。

在很多实际应用中,只要对数字时钟的程序和硬件电路加以一定的修改,便可以得到实时控制的实用系统,从而应用到实际工作与生产中去。

因此,研究数字时钟及扩大其应用,有着非常现实的意义。

1.2方案论证

方案一

采用集成电路实现的。

数字钟主要由以下几个部分组成:

脉冲信号发生器、分频器、十进制计数器、六进制计数器、二进制计数器、数码管显示电路组成。

这是一种纯硬件电路系统,用时序逻辑电路实现时钟功能。

该电路具有抗干扰强、计算精确,使用元器件种类少,更具动手意义等优点。

方案二

利用可编程逻辑器件PLD(ProgrammableLogicDevices)实现。

可编程逻辑器件PLD具有集成度高、速度快、功耗小、可靠性高等优点。

且EDA(ElectronicDesignAutomation)软件的功能和时序仿真功能使得电路的调试变得十分方便。

这种方案与前一种相比,可靠性增加,同时可以很好的完成时钟的功能。

但是对于温度测量,其不具备对测温数据的处理功能,无法很好的完成扩展功能的要求。

同时这种方案只能选用数码管显示,显示的效果不够理想。

因此,系统的灵活性不够。

方案三

利用单片机内部具有的计数器实现时钟功能。

以12MHz晶振为例,通过计算可知,使定时器每50ms产生一次中断,当产生20次中断后秒单元将加一,以此类推,从而实现时、分、秒的走时,并加以显示。

虽然这种方法存在由于系统晶振误差、温漂、中断响应时间的不确定性及定时器重新装载时间常数所带来的误差等不足。

而且用这种方法实现的时钟在断电的情况下将停止走时,通电后必须再初始化,需要重新调表。

因方案一更具有实践意义,故本次课程设计选取方案一。

二.原理框图

数字钟电路的原理框图如图1所示:

三.原理图编辑

3.1秒脉冲发生器

秒脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟质量采用晶体振荡器32768Hz,通过15次二分频后可获得1Hz的脉冲出。

秒脉冲发生器产生频率为1HZ的时间基准信号如图3所示。

数字钟大多采用32768HZ的石英晶体振荡器,经过CD4060和74LS74的15级二分频后,获得1Hz的秒脉冲。

该电路主要核心元件是CD4060。

CD4060是14级二进制计数器/分频器。

它与外接电阻、电容、石英晶体共同组成振荡器。

石英晶体产生215=32768HZ的脉冲信号,经CD4060进行14级二分频后,获得2Hz的脉冲信号,再经过一级D触发器(74LS74)二分频后,输出获得1Hz的时基秒脉冲。

CD4060的引脚排列如图4所示,表1为CD4060的功能表,图5所示为CD4060的内部逻辑图。

R4是反馈电阻,可使CD4060内非门电路工作在电压传输特性的过渡区,即线性放大区。

R4的阻值可在几兆欧到几十兆欧之间选择,一般取22MΩ。

C2是微调电容,可将振荡频率调整到精确值。

图3

表1CD4060的功能表

R

CP

逻辑功能

1

×

清除Q1~Q14=0

0

不变

0

计数

3.2计数器

数字钟的控制电路中,分和秒的控制都是由一个十进制计数器和一个六进制计数器串联而成的,显示为00~59;时的控制由一个十进制计数器和一个三进制计数器,显示为00~23,当十位计到2,个位计到4时清零。

在这里计数器的设计主要选用74LS90(2/5分频异步加法计数器)实现。

74LS90计数器是一种中规模二一五进制计数器,其引脚如图6所示,功能表如图7表所示。

图7

60进制计数器的设计:

用2块74LS90实现60进制计数。

第一块正常计数计数满十,QD引脚输出一个计数脉冲并置第二块的CP1引脚,当第二快计数满六时Q3引脚输出一个计数脉冲并充值置输出脚为0。

接线图如图:

24进制计数器设计:

用2块74LS90与1快74LS08实现24进制计数。

两块计数器均采用8421BCD码计数揭发,当第二块计数到2(QdQcQbQa=0010)且第一快计数到4(QdQcQbQa=0100)同时使两块计数器异步清零。

接线图如图:

3.3校时电路

当数字钟接通电源或者计时出现误差时,需要校正时间。

对校时电路的要求是,在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。

使开关打在需要调整的秒分时即可按单次脉冲进行校正。

电路设计如图:

3.4数码管显示电路

本设计使用BS201和CD4511配套使用实现译码显示功能。

①数码管是数字钟的显示部分,由七段LED和一个点构成,其引脚图如下:

②CD4511是BCD锁存/7段译码器/驱动器,常用的显示译码器件,其引脚图如下:

 

CD4511引脚功能:

 BI:

4脚是消隐输入控制端,当BI=0 时,不管其它输入端状态是怎么样的,七段数码管都会处于消隐也就是不显示的状态。

 LE:

锁定控制端,当LE=0时,允许译码输出。

 LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。

LT:

3脚是测试信号的输入端,当BI=1,LT=0 时,译码输出全为1,不管输入 DCBA 状态如何,七段均发亮全部显示。

它主要用来检测数7段码管是否有物理损坏。

A1、A2、A3、A4、为8421BCD码输入端。

  a、b、c、d、e、f、g:

为译码输出端,输出为高电平1有效。

电路连接如图:

四.电路仿真

电路仿真用的是Multisim仿真,仿真图如下:

 

五.整体原理图与PCB设计

5.1数码管显示电路

5.2计数器电路

六.作品展示

七.总结与心得体会

通过此次课程设计,总体来说,收获颇丰,无论是在培养自己的实验动手能力还是培养自己的性情方面。

在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法.此次课程设计原理并不难,但是使用数字芯片很多,线路连接比较复杂,特别是PCB设计比较困难。

从课程设计的开始到最后,老师很负责任,非常感谢老师。

八.参考文献

⑴《电子技术课程设计指导》 彭介华编,高等教育出版社,1997年10月 

⑵《数字电子技术》康华光编著高等教育出版社,  1998年

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 党团工作 > 入党转正申请

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2