数字电路教案阎石 第三章 逻辑门电路.docx

上传人:b****1 文档编号:3057488 上传时间:2023-05-05 格式:DOCX 页数:17 大小:291.94KB
下载 相关 举报
数字电路教案阎石 第三章 逻辑门电路.docx_第1页
第1页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第2页
第2页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第3页
第3页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第4页
第4页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第5页
第5页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第6页
第6页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第7页
第7页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第8页
第8页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第9页
第9页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第10页
第10页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第11页
第11页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第12页
第12页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第13页
第13页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第14页
第14页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第15页
第15页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第16页
第16页 / 共17页
数字电路教案阎石 第三章 逻辑门电路.docx_第17页
第17页 / 共17页
亲,该文档总共17页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

数字电路教案阎石 第三章 逻辑门电路.docx

《数字电路教案阎石 第三章 逻辑门电路.docx》由会员分享,可在线阅读,更多相关《数字电路教案阎石 第三章 逻辑门电路.docx(17页珍藏版)》请在冰点文库上搜索。

数字电路教案阎石 第三章 逻辑门电路.docx

数字电路教案阎石第三章逻辑门电路

第3章逻辑门电路

3.1概述

逻辑门电路:

用以实现基本和常用逻辑运算的电子电路。

简称门电路。

用逻辑1和0分别来表示电子电路中的高、低电平的逻辑赋值方式,称为正逻辑,目前在数字技术中,大都采用正逻辑工作;若用低、高电平来表示,则称为负逻辑。

本课程采用正逻辑。

获得高、低电平的基本方法:

利用半导体开关元件的导通、截止(即开、关)两种工作状态。

在数字集成电路的发展过程中,同时存在着两种类型器件的发展。

一种是由三极管组成的双极型集成电路,例如晶体管-晶体管逻辑电路(简称TTL电路)及射极耦合逻辑电路(简称ECL电路)。

另一种是由MOS管组成的单极型集成电路,例如N-MOS逻辑电路和互补MOS(简称COMS)逻辑电路。

3.2分立元件门电路

3.3.1二极管的开关特性

3.2.2三极管的开关特性

NPN型三极管截止、放大、饱和3种工作状态的特点

工作状态

截止

放大

饱和

条件

iB=0

0<iB<IBS

iB>IBS

偏置情况

发射结反偏

集电结反偏

uBE<0,uBC<0

发射结正偏

集电结反偏

uBE>0,uBC<0

发射结正偏

集电结正偏

uBE>0,uBC>0

集电极电流

iC=0

iC=βiB

iC=ICS

ce间电压

uCE=VCC

uCE=VCC-iCRc

uCE=UCES=0.3V

ce间等效电阻

很大,

相当开关断开

可变

很小,

相当开关闭合

 

3.2.3二极管门电路

1、二极管与门

2、二极管或门

uAuB

uY

D1D2

0V0V

0V5V

5V0V

5V5V

0V

4.3V

4.3V

4.3V

截止截止

截止导通

导通截止

导通导通

3.2.4三极管非门

3.2.5组合逻辑门电路

1、与非门电路

2、或非门电路

3.3集成逻辑门电路

一、TTL与非门

1、电路结构

(1)抗饱和三极管

作用:

使三极管工作在浅饱和状态。

因为三极管饱和越深,其工作速度越慢,为了提高工作速度,需要采用抗饱和三极管。

构成:

在普通三极管的基极B和集电极C之间并接了一个肖特基二极管(简称SBD)。

特点:

开启电压低,其正向导通电压只有0.4V,比普通硅二极管0.7V的正向导通压降小得多;没有电荷存储效应;制造工艺和TTL电路的常规工艺相容,甚至无须增加工艺就可制造出SBD。

(2)采用有源泄放电路

上图中的V6、R3、R6组成。

2、TTL与非门的工作原理

(1)V1的等效电路

V1是多发射极三极管,其有三个发射结为PN结。

故输入级用以实现A、B、C与的关系。

其等效电路如右图所示。

(2)工作原理分析

①输入信号不全为1:

如uA=0.3V,uB=uC=3.6V

则uB1=0.3+0.7=1V,T2、T5截止,T3、T4导通

 

忽略iB3,输出端的电位为:

uY≈5―0.7―0.7=3.6V

输出Y为高电平。

②输入信号全为1:

如uA=uB=uC3.6V

则uB1=2.1V,T2、T5导通,T3、T4截止

输出端的电位为:

uY=UCES=0.3V

输出Y为低电平。

功能表

逻辑表达式:

集成与非门电路引脚排列图(顶视):

(74LS00内含4个2输入与非门,74LS20内含2个4输入与非门)

3、电压传输特性和噪声容限

(1)电压传输特性

定义:

门电路输出电压uo随输入电压变化的特性曲线称为电压传输特性。

(电压传输特性曲线见课本图3.3.3.)

(2)概念

输入电平范围:

高电平UiHmin~UiHmax=1.2~5V;低电平UiLmin~UiLmax=0.2~1.0V

·关门电平。

上述输入低电平中的最大值,即UOFF=UiLmax=1.0V。

只有当输入uI

·开门电平。

上述输入高电平中的最小值,即UON=UiHmin=1.2V

只有当输入uI>UON时,与非门才开通,输出低电平。

·阈值电压。

工作在电压传输特性曲线转折区中点对应的输入电压称为阈值电压,又称为门槛电压。

用UTH表示。

近似分析时,可以认为:

当uI

uI>UTH时,与非门工作在开通状态,输出低电平UOL。

(3)噪声容限

在输入信号上叠加的噪声电压只要不超过允许值,就不会影响电路的正常逻辑功能,这个允许值称为噪声容限。

电路的噪声容限越大,其抗干扰能力就越强。

4、输入负载特性

定义:

输入电压uI随输入端对地外接电阻RI变化的曲线,称为输入负载特性。

(1)在V2和V5导通前,uI随RI的增大而上升,输入电压uI

在RI上升到V2和V5开始导通时,uI不能用上式进行计算。

当uI上升到1.1V时,V1的基极电压被钳在1.8V上,V2和V5导通,输出uo为低电增UOL,此后,uI不再随RI的增大而升高。

uI随RI变化的曲线如上面右图所示。

·维持输出高电平的RI最大值称为关门电阻,用ROFF表示,其值约为700Ω。

·维持输出低电平的RI最小值称为开门电阻,用RON表示,其值约为2。

1KΩ。

5、输出负载特性

输出电压uo随负载电流IO变化的特性曲线称为输出负载特性。

6、传输延迟时间

由于二极管、三极管由导通变为截止或由截止变为导通时,都需要一定的时间,再加上其它原因,输出电压uo的脉冲波形不仅比输入波形延迟了一定的时间,而且波形的上升沿和下降沿也都变坏了。

3.3.2低功耗肖特基系列

3.3.3其它功能的TTL门电路

TTL集成逻辑门电路除与非门外,常用的还有集电极开路与非门、或非门、与或非门、三态门和异或门等。

它们都是在上面所述的非门的基础上发展出来的。

1、集电极开路与非门(OC门)

·电路结构与逻辑符号

·作用与功能

问题的提出:

为解决一般TTL与非门不能线与而设计的。

(作用)

功能:

接入外接电阻R后:

①A、B不全为1时,uB1=1V,T2、T3截止,Y=1。

②A、B全为1时,uB1=2.1V,T2、T3饱和导通,Y=0。

外接电阻R的取值范围为:

·应用

(a)实现线与(b)驱动显示器(c)实现电平转换

2、与或非门

3、三态输出门(TSL门)

·电路结构和逻辑符号

·工作原理

①当

=0时,二极管D截止,TSL门的输出状态完全取决于输入信号A、B的状态,电路输出与输入的逻辑关系和一般与非门相同。

②当

=1时,二极管D导通,一方面使uC2=1V,V4截止;另一方面使uB1=1V,从而使V2和V5截止。

输出端开路,电路处于高阻状态。

结论:

电路的输出有高阻态、高电平和低电平3种状态。

·三态输出门的应用

(a)构成单向总线(b)构成双向总线

二、TTL数字集成电路及主要参数

TTL系列集成电路

①74:

标准系列,前面介绍的TTL门电路都属于74系列,其典型电路与非门的平均传输时间tpd=10ns,平均功耗P=10mW。

②74H:

高速系列,是在74系列基础上改进得到的,其典型电路与非门的平均传输时间tpd=6ns,平均功耗P=22mW。

③74S:

肖特基系列,是在74H系列基础上改进得到的,其典型电路与非门的平均传输时间tpd=3ns,平均功耗P=19mW。

TTL与非门主要参数

(1)输出高电平UOH:

TTL与非门的一个或几个输入为低电平时的输出电平。

产品规范值UOH≥2.4V,标准高电平USH=2.4V。

(2)高电平输出电流IOH:

输出为高电平时,提供给外接负载的最大输出电流,超过此值会使输出高电平下降。

IOH表示电路的拉电流负载能力。

(3)输出低电平UOL:

TTL与非门的输入全为高电平时的输出电平。

产品规范值UOL≤0.4V,标准低电平USL=0.4V。

(4)低电平输出电流IOL:

输出为低电平时,外接负载的最大输出电流,超过此值会使输出低电平上升。

IOL表示电路的灌电流负载能力。

(5)扇出系数NO:

指一个门电路能带同类门的最大数目,它表示门电路的带负载能力。

一般TTL门电路NO≥8,功率驱动门的NO可达25。

(6)最大工作频率fmax:

超过此频率电路就不能正常工作。

(7)输入开门电平UON:

是在额定负载下使与非门的输出电平达到标准低电平USL的输入电平。

它表示使与非门开通的最小输入电平。

一般TTL门电路的UON≈1.8V。

(8)输入关门电平UOFF:

使与非门的输出电平达到标准高电平USH的输入电平。

它表示使与非门关断所需的最大输入电平。

一般TTL门电路的UOFF≈0.8V。

(9)高电平输入电流IIH:

输入为高电平时的输入电流,也即当前级输出为高电平时,本级输入电路造成的前级拉电流。

(10)低电平输入电流IIL:

输入为低电平时的输出电流,也即当前级输出为低电平时,本级输入电路造成的前级灌电流。

(11)平均传输时间tpd:

信号通过与非门时所需的平均延迟时间。

在工作频率较高的数字电路中,信号经过多级传输后造成的时间延迟,会影响电路的逻辑功能。

(12)空载功耗:

与非门空载时电源总电流ICC与电源电压VCC的乘积。

三、TTL集成电路逻辑门电路的使用注意事项

(1)关于电源等:

对于各种集成电路,使用时一定要在推荐的工作条件范围内,否则将导致性能下降或损坏器件。

(2)关于输入端:

数字集成电路中多余的输入端在不改变逻辑关系的前提下可以并联起来使用,也可根据逻辑关系的要求接地或接高电平。

TTL电路多余的输入端悬空表示输入为高电平

(3)关于输出端:

具有推拉输出结构的TTL门电路的输出端不允许直接并联使用。

输出端不允许直接接电源VCC或直接接地。

 

3.4CMOS集成逻辑门电路

一、CMOS反相器

1、MOS管的符号

增强型NMOS管和增强型PMOS管的符号如右图所示:

2、CMOS反相器

(1)uA=0V时,TN截止,TP导通。

输出电压uY=VDD=10V。

(2)uA=10V时,TN导通,TP截止。

输出电压uY=0V。

二、其它功能的CMOS电路

1、CMOS与非门和或非门

CMOS与非门

①A、B当中有一个或全为低电平时,TN1、TN2中有一个或全部截止,TP1、TP2中有一个或全部导通,输出Y为高电平。

②只有当输入A、B全为高电平时,TN1和TN2才会都导通,TP1和TP2才会都截止,输出Y才会为低电平。

CMOS或非门

①只要输入A、B当中有一个或全为高电平,TP1、TP2中有一个或全部截止,TN1、TN2中有一个或全部导通,输出Y为低电平。

②只有当A、B全为低电平时,TP1和TP2才会都导通,TN1和TN2才会都截止,输出Y才会为高电平。

2、漏极开路的CMOS门(OD门)

和TTL电路中的OC门一样,CMOS门电路中也有漏极开路的门电路,即OD门。

下图所示为二输入漏极开路的与非缓冲/驱动器,也具有与非功能,,其逻辑符号亦在下图标示出,与OC门符号相同。

3、CMOS传输门

·电路结构与逻辑符号

·工作原理

①C=0时,即C端为低电平(0V)、端为高电平(+VDD)时,TN和TP都不具备开启条件而截止,输入和输出之间相当于开关断开一样。

②C=1时,即C端为高电平(+VDD)、端为低电平(0V)时,TN和TP都具备了导通条件,输入和输出之间相当于开关接通一样,uo=ui。

4、CMOS三态输出门

电路及逻辑符号如图所示。

①,TP2、TN2均导通,TP1、TN1构成反相器。

时,TP2、TN2均截止,Y与地和电源都断开了,输出端呈现为高阻态。

可见电路的输出有高阻态、高电平和低电平3种状态,是一种三态门。

 

 

 

5、CMOS异或门(略)

三、高速CMOS门电路

四、CMOS数字集成电路的特点与系列

1、特点

(1)CMOS电路的工作速度比TTL电路的低。

(2)CMOS带负载的能力比TTL电路强。

(3)CMOS电路的电源电压允许范围较大,约在3~18V,抗干扰能力比TTL电路强。

(4)CMOS电路的功耗比TTL电路小得多。

门电路的功耗只有几个μW,中规模集成电路的功耗也不会超过100μW。

(5)CMOS集成电路的集成度比TTL电路高。

(6)CMOS电路适合于特殊环境下工作。

(7)CMOS电路容易受静电感应而击穿,在使用和存放时应注意静电屏蔽,焊接时电烙铁应接地良好,尤其是CMOS电路多余不用的输入端不能悬空,应根据需要接地或接高电平。

2、系列

(1)CMOS4000系列

(2)高速CMOS电路系列

3、CMOS4000系列和HCMOS系列的比较

五、CMOS集成逻辑门的使用注意事项

(1)关于电源等:

对于各种集成电路,使用时一定要在推荐的工作条件范围内,否则将导致性能下降或损坏器件。

(2)关于输入端:

CMOS电路,多余的输入端不允许悬空,否则电路将不能正常工作。

(3)关于输出端:

输出端不允许直接与电源VDD或与地(VSS)相连。

本章小结

①利用半导体器件的开关特性,可以构成与门、或门、非门、与非门、或非门、与或非门、异或门等各种逻辑门电路,也可以构成在电路结构和特性两方面都别具特色的三态门、OC门、OD门和传输门。

②随着集成电路技术的飞速发展,分立元件的数字电路已被集成电路所取代。

③TTL电路的优点是开关速度较高,抗干扰能力较强,带负载的能力也比较强,缺点是功耗较大。

④CMOS电路具有制造工艺简单、功耗小、输入阻抗高、集成度高、电源电压范围宽等优点,其主要缺点是工作速度稍低,但随着集成工艺的不断改进,CMOS电路的工作速度已有了大幅度的提高。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 小学教育 > 语文

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2