GDOU 广东海洋大学 数字电路试题集1.docx
《GDOU 广东海洋大学 数字电路试题集1.docx》由会员分享,可在线阅读,更多相关《GDOU 广东海洋大学 数字电路试题集1.docx(24页珍藏版)》请在冰点文库上搜索。
GDOU广东海洋大学数字电路试题集1
GDOU-B-11-302
广东海洋大学——学年第学期
《数字电子技术基础》课程试题
课程号:
16632205
√
考试
√
A卷
√
闭卷
□
考查
□
B卷
□
开卷
题号
一
二
三
四
五
六
七
八
总分
阅卷教师
各题分数
10
10
40
20
20
100
实得分数
一、填空题(每空1分,共10分)
1.如果采用二进制代码为200份文件顺序编码,最少需用位。
2.和二进制数(1010.01)2等值的十进制数为。
3.二进制数(+0000110)2的原码为、反码为
补码为。
4.逻辑函数式A⊕0的值为。
5.逻辑函数式Y=A′BC′+AC′+B′C的最小项之和的形式为。
6.组合逻辑电路的特点是。
7.若存储器的容量为512K×8位,则地址代码应取位。
8.D/A转换器的主要技术指标是转换精度和。
二、单项选择题(每小题2分,共10分)
1.逻辑代数中的三种基本运算指(c)。
(a)加、减运算(b)乘、除运算(c)与、或、非运算(d)优先级运算
2.若两个逻辑式相等,则它们的对偶式(d)。
(a)不一定相等(b)可能为0(c)可能为1(d)一定相等
3.正逻辑的高电平表示为(b)。
(a)0(b)1(c)原变量(d)反变量
4.三态门电路的输出可以为高电平、低电平及(c)。
(a)0(b)1(c)高阻态(d)导通状态
5.随着计数脉冲的不断输入而作递增计数的计数器称为(a)。
(a)加法计数器(b)减法计数器(c)可逆计数器(d)加/减计数器
三、分析题(每小题10分,共40分)
1.已知逻辑函数Y1和Y2的真值表如表1所示,试写出Y1和Y2的逻辑函数式。
表1
2.分析图1所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图。
图1
3.写出如图2组合逻辑电路输出的最简与或式:
图2
4.
由两个三态门组成的逻辑电路如图3所示,试分析其逻辑功能。
图3
四、连电路、画波形(每小题10分,共20分)
1.如图4,用555定时器接成多谐振荡电路。
图4
2.若反相输出的施密特触发器输入信号波形如图5所示,试画出输出信号的波形。
施密特触发器的转换电平VT+、VT-已在输入信号波形图上标出。
图5
3.如图6,将JK触发器转换为D触发器。
五、设计题(每小题10分,共20分)
1.试用3线---8线译码器74LS138和必要的门电路产生如下多输出逻辑函数,并画出逻辑原理图。
74LS138的功能表见附表1。
Y1=AB+A′C
Y2=A′C′+AB′C+BC
Y3=B′C′+A′BC
1.Y1=AB+A′C=m1+m3+m6+m7=(m1′m3′m6′m7′)′
Y2=A′C′+AB′C+BC=m0+m2+m3+m5+m7=(m0′m2′m3′m5′m7′)′
Y3=B′C′+A′BC=m0+m3+m4=(m0′m3′m4′)′
2.已知4位同步二进制计数器74LS161的功能表如表2所示,试由它构成12进制计数器。
要求写出设计原理及画出逻辑原理图。
可以附加必要的逻辑门电路。
附表13线——8线译码器74LS138的功能表
表24位同步二进制计数器74LS161的功能表
《数字电子技术》试题参考答案3
一、填空题(每空1分,共10分)
1.8;2.10.25;3.00000110、00000110、00000110;
4.A;5.A′B′C+A′BC′+AB′C′+AB′C+ABC′
6.任何时刻的输出只由当时的输入决定,与电路的其它状态无关;7.19;8.转换速度
二、单项选择题(每小题2分,共10分)
1.(c)2.(d)3.(b)4.(c)5.(a)
三、分析题(每小题10分,共40分)
1.Y1=A′B′C′+A′B′C+AB′C′+AB′C+ABC;
Y2=A′B′C′+A′BC′+AB′C′+ABC′
2.J1=Q2′J2=Q1Q1*=Q2′Q1′;Q2*=Q1Q2′;Y=Q2
K1=1K2=1
3.
4.该组合逻辑电路由两个三态门组成了一个双向数据传输电路,即当G=0时数据A到B;当G=1时数据B到A。
四、连电路、画波形(每小题10分,共20分)
1.
2.
3.在JK触发器的输入端J、K间接一非门,非门的输入端接J,输出端接K,此时的D=J,而触发器即为D触发器了。
五、设计题(每小题10分,共20分)
1.Y1=AB+A′C=m1+m3+m6+m7=(m1′m3′m6′m7′)′
Y2=A′C′+AB′C+BC=m0+m2+m3+m5+m7=(m0′m2′m3′m5′m7′)′
Y3=B′C′+A′BC=m0+m3+m4=(m0′m3′m4′)′
图略
2.
异步复位法对1100译码;
同步置数法对1011译码;图略;
GDOU-B-11-302
广东海洋大学——学年第 学期
《数字电子技术基础》课程试题
课程号:
16632205
考试
□
A卷
闭卷
□
考查
B卷
□
开卷
题号
一
二
三
四
五
六
七
八
总分
阅卷教师
各题分数
20
10
10
6
6
12
12
24
100
实得分数
一、填空题(每空1分,共20分):
1.寻址容量为2K×8的RAM需要根地址线。
2.(-42)10的反码为;(+42)10的补码为。
(用8位二进制表示)
3.图
(1)为8线-3线优先编码器,优先权最高的是,当同时输入
、
时,输出
=。
4.一个8位D/A转换器的最小输出电压增量为0.02V,当输入代码为10000111时,输出电压为。
5.Y=
:
在条件下,可能存在型冒险。
6.(84)10=()2=()16=()8421BCD码
7.A⊕1=;A⊕0=。
8.对n个变量来说,最小项共有个;所有的最小项之和恒为。
9.用TTL门电路驱动CMOS门电路必须考虑问题。
10.已知施密特触发器的电压传输特性曲线如图
(2)所示:
图
(1)图
(2)
则该施密特触发器的UT+=、UT-=、ΔUT=;
是(同相还是反相)施密特触发器。
二、判断题(对的打√,错的打×;每小题1分,共10分):
()1、对于或门、或非门电路不用的输入端都可以通过一个电阻接地。
()2、转换精度和转换速度是衡量ADC和DAC性能优劣的主要标志。
()3、把一个5进制计数器与一个10进制计数器级联可得到15
进制计数器。
()4、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。
()5、若逐次逼近型ADC的输出为8位,设时钟脉冲频率为1MHz,则完成一
次转换操作需要8us。
()6、施密特触发器的回差越大,电路的抗干扰能力超强,但电路的触发灵敏度
将越低。
()7、数值比较器、寄存器都是组合逻辑电路。
()8、若TTL门电路和CMOS门电路的电源电压都为5V,则它们的输出电压幅
度也相等。
()9、双积分ADC具有抗干扰能力强、稳定性好,但转换速度慢的特点。
()10、单稳态触发器的分辨时间Td,由外加触发脉冲决定。
三、单项选择题:
(每小题1分,共10分;请将正确答案的编号填入表格中)
1
2
3
4
5
6
7
8
9
10
1.若将一个JK触发器变成一位二进制计数器,则()。
(1)J=K=0
(2)J=0、K=1(3)J=1、K=0(4)J=K=1
2.有一组合逻辑电路,包含7个输入变量,7个输出函数,用一个PROM实现时应采用的规格是()。
(1)648
(2)2564(3)2568(4)10248
3.在异步六进制加法计数器中,若输入CP脉冲的频率为36kHz,则进位输出CO的频率为()。
(1)18kHz
(2)9kHz(3)6kHz(4)4kHz
4.要构成容量为1K×8的RAM,需要()片容量为256×4的RAM。
(1)4
(2)8(3)16(4)32
5.若某模拟输入信号含有200Hz、600Hz、1KHz、3KHz等频率的信号,则该ADC电路的采样频率应大于等于()。
(1)400Hz
(2)1.2KHz(3)2KHz(4)6KHz
6.N个触发器可以构成能寄存()位二进制数码的寄存器。
(1)N-1
(2)N(3)N+1(4)2N
7.时钟为1MHz的移位寄存器,串行输入数据经8us后到达串行输出端,则该寄存器的位数为()。
(1)3
(2)4(3)5(4)6
8.若接通电源后能自动产生周期性的矩形脉冲信号,则可选择()。
(1)施密特触发器2)单稳态触发器(3)多谐振荡器(4)T’触发器
9.一个四位二进制加法计数器的起始值为0110,经过30个时钟脉冲作用之后的值为()。
(1)0100
(2)0101(3)0110(4)0111
10.正逻辑的“0”表示()。
(1)0V
(2)+5V(3)高电平(4)低电平
四、化简下列函数(每小题3分,共6分):
(1)F1(A,B,C)=
(2)F2(A,B,C,D)=Σm(0,2,6,7,8)+Σd(10,11,12,13,14,15)
五、写出图(3)所示电路的输出表达式(每小题3分,共6分):
图(3a)图(3b)
六、分析题(12分)
1.(6分)试分析图(4)所示电路为几进制计数器,且画出状态转换图。
(74LS161的功能表见附录)
图(4)
2.(6分)试写出图(5)电路L的逻辑函数式,且说明电路的功能。
(74LS153:
4选1数据选择器)
图(5)
七、电路如图(6)所示。
设各触发器的初态为0,试写出电路的驱动方程、状态方程和Z的输出方程;画出CP脉冲作用下Q1、Q2和Z端的输出波形。
(12分)
图(6)
八、设计题(24分):
1.(12分)设计一个三人表决电路,规定必须有两人以上同意时提案方可通过。
试用3线-8线译码器(74LS138)和门电路实现。
2.(6分)试利用复位端
将同步十进制计数器74LS160接成六进制计数器。
且画出状态转换图。
3.(6分)试用555定时器设计一个单稳态触发器,要求输出脉冲宽度为11ms。
(设电阻为10K)
附录:
74LS161、74LS160功能表(161为十六进制、160为十进制):
输入
输出
ETEPCP
D3D2D1D0
Q3Q2Q1Q0
0××××
××××
0000
10××↑
dcba
dcba
110××
××××
保持
11×0×
××××
保持
1111↑
××××
计数
《数字电子技术》试题参考答案4
一、填空题(每空1分,共20分):
1.11。
2.11010101,00101010。
3.
、100。
4.2.7V。
5.B=C=1,
(或0)。
6.(84)10=(1010100)2=(54)16=(10000100)8421BCD码。
7.
、A。
8.2n、1。
9.电压是否匹配
10.7V、3V、4V、同相。
二、判断题(对的打√,错的打×;每小题1分,共10分):
、、、、、、、、、。
三、单项选择题:
(每小题1分,共10分;请将正确答案的编号填入表格中)
1
2
3
4
5
6
7
8
9
10
(4)
(3)
(3)
(2)
(4)
(2)
(2)
(3)
(1)
(4)
四、化简下列函数(每小题3分,共6分):
五、写出图(3)所示电路的输出表达式(每小题3分,共6分):
六、分析、计算题(12分)
1.(6分)
解:
电路为六进制计数器。
(2分)
状态转换图为:
Q3Q2Q1Q00110→0111→1000
↑↓
0000←1111←1110(4分)
2.(6分)
解:
(3分)
电路功能:
当输入有偶数个1时,输出为1。
——偶校验电路。
(3分)
七、(12分):
驱动方程:
(2分)
D=A
J=K=Q1
状态方程:
(2分)
输出方程:
(1分)
画波形:
Q1(2分)、Q2(2分)、Z(3分)
八、设计题(24分):
1.(12分)
解:
(1)设3人用A、B、C表示:
1代表同意,0代表不同意;用F代表表决结果:
1代表通过,0代表不通过。
(2分)
(2)依题意列真值表:
(4分)
输入
输出
A
B
C
F
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
1
1
0
0
0
1
0
1
1
1
1
0
1
1
1
1
1
(3)令A2=A、A1=B、A0=C,则由真值表可推出:
(3分)
(4)画逻辑图:
(3分)
2.(6分)
解:
状态转换图为:
Q3Q2Q1Q00000→0001→0010
↑↓
0101←0100←0011(2分)
画电路图:
(4分)
3.(6分)
解:
(1分)
求出C=1uF(1分)
画电路图:
(4分)