福师12秋数字逻辑一和二答案文档格式.docx

上传人:b****2 文档编号:4158680 上传时间:2023-05-02 格式:DOCX 页数:62 大小:63.19KB
下载 相关 举报
福师12秋数字逻辑一和二答案文档格式.docx_第1页
第1页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第2页
第2页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第3页
第3页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第4页
第4页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第5页
第5页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第6页
第6页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第7页
第7页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第8页
第8页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第9页
第9页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第10页
第10页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第11页
第11页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第12页
第12页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第13页
第13页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第14页
第14页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第15页
第15页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第16页
第16页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第17页
第17页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第18页
第18页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第19页
第19页 / 共62页
福师12秋数字逻辑一和二答案文档格式.docx_第20页
第20页 / 共62页
亲,该文档总共62页,到这儿已超出免费预览范围,如果喜欢就下载吧!
下载资源
资源描述

福师12秋数字逻辑一和二答案文档格式.docx

《福师12秋数字逻辑一和二答案文档格式.docx》由会员分享,可在线阅读,更多相关《福师12秋数字逻辑一和二答案文档格式.docx(62页珍藏版)》请在冰点文库上搜索。

福师12秋数字逻辑一和二答案文档格式.docx

若在编码器中有50个编码对象,则要求输出二进制代码位数为( 

)位

A.5

C.10

D.50

7. 

一位十六进制数可以用( 

)位二进制数来表示

A.1

B.2

C.4

D.16

8. 

一个8选一数据选择器的数据输入端有( 

)个

C.3

9. 

以下代码中为无权码的为( 

A.8421BCD码

B.5421BCD码

余三码

D.2421码

10. 

一个16选一的数据选择器,其地址输入(选择控制输入 

)端有( 

)个.

11. 

与模拟电路相比,数字电路主要的优点不包括( 

容易设计

通用性强

保密性好

抗干扰能力强

12. 

以下代码中为恒权码的为( 

循环码

余三码

格雷码

13. 

逻辑函数的表示方法中具有唯一性的是( 

真值表

表达式

逻辑图

时序图

14. 

十进制数25用8421BCD码表示为( 

A.10101

B.00100101

C.100101

D.10101

15. 

与八进制数(47.3 

)8等值的数为( 

A.(100111.011 

)2

B.(27.8 

)16

C.(27.3 

D.(100111.11 

16. 

常用的BCD码有( 

奇偶校验码

C.8421码

汉明码

17. 

A+BC=( 

A.A+B

B.A+C

(A+B 

)(A+C 

D.B+C

18. 

组合逻辑电路消除竞争冒险的方法有( 

修改逻辑设计

在输出端接入缓冲电路

后级加缓冲电路

屏蔽输入信号的尖峰干扰

19. 

在何种输入情况下,“与非”运算的结果是逻辑0( 

任一输入是0

仅一输入是0

20. 

与十进制数(53.5 

)10等值的数或代码为( 

A.(01010011.0101 

)8421BCD

B.(36.8 

C.(100101.1 

D.(65.7 

)8

21. 

多谐振荡器可产生( 

正弦波

矩形脉冲

三角波

锯齿波

22. 

当逻辑函数有n个变量时,共有( 

)个变量取值组合?

A.n

B.2n

C.n的平方

D.2的n次方

23. 

8位移位寄存器,串行输入时经( 

)个脉冲后,8位数码全部移入寄存器中

24. 

在一个8位的存储单元中,能够存储的最大无符号整数是( 

(256 

)10

(127 

(FE 

(255 

二、多选题(共 

10 

逻辑函数的表示方法中具有唯一性的有哪些( 

卡诺图

欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端( 

A.J=K=1

B.J=Q,K=Q

C.J=Q,K=1

D.J=0,K=1

下面代码中哪些是无权码( 

逻辑变量的取值1和0可以表示( 

真与假

电流的有、无

下列触发器中,克服了空翻现象的有( 

边沿D触发器

主从RS触发器

同步RS触发器

主从JK触发器

三、判断题(共 

21 

42 

格雷码具有任何相邻码只有一位码元不同的特性 

( 

错误

正确

0FEH是我们数制中的十六进制 

二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路 

八进制数(18 

)8比十进制数(18 

)10小 

若两个函数具有相同的真值表,则两个逻辑函数必然相等 

数据分配器是一种单输入、多输出的组合逻辑电路,它将一路输入变为多路输出 

若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等 

优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效 

4008为四位二进制超前进位全加器 

当8421奇校验码在传送十进制数(8 

)10时,在校验位上出现了1时,表明在传送过程中出现了错误 

复合逻辑运算不是逻辑运算 

当传送十进制数5时,在8421奇校验码的校验位上值应为1 

逻辑变量的取值,1比0大 

十进制数(9 

)10比十六进制数(9 

)16小 

若两个函数具有不同的真值表,则两个逻辑函数必然不相等 

占空比的公式为:

q=tw/T,则周期T越大占空比q越小 

编码与译码是互逆的过程 

数据选择器指能够从多路输入数据中选择一路进行传输的电路 

二值数字逻辑中变量只能取值0和1,且表示数的大小

在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号 

数字电路中用“1”和“0”分别表示两种状态,二者无大小之分 

TTL单定时器型号的最后几位数字为( 

A.555

B.556

C.7555

D.7556

卡诺图上变量的取值顺序是采用( 

)的形式,以便能够用几何上的相邻关系表示逻辑上的相邻 

二进制码

C.ASCII码

十进制码

一个无符号8位数字量输入的DAC,其分辨率为( 

B.3

以下电路中可以实现“线与”功能的有( 

与非门

三态输出门

集电极开路门

或非门

与CT4000系列相对应的国际通用标准型号为( 

A.CT74S肖特基系列

B.CT74LS低功耗肖特基系列

C.CT74L低功耗系列

D.CT74H高速系列

在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件 

)必须具有( 

)结构,否则会产生数据冲突 

集电极开路

三态门

灌电流

拉电流

下列逻辑电路中为时序逻辑电路的是( 

变量译码器

加法器

数码寄存器

一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为( 

A.4KΩ

B.5KΩ

C.10KΩ

D.20KΩ

三态门输出高阻状态时,( 

)不正确的说法

用电压表测量指针不动

相当于悬空

电压不高不低

测量电阻指针不动

要使TTL与非门工作在转折区,可使输入端对地外接电阻RI( 

>RON

<ROFF

C.ROFF<RI<RON

>ROFF

逻辑表达式Y=AB可以用( 

)实现

正或门

正非门

正与门

欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用( 

)级触发器

对于TTL与非门闲置输入端的处理,不可以( 

接电源

通过电阻3kΩ接电源

接地

与有用输入端并联

TTL电路在正逻辑系统中,以下各种输入中( 

)相当于输入逻辑“0”

悬空

通过电阻2.7kΩ接电源

通过电阻2.7kΩ接地

通过电阻510Ω接地

把一个五进制计数器与一个四进制计数器串联可得到( 

)进制计数器

A.4

B.5

C.9

D.20

以下电路中常用于总线应用的有( 

A.TSL门

B.OC门

漏极开路门

D.CMOS与非门

不属于矩形脉冲信号的参数有( 

周期

占空比

脉宽

扫描期

MOS集成电路采用的是( 

)控制,其功率损耗比较小

电压

电流

三极管作为开关使用时,下列选项不能提高开关速度是( 

降低饱和深度

增加饱和深度

采用有源泄放回路

采用抗饱和三极管

一个无符号10位数字输入的DAC,其输出电平的级数为( 

B.10

C.1024

D.1023

TTL集成电路采用的是( 

)控制,其功率损耗比较大

以下各电路中,( 

)可以产生脉冲定时器

多谐振荡器

单稳态触发器

施密特触发器

石英晶体多谐振荡器

以下表达式中符合逻辑运算法则的是( 

A.C·

C=C2

B.1+1=10

C.0<

1

D.A+1=1

CMOS数字集成电路与TTL数字集成电路相比不具备的优点是( 

微功耗

高速度

高抗干扰能力

电源范围宽

)是正确的说法

)相当于输入逻辑“1” 

CMOS数字集成电路与TTL数字集成电路相比突出的优点是( 

以下电路中可以实现“线与”功能的有哪些( 

555定时器可以组成( 

D.JK触发器

利用卡诺图合并最小项时,所有为1的方格必须要圈 

因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立 

三态门的三种状态分别为:

高电平、低电平、不高不低的电压 

液晶显示器的优点是功耗极小、工作电压低 

TTL与非门的多余输入端可以接固定高电平 

根据二进制加法原则,二进制数01B和二进制数10B相加的和应该为11B 

TTLOC门(集电极开路门 

)的输出端可以直接相连,实现线与 

一般TTL门电路的输出端可以直接相连,实现线与 

当TTL与非门的输入端悬空时相当于输入为逻辑1 

利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态 

CMOS或非门与TTL或非门的逻辑功能完全相同 

CMOSOD门(漏极开路门 

普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件 

逻辑代数只有与运算、或运算、非运算 

OC门,即集电极开路门,是一种能够实现线逻辑的电路 

逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身 

TTL集电极开路门输出为1时由外接电源和电阻提供输出电流 

公式化简法中有吸收法、消去法、合并法等等 

异或函数与同或函数在逻辑上互为反函数 

方波的占空比为0.5 

卡诺图化简法可以更加直观、简捷的逻辑函数化简方法 

福师11春学期《数字逻辑》在线作业一

一、单选题(共24道试题,共48分。

)V1.一个无符号10位数字输入的DAC,其输出电平的级数为(C)A.4

满分:

2分

2.以下电路中,加以适当辅助门电路,(B)适于实现单输出组合逻辑电路A.奇偶校验器

B.数据选择器

C.数值比较器

D.七段显示译码器

3.对于TTL与非门闲置输入端的处理,不可以(C).A.接电源

B.通过电阻3kΩ接电源

C.接地

D.与有用输入端并联

4.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用(B)级触发器A.2

5.在何种输入情况下,“与非”运算的结果是逻辑0(D).A.全部输入是0

B.任一输入是0

C.仅一输入是0

D.全部输入是1

6.三极管作为开关使用时,下列选项不能提高开关速度是(B).A.降低饱和深度

B.增加饱和深度

C.采用有源泄放回路

D.采用抗饱和三极管

7.在下列逻辑电路中,不是组合逻辑电路的有(D)A.译码器

B.编码器

C.全加器

D.寄存器

8.以下表达式中符合逻辑运算法则的是(D).A.C·

9.组合逻辑电路消除竞争冒险的方法有(A)A.修改逻辑设计

B.在输出端接入缓冲电路

C.后级加缓冲电路

D.屏蔽输入信号的尖峰干扰

10.CMOS数字集成电路与TTL数字集成电路相比不具备的优点是(B).A.微功耗

B.高速度

C.高抗干扰能力

D.电源范围宽

11.与模拟电路相比,数字电路主要的优点不包括(A).A.容易设计

B.通用性强

C.保密性好

D.抗干扰能力强

12.与八进制数(47.3)8等值的数为(A).A.(100111.011)2

B.(27.8)16

C.(27.3)16

D.(100111.11)2

13.一个无符号8位数字量输入的DAC,其分辨率为(D)位A.1

14.若在编码器中有50个编码对象,则要求输出二进制代码位数为(B)位A.5

15.101键盘的编码器输出(C)位二进制代码A.2

16.不属于矩形脉冲信号的参数有(D).A.周期

B.占空比

C.脉宽

D.扫描期

17.以下电路中可以实现“线与”功能的有(C).A.与非门

B.三态输出门

C.集电极开路门

D.或非门

18.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有(B)结构,否则会产生数据冲突。

A.集电极开路

B.三态门

C.灌电流

D.拉电流

19.要使TTL与非门工作在转折区,可使输入端对地外接电阻RI(C).A.>RON

B.<ROFF

D.>ROFF

20.卡诺图上变量的取值顺序是采用(B)的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。

A.二进制码

B.循环码

D.十进制码

21.以下电路中常用于总线应用的有(A).A.TSL门

C.漏极开路门

22.一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为(B)A.4KΩ

23.逻辑变量的取值1和0不可以表示(C).A.开关的闭合、断开

B.电位的高、低

C.数量的多少

D.电流的有、

24.三态门输出高阻状态时,(C)不正确的说法A.用电压表测量指针不动

B.相当于悬空

C.电压不高不低

D.测量电阻指针不动

二、多选题(共5道试题,共10分。

)V1.CMOS数字集成电路与TTL数字集成电路相比突出的优点是(ACD)。

A.微功耗

2.555定时器可以组成(A)。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

3.逻辑变量的取值1和0可以表示(B)。

A.开关的闭合、断开

C.真与假

D.电流的有、无

4.下面代码中哪些是无权码(A)。

C.余三码

D.格雷码

5.逻辑函数的表示方法中具有唯一性的有哪些(ACD)。

A.真值表

B.表达式

C.逻辑图

D.卡诺图

三、判断题(共21道试题,共42分。

)V1.CMOS或非门与TTL或非门的逻辑功能完全相同。

(B)A.错误

B.正确

2.TTLOC门(集电极开路门)的输出端可以直接相连,实现线与。

3.数据选择器指能够从多路输入数据中选择一路进行传输的电路。

4.逻辑代数只有与运算、或运算、非运算。

(A)A.错误

5.0FEH是我们数制中的十六进制。

6.根据二进制加法原则,二进制数01B和二进制数10B相加的和应该为11B。

(B)A.错误

7.编码与译码是互逆的过程。

8.CMOSOD门(漏极开路门)的输出端可以直接相连,实现线与。

9.OC门,即集电极开路门,是一种能够实现线逻辑的电路。

10.4008为四位二进制超前进位全加器。

11.逻辑变量的取值,1比0大。

(A)A.错误

12.方波的占空比为0.5。

13.三态门的三种状态分别为:

高电平、低电平、不高不低的电压。

14.卡诺图化简法可以更加直观、简捷的逻辑函数化简方法。

15.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。

16.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。

17.若两个函数具有不

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 医药卫生 > 基础医学

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2