西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx

上传人:b****1 文档编号:4914623 上传时间:2023-05-04 格式:DOCX 页数:7 大小:16.77KB
下载 相关 举报
西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx_第1页
第1页 / 共7页
西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx_第2页
第2页 / 共7页
西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx_第3页
第3页 / 共7页
西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx_第4页
第4页 / 共7页
西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx_第5页
第5页 / 共7页
西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx_第6页
第6页 / 共7页
西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx_第7页
第7页 / 共7页
亲,该文档总共7页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx

《西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx》由会员分享,可在线阅读,更多相关《西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx(7页珍藏版)》请在冰点文库上搜索。

西安交通大学15年《数字逻辑电路》考查课1试题更新文档格式.docx

正确答案:

满分:

分 

得分:

2

2. 

在一个8位的存储单元中,能够存储的最大无符号整数是().A.(256)10

B.(127)10

C.(FE)16

D.(255)10

3. 

描述触发器的逻辑功能的方法不包括()A.状态转表

B.特性方程

C.状态转换图

D.状态方程

4. 

把一个5进制计数器与一个10进制计数器串联可得到()进制计数器A.4

B.5

C.9

D.20

5. 

卡诺图上变量的取值顺序是采用()的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。

A.二进制码

B.循环码

C.ASCII码

D.十进制码

6. 

常用的BCD码有().A.奇偶校验码

B.格雷码

C.8421码

D.汉明码

7. 

在何种输入情况下,“与非”运算的结果是逻辑0().A.全部输入是0

B.任一输入是0

C.仅一输入是0

D.全部输入是1

8. 

存储8位二进制信息要()个触发器A.2

B.3

C.4

D.8

9. 

同步计数器和异步计数器比较,同步计数器的显著优点是()。

A.工作速度高

B.触发器利用率高

C.电路简单

D.不受时钟CP控制

10. 

以下代码中为恒权码的为().A.循环码

D.格雷码

11. 

程序控制中,常用下列哪种电路作定时器()A.比较器

B.计数器

C.译码器

D.编码器

12. 

N个触发器可以构成最大计数长度(进制数)为()的计数器A.N

B.2N

C.N的平方

D.2的N次方

13. 

同步时序电路和异步时序电路比较,其差异在于后者()A.没有触发器

B.没有统一的时钟脉冲控制

C.没有稳定状态

D.输出只与内部状态有关

14. 

N个触发器可以构成能寄存()位二进制数码的寄存器A.N-1

B.N

C.N+1

D.2N

15. 

与八进制数(47.3)8等值的数为().A.(100111.011)2

B.(27.8)16

C.(27.3)16

D.(100111.11)2

16. 

一个16选一的数据选择器,其地址输入(选择控制输入)端有()个.A.1

B.2

D.16

17. 

对于D触发器,欲使Qn+1=Qn,应使输入D=()A.0

B.1

C.Q

D./Q

18. 

一位十六进制数可以用()位二进制数来表示A.1

19. 

一个8选一数据选择器的数据输入端有()个A.1

C.3

20. 

当逻辑函数有n个变量时,共有()个变量取值组合?

A.n

B.2n

C.n的平方

D.2的n次方

21. 

与十进制数(53.5)10等值的数或代码为().A.(01010011.0101)8421BCD

B.(36.8)16

C.(100101.1)2

D.(65.7)8

22. 

欲使JK触发器按Qn+1=1工作,可使JK触发器的输入端()A.J=K=1

B.J=1,K=0

C.J=K=/Q或B

D.J=K=0

23. 

下列逻辑电路中为时序逻辑电路的是()A.变量译码器

B.加法器

C.数码寄存器

D.数据选择器

24. 

在下列逻辑电路中,不是组合逻辑电路的有()A.译码器

B.编码器

C.全加器

D.寄存器

25. 

组合逻辑电路消除竞争冒险的方法有()A.000逻辑设计

B.在输出端接入缓冲电路

C.后级加缓冲电路

D.屏蔽输入信号的尖峰干扰

26. 

若在编码器中有50个编码对象,则要求输出二进制代码位数为()位A.5

B.6

C.10

D.50

27. 

为实现将JK触发器转换为D触发器,应使()A.J=D,K=/D

B.K=D,J=/D

C.J=K=D

D.J=K=/D

28. 

十进制数25用8421BCD码表示为().A.10101

B.00100101

C.100101

D.10101

29. 

在何种输入情况下,“或非”运算的结果是逻辑1().A.全部输入是0

B.全部输入是1

C.任一输入为0,其他输入为1

D.任一输入为1

30. 

边沿式D触发器是一种()稳态电路A.无

B.单

C.双

D.多

31. 

对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=()A.0

D./Q或1

32. 

以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路A.奇偶校验器

B.数据选择器

C.数值比较器

D.七段显示译码器

33. 

对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T=()A.0或/Q

34. 

在下列触发器中,有约束条件的是()A.主从JKF/F

B.主从DF/F

C.同步RSF/F

D.边沿DF/F

35. 

对于JK触发器,若J=K,则可完成()触发器的逻辑功能A.RS

B.D

C.T

D.T'

36. 

8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中A.1

37. 

下列触发器中,没有约束条件的是()A.基本RS触发器

B.主从RS触发器

C.同步RS触发器

D.边沿D触发器

38. 

以下表达式中符合逻辑运算法则的是().A.C·

C=C2

B.1+1=10

C.0<

1

D.A+1=1

39. 

A+BC=().A.A+B

B.A+C

C.(A+B)(A+C)

D.B+C

40. 

欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端()A.J=K=1

B.J=Q,K=/Q

C.J=/Q,K=Q

D.J=Q,K=1

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 人文社科 > 法律资料

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2