微机试题和资料.docx

上传人:b****4 文档编号:5314511 上传时间:2023-05-08 格式:DOCX 页数:33 大小:118.50KB
下载 相关 举报
微机试题和资料.docx_第1页
第1页 / 共33页
微机试题和资料.docx_第2页
第2页 / 共33页
微机试题和资料.docx_第3页
第3页 / 共33页
微机试题和资料.docx_第4页
第4页 / 共33页
微机试题和资料.docx_第5页
第5页 / 共33页
微机试题和资料.docx_第6页
第6页 / 共33页
微机试题和资料.docx_第7页
第7页 / 共33页
微机试题和资料.docx_第8页
第8页 / 共33页
微机试题和资料.docx_第9页
第9页 / 共33页
微机试题和资料.docx_第10页
第10页 / 共33页
微机试题和资料.docx_第11页
第11页 / 共33页
微机试题和资料.docx_第12页
第12页 / 共33页
微机试题和资料.docx_第13页
第13页 / 共33页
微机试题和资料.docx_第14页
第14页 / 共33页
微机试题和资料.docx_第15页
第15页 / 共33页
微机试题和资料.docx_第16页
第16页 / 共33页
微机试题和资料.docx_第17页
第17页 / 共33页
微机试题和资料.docx_第18页
第18页 / 共33页
微机试题和资料.docx_第19页
第19页 / 共33页
微机试题和资料.docx_第20页
第20页 / 共33页
亲,该文档总共33页,到这儿已超出免费预览范围,如果喜欢就下载吧!
下载资源
资源描述

微机试题和资料.docx

《微机试题和资料.docx》由会员分享,可在线阅读,更多相关《微机试题和资料.docx(33页珍藏版)》请在冰点文库上搜索。

微机试题和资料.docx

微机试题和资料

1.PC/XT微机开机后,第一条执行的指令存放地址为()。

2.当运算结果为0时,状态标志ZF的值为()。

3.8086的INTR端输入一个()电平时,可屏蔽中断获得了中断请求。

4.32位逻辑地址5890H:

3200H表示的实际地址值是()。

5.若CPU的地址总线宽度为N,则可寻址()个存储器单元。

6.ISA总线的AEN信号线为低电平时,表示由()控制地址总线和读/写命令线。

7.8086从I/O端口地址20H输入字节数据的指令是()。

8.当INT21H中断的功能号为02H时,它的入口参数送寄存器()。

9.响应可屏蔽中断INTR的条件是控制标志IF=()。

10.若8086的外部中断INTR、NMI同时有中断请求,应先响应()。

11.PC系统中,在可屏蔽中断的第()个

响应周期传送中断类型码。

12.串行通信协议分为串行异步通信协议和()。

13.二片可编程中断控制器8259主从连接时最多可供()个中断源。

14.DAC0832有三种工作方式,即直通方式、()方式和双缓冲方式。

15.在串行异步通信时,发送端和接收端的波特率设置应()。

二、单选题(每题1分,共15分)

1.计算机中数据总线驱动电路使用的基本逻辑单元是()。

A:

非门B:

三态门C:

触发器D:

译码器

2.MIPS用来描述计算机的运算速度,含义是()。

A:

每秒处理百万个字符B:

每分钟处理百万个字符

C:

每秒执行百万条指令D:

每分钟执行百万条指令

3.执行指令IRET后弹出堆栈的寄存器先后顺序为()。

A:

CS、IP、FB:

IP、CS、FC:

F、CS、IPD:

F、IP、CS

4.微机系统中,主机与硬盘的数据交换用()方式。

A:

中断控制B:

DMA控制C:

查询控制D:

无条件程序控制

5.CPU对存储器访问时,地址线和数据线的有效时间关系为()。

A:

同时有效B:

地址线先有效C:

数据线先有效D:

同时无效

6.8086CPU有()个16位的段寄存器。

A:

2B:

4C:

8D:

16

7.两个组合十进制数86、37相加,调整指令DAA完成的是()。

A:

加00H调整B:

加06H调整C:

加60H调整D:

加66H调整

8.定义过程结束的伪指令符是()。

A:

ENDB:

ENDSC:

ENDPD:

ENDM

9.高速缓存Cache的存取速度()。

A:

比主存慢、比外存快B:

比主存慢、比内部寄存器快

C:

比主存快、比内部寄存器慢D:

比主存慢、比内部寄存器慢

10.8259的中断屏蔽寄存器是()。

A:

IRRB:

IMRC:

ISRD:

PR

11.计算机中保护断点和现场应使用()。

A:

ROMB:

中断向量表C:

寄存器D:

堆栈

12.若显示器的最高分辩率为1280×1024、24位,所需最小缓存为()。

A:

1MBB:

2MBC:

4MBD:

6MB

13.中断控制方式的优点是()。

A:

提高CPU的利用率B:

软件编程容易C:

无须CPU干预D:

硬件连接简单

14、RS-232C采用正负电平表示逻辑0和1时,其间有6V以上的电压差,而不是采用TTL的高低电平表示逻辑0和1,其意义是()

A、和TTL兼容B、简化电路设计C、和电话线连接D、提高抗干扰能力

15.采用异步串行方式发送具有8个数据位的字符,使用1个奇偶校验位和2个停止位。

若每秒发送100个字符,则其波特率为()Baud。

A.1200B.1100C.1000D.800

三.判断题(正确在括号内打“√”,错误打“×”,每题1分,共10分)

1.I/O端口与存储器单元独立编址的主要优点是I/O端口不占用存储器单元()。

2.8086系统中寄存器和存储器都是CPU内部的存储单元()。

3.8086CPU的段寄存器之间可以直接传送数据()。

4.过程调用和宏调用都发生在程序运行时()。

5.相对而言,DRAM比SRAM的集成度高()。

6.数据的串行I/O方式是以字节为单位进行传送()。

7.8086响应中断的条件是执行完当前指令()。

8.PCI总线的地址、数据线是引脚复用()。

9.若A/D转换芯片的位数愈高,则它的转换精度愈高()。

10.ADC0809可对8路模拟信号同时进行A/D转换()。

四.简答题(每题6分,共24分)

1.简述存储器芯片的主要技术指标。

2.什么是无条件传送方式?

什么是有条件传送方式?

3.8086系统中中断类型码、中断向量、中断向量表的定义及关系?

4.计算机总线按其功能和所处位置不同,分别分为哪几类?

五、(6分)

CPU与存储器的连接如下图,已知8KBRAM的地址范围是8000H~9FFFH;8KBROM的地址范围是2000H~3FFFH,完成译码器74LS138输出/Y0~/Y7与存储器片选端/CE的连线。

(注:

74LS138的G1=H、/G2A=L、/G2B=L,存储器的读写控制线未画)

DB

 

六、(11分)

如下图所示,8255的PA口与8个发光二极管相连接,PB口与8个DIP开关相连接。

请编写初始化程序段,并编程序段以查询方式实现以下功能:

当8个DIP开关中某个按键闭合,则PA口对应号码的发光二极管被点亮。

(不考虑抖动)。

 

七、(19分)

由8253定时/计数器,DAC0832D/A转换器构成微机接口电路,设D/A转换器占用端口地址为27CH,8253端口地址为278H~27BH,要求微机在执行另一主程序的同时,利用上述接口电路形成波形发生器,每10毫秒从内存BUFFER依次取一字节,送D/A输出,直至送出1000字节。

要求:

 

1、用门电路和74LS138译码器设计出图中的地址译码器。

(6分)

2、在下列程序中有分号的语句后加注释(3分)

STACKSEGMENT;PARASTACK“STACK”

DB256DUP(?

STACKENDS

DATASEGMENT

BUFFERDB00,0AH,0DBH,……,01H;

BUFSIZEEQU$-BUFFER

COUNTDW0

DATAENDS

CODESEGMENTPUBLIC“CODE”

STARTPROCFAR

ASSUMECS:

CODE,DS:

DATA,SS:

STACK

PUSHDS

XORAX,AX

PUSHAX

MOVAX,DATA

MOVDS,AX

CLI

MOVAX,0

MOVES,AX;

MOVDI,24H;

MOVAX,OFFSETTIMEINT;

CLD

STOSW

MOVAX,SEGTIMEINT;

STOSW

INAL,21H

ANDAL,01111111B;

OUT21H,AL

…………;要求同学编写的8253初始化的程序段

STI

……;要执行的其他主程序

RET

STARTENDP

TIMEINTPROCFAR

……;要求同学编制的中断服务程序,

TIMEINTENDP

CODEENDS

ENDSTART

3、编写8253的初始化程序段。

(5分)

4、编写中断服务程序。

(请加必要的注释说明)(5分)

 

1、0FFFF0H(或0FFFFH:

0000H)2、13、高(或High4、5BB00H5、≤2N(或2N)6、CPU

7、INAL,20H8、DL9、110、NMI11、212、串行同步通信协议13、1514、单缓冲

15、相同(或一致)

1、B2、C3、B4、B5、B

6、B7、D8、C9、C10、B

11、D12、C13、A14、D15、A

1、√2、X3、X4、X5、√

6、X7、√8、√9、√10、X

1.存储器芯片的主要技术指标包括以下几项:

●存储容量:

表示一个芯片上能存储多少个用二进制表示的信息位数。

●存取时间:

指向存储单元写入数据及从存储单元读出数据所需的时间,单位通常为ns。

●功耗:

单位为W/单元或mW/芯片。

功耗与存取时间的乘积称为“速度-功率乘积”,是一项重要的综合指标。

另外功耗可以确定计算机系统中的散热问题。

●工作电源:

一般TTL型存储器芯片的供电电压为标准+5V,而MOS型存储器芯片的供电电压为+3V~+18V。

●价格(成本):

通常包含“单位存储单元价格”和“存储芯片所需外围电路价格”两部分内容。

2.无条件传送指CPU无需查询外设状态而直接进行数据读写的一种传输控制方式。

这种方式只适用于简单外设(如开关按键或LED显示)的输入/输出。

在传送速度较慢的条件下,CPU默认外设总是处于“准备好”的状态。

无条件传送方式简单但适用面窄。

有条件传送(也叫做程序查询传送)指CPU应在查询到外设已处于“准备好”状态后才能进行数据读写的一种传输控制方式。

这种方式有效解决了高速CPU与低速外设之间的同步问题,适用面宽,但因CPU的绝大多数执行时间都花在查询操作上,所以工作效率较低。

3.中断类型码:

用于区分不同的中断源,即系统中每个中断源都应该对应一个唯一的类型码。

8086系统一共可以区分256个不同的中断源。

中断向量:

中断服务程序(ISR)的入口地址,也就是ISR的第一条指令在存储器中的位置。

8086系统中每个中断向量由两个字(4个字节)组成,低位字表示入口的偏移地址,高位字表示入口的段基址。

显然,8086系统中每个中断类型码对应一个中断向量。

中断向量表:

中断向量的存放地。

8086系统将最低的1KB(00000H~003FFH)RAM空间用于存放这256个中断向量。

在8086系统中三者之间的关系是:

利用中断类型码n可以很容易地从中断向量表中找到该中断源所对应的中断向量,即:

中断向量存放的起始地址m=n×4,从中断向量表的m地址单元开始连续取出的四个字节就是n号中断的ISR入口地址。

8086CPU正是用这种方法完成中断索引。

4.计算机总线按其功能分为地址总线、数据总线和控制总线三类;而按所处位置不同分为片内总线、芯片总线(片间总线、片总线、元件级总线)、系统内总线(板级总线)和系统外总线(通信总线)等四类。

五、(6分)

74LS138的/Y1输出端接ROM的片选端/CE,/Y4输出端接RAM的片选端/CE

六、(11分)

设8255的A口、B口、C口及控制口地址分别为PortA、PortB、PortC和PortCon。

MOVAL,1000X01XB;初始化8255,A口方式0输出,B口方式0输入

OUTPortCon,AL

INAL,PortB;读入按键状态

OUTPortA,AL;设置LED状态

说明:

本题其实无需“查询方式”。

七、(19分)

1、用门电路和74LS138译码器设计出图中的地址译码器。

(6分)

2、在下列程序中有分号的语句后加注释(3分)

……

BUFFERDB00,0AH,0DBH,……,01H;波形幅度值

……

MOVAX,0

MOVES,AX;设置中断向量表的段基址

MOVDI,24H;设置中断向量表中的偏移地址

MOVAX,OFFSETTIMEINT;将定时中断向量中的偏移地址放入向量表

CLD

STOSW

MOVAX,SEGTIMEINT;取定时中断向量中的段基址放入向量表

STOSW

INAL,21H

ANDAL,01111111B;开放8259的IRQ7中断

OUT21H,AL

……

3、编写8253的初始化程序段。

(5分)

MOVAL,01100101B(或01100111B);计数器1工作在方式2(或方式3),只写高8位,

;BCD码计数

MOVDX,27BH;控制口

OUTDX,AL

MOVAL,50H;计数初值5000(十进制)

MOVDX,279H;计数器1的计数初值高8位

OUTDX,AL

说明:

计数器也采用二进制计数,此时计数初值为1388H,相应的代码为:

MOVAL,01110100B(或01110110B);计数器1工作在方式2(或方式3),写16位,

;二进制计数

MOVDX,27BH;控制口

OUTDX,AL

MOVAL,88H;计数器1的计数初值低8位

MOVDX,279H

MOVAL,13H;计数器1的计数初值高8位

MOVDX,279H

OUTDX,AL

4、编写中断服务程序。

(请加必要的注释说明)(5分)

TIMEINTPROC

PUSHSI;保护寄存器内容

PUSHDX

PUSHAX

PUSHF

CLD

LEASI,OFFSETBUFFER

ADDSI,COUNT

LODSB;取这一次需要发送的波形幅度值

MOVDX,27CH

OUTDX,AL;将波形幅度值输出给DAC

CMPSI,1000;是否已发送够1000个数据?

(设BUFSIZE大于1000)

JZOTHER

MOVCOUNT,SI;保存已发送次数

JMPOVER

OTHER:

INAL,21H

ORAL,10000000B

OUT21H,AL;发送完1000个数据后,屏蔽8259的IRQ7中断

OVER:

MOVAL,20H

OUT20H,AL;向8259发送中断结束命令

POPF;恢复寄存器内容

POPAX

POPDX

POPSI

IRET

TIMEINTENDP

1.计算机分那几类?

各有什么特点?

答:

传统上分为三类:

大型主机、小型机、微型机。

大型主机一般为高性能的并行处理系统,存储容量大,事物处理能力强,可为众多用户提供服务。

小型机具有一定的数据处理能力,提供一定用户规模的信息服务,作为部门的信息服务中心。

微型机一般指在办公室或家庭的桌面或可移动的计算系统,体积小、价格低、具有工业化标准体系结构,兼容性好。

2.简述微处理器、微计算机及微计算机系统三个术语的内涵。

答:

微处理器是微计算机系统的核心硬件部件,对系统的性能起决定性的影响。

微计算机包括微处理器、存储器、I/O接口电路及系统总线。

微计算机系统是在微计算机的基础上配上相应的外部设备和各种软件,形成一个完整的、独立的信息处理系统。

3.80X86微处理器有几代?

各代的名称是什么?

答:

从体系结构上可分为3代:

8080/8085:

8位机。

8086/8088/80286:

16位机。

80386/80486:

32位机。

1.8086是多少位的微处理器?

为什么?

答:

8086是16位的微处理器,其内部数据通路为16位,对外的数据总线也是16位。

2.EU与BIU各自的功能是什么?

如何协同工作?

答:

EU是执行部件,主要的功能是执行指令。

BIU是总线接口部件,与片外存储器及I/O接口电路传输数据。

EU经过BIU进行片外操作数的访问,BIU为EU提供将要执行的指令。

EU与BIU可分别独立工作,当EU不需BIU提供服务时,BIU可进行填充指令队列的操作。

3.8086/8088与其前一代微处理器8085相比,内部操作有什么改进?

答:

8085为8位机,在执行指令过程中,取指令与执行执令都是串行的。

8086/8088由于内部有EU和BIU两个功能部件,可重叠操作,提高了处理器的性能。

4.8086/8088微处理器内部有那些寄存器,它们的主要作用是什么?

答:

执行部件有8个16位寄存器,AX、BX、CX、DX、SP、BP、DI、SI。

AX、BX、CX、DX一般作为通用数据寄存器。

SP为堆栈指针存器,BP、DI、SI在间接寻址时作为地址寄存器或变址寄存器。

总线接口部件设有段寄存器CS、DS、SS、ES和指令指针寄存器IP。

段寄存器存放段地址,与偏移地址共同形成存储器的物理地址。

IP的内容为下一条将要执行指令的偏移地址,与CS共同形成下一条指令的物理地址。

5.8086对存储器的管理为什么采用分段的办法?

答:

8086是一个16位的结构,采用分段管理办法可形成超过16位的存储器物理地址,扩大对存储器的寻址范围(1MB,20位地址)。

若不用分段方法,16位地址只能寻址64KB空间。

6.在8086中,逻辑地址、偏移地址、物理地址分别指的是什么?

具体说明。

答:

逻辑地址是在程序中对存储器地址的一种表示方法,由段地址和段内偏移地址两部分组成,如1234H:

0088H。

偏移地址是指段内某个存储单元相对该段首地址的差值,是一个16位的二进制代码。

物理地址是8086芯片引线送出的20位地址码,用来指出一个特定的存储单元。

7.给定一个存放数据的内存单元的偏移地址是20C0H,(DS)=0C00EH,求出该内存单元的物理地址。

答:

物理地址:

320F8H。

8.8086/8088为什么采用地址/数据引线复用技术?

答:

考虑到芯片成本,8086/8088采用40条引线的封装结构。

40条引线引出8086/8088的所有信号是不够用的,采用地址/数据线复用引线方法可以解决这一矛盾,从逻辑角度,地址与数据信号不会同时出现,二者可以分时复用同一组引线。

9.8086与8088的主要区别是什么?

答:

8086有16条数据信号引线,8088只有8条;8086片内指令预取缓冲器深度为6字节,8088只有4字节。

10.怎样确定8086的最大或最小工作模式?

最大、最小模式产生控制信号的方法有何不同

答:

引线MN/MX#的逻辑状态决定8086的工作模式,MN/MX#引线接高电平,8086被设定为最小模式,MN/MX#引线接低电平,8086被设定为最大模式。

最小模式下的控制信号由相关引线直接提供;最大模式下控制信号由8288专用芯片译码后提供,8288的输入为8086的S2#~S0#三条状态信号引线提供。

11.8086被复位以后,有关寄存器的状态是什么?

微处理器从何处开始执行程序?

答:

标志寄存器、IP、DS、SS、ES和指令队列置0,CS置全1。

处理器从FFFFOH存储单元取指令并开始执行。

12.8086基本总线周期是如何组成的?

各状态中完成什么基本操作?

答:

基本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。

在T1期间8086发出访问目的地的地址信号和地址锁存选通信号ALE;T2期间发出读写命令信号RD#、WR#及其它相关信号;T3期间完成数据的访问;T4结束该总线周期。

13.结合8086最小模式下总线操作时序图,说明ALE、M/IO#、DT/R#、RD#、READY信号的功能。

答:

ALE为外部地址锁存器的选通脉冲,在T1期间输出;M/IO#确定总线操作的对象是存储器还是I/O接口电路,在T1输出;DT/R#为数据总线缓冲器的方向控制信号,在T1输出;RD#为读命令信号;在T2输出;READY信号为存储器或I/O接口“准备好”信号,在T3期间给出,否则8086要在T3与T4间插入Tw等待状态。

14.8086中断分哪两类?

8086可处理多少种中断?

答:

8086中断可分为硬件中断和软件中断两类。

8086可处理256种类型的中断。

15.8086可屏蔽中断请求输入线是什么?

“可屏蔽”的涵义是什么?

答:

可屏蔽中断请求输入线为INTR;“可屏蔽”是指该中断请求可经软件清除标志寄存器中IF位而被禁止。

16.8086的中断向量表如何组成?

作用是什么?

答:

把内存0段中0~3FFH区域作为中断向量表的专用存储区。

该区域存放256种中断的处理程序的入口地址,每个入口地址占用4个存储单元,分别存放入口的段地址与偏移地址。

17.8086如何响应一个可屏蔽中断请求?

简述响应过程。

答:

当8086收到INTR的高电平信号时,在当前指令执行完且IF=1的条件下,8086在两个总线周期中分别发出INTA#有效信号;在第二个INTA#期间,8086收到中断源发来的一字节中断类型码;8086完成保护现场的操作,CS、IP内容进入堆栈,请除IF、TF;8086将类型码乘4后得到中断向量表的入口地址,从此地址开始读取4字节的中断处理程序的入口地址,8086从此地址开始执行程序,完成了INTR中断请求的响应过程。

18.什么是总线请求?

8086在最小工作模式下,有关总线请求的信号引脚是什么?

答:

系统中若存在多个可控制总线的主模块时,其中之一若要使用总线进行数据传输时,需向系统请求总线的控制权,这就是一个总线请求的过程。

8086在最小工作模式下有关总线请求的信号引脚是HOLD与HLDA。

19.简述在最小工作模式下,8086如何响应一个总线请求?

答:

外部总线主控模块经HOLD引线向8086发出总线请求信号;8086在每个时钟周期的上升沿采样HOLD引线;若发现HOLD=1则在当前总线周期结束时(T4结束)发出总线请求的响应信号HLDA;8086使地址、数据及控制总线进入高阻状态,让出总线控制权,完成响应过程。

20.在基于8086的微计算机系统中,存储器是如何组织的?

是如何与处理器总线连接的?

BHE#信号起什么作用?

答:

8086为16位处理器,可访问1M字节的存储器空间;1M字节的存储器分为两个512K字节的存储体,命名为偶字节体和奇字节体;偶体的数据线连接D7~D0,“体选”信号接地址线A0;奇体的数据线连接D15~D8,“体选”信号接BHE#信号;BHE#信号有效时允许访问奇体中的高字节存储单元,实现8086的低字节访问、高字节访问及字访问。

21.“80386是一个32位微处理器”,这句话的涵义主要指的是什么?

答:

指80386的数据总线为32位,片内寄存器和主要功能部件均为32位,片内数据通路为32位。

22.80X86系列微处理器采取与先前的微处理器兼容的技术路线,有什么好处?

有什么不足?

答:

好处是先前开发的软件可以在新处理器组成的系统中运行,保护了软件投资。

缺点是处理器的结构发展受到兼容的约束,为了保持兼容性增加了硅资源的开销,增加了结构的复杂性。

23.80386内部结构由哪几部分组成?

简述各部分的作用。

答:

80386内部结构由执行部件(EU)、存储器管理部件(MMU)和总线接口部件(BIU)三部分组成。

EU包括指令预取部件、指令译码部件、控制部件、运算部件及保护检测部件,主要功能是执行指令。

存储器管理部件包括分段部件、分页部件,实现对存储器的分段分页式的管理,将逻辑地址转换成物理地址。

总线接口部件作用是进行片外访问:

对存储器及I/O接口的访问、预取指令;另外的作用是进行总线及中断请求的控制

24.80386有几种存储器管理模式?

都是什么?

答:

80386有三种存储器管理模式,分别是实地址方式、保护方式和虚拟8086方式

25.在不同的存储器管理模式下,80386的段寄存器的作用是什么?

答:

在实地址方式下,段寄存器与8086相同,存放段基地址。

在保护方式下,每个段寄存器还有一个对应的6

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 医药卫生 > 基础医学

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2