单片机课后题原题.docx

上传人:b****3 文档编号:5685380 上传时间:2023-05-09 格式:DOCX 页数:18 大小:25.17KB
下载 相关 举报
单片机课后题原题.docx_第1页
第1页 / 共18页
单片机课后题原题.docx_第2页
第2页 / 共18页
单片机课后题原题.docx_第3页
第3页 / 共18页
单片机课后题原题.docx_第4页
第4页 / 共18页
单片机课后题原题.docx_第5页
第5页 / 共18页
单片机课后题原题.docx_第6页
第6页 / 共18页
单片机课后题原题.docx_第7页
第7页 / 共18页
单片机课后题原题.docx_第8页
第8页 / 共18页
单片机课后题原题.docx_第9页
第9页 / 共18页
单片机课后题原题.docx_第10页
第10页 / 共18页
单片机课后题原题.docx_第11页
第11页 / 共18页
单片机课后题原题.docx_第12页
第12页 / 共18页
单片机课后题原题.docx_第13页
第13页 / 共18页
单片机课后题原题.docx_第14页
第14页 / 共18页
单片机课后题原题.docx_第15页
第15页 / 共18页
单片机课后题原题.docx_第16页
第16页 / 共18页
单片机课后题原题.docx_第17页
第17页 / 共18页
单片机课后题原题.docx_第18页
第18页 / 共18页
亲,该文档总共18页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

单片机课后题原题.docx

《单片机课后题原题.docx》由会员分享,可在线阅读,更多相关《单片机课后题原题.docx(18页珍藏版)》请在冰点文库上搜索。

单片机课后题原题.docx

单片机课后题原题

单片机课后题原题

第一章

1.通过堆栈操作实现子程序调用,首先要把(Pc)的内容入栈,以进行断点保护,调用返回时再进行出栈操作,把保护的断点送回(Pc)

1.80C51单片机的时钟电路包括两个部分,芯片内的(反向器)和芯片外的(晶振)与(两只电容),若提高单片机的晶振频率,则单片机的机器周期会变(短)。

2.通常单片机两种复位操作,(加电)和(手动),复位后Pc值为(0000H),SP值为(07H),通用寄存器当前寄存器组为(第0组),该组寄存器的寄存范围从(00H)到(07H)

3.80C51单片机中,一个机器周期包含(6个)状态周期,一个状态周期又分为(两个)节拍,一个节拍为一个(震荡脉冲周期),因此,一个机器周期应包含(12)个脉冲震荡范围。

4.80C51中唯一可供用户使用的16位寄存器是(DPTR),可拆分为两个八位寄存器使用,名称(DPH)和(DPL)。

5.单片机程序存储器的寻址范围由PC的位数决定,80C51的PC为16位,因此程序存储器的地址空间(64KB).

6.下列概念中叙述正确的是(D)。

A,80C51中共有5个中断源,因此在芯片上相应的有5个中断请求输出引脚B,特殊的存取规则堆栈已不是数据存储器的一部分C,可以把PC看成是数据存储空间的地址指针D,CPU中反映程序运行状态和运行结果特征的寄存器是PSW

7.取质操作后,PC的值是(C)。

A,当前指令前一条指令的地址B,当前正在执行指令的地址C,下一条指令的地址D,控制器中指令寄存器的地址

8.80C51单片机中,设置堆栈指针SP为37H后就发生子程序调用,这时SP的值变为(C)。

A,37HB,38HC,39HD,3AH

9.设置堆栈指针SP=30H后,进行一系列的堆栈操作,当进栈数据全部弹出后,SP应指向(A)。

A,30H单元B,07H单元C,31H单元D,2FH单元

10.下列关于堆栈的描述中错误的是(C)。

A,80C51的堆栈在内部RAM中开辟,所以SP只需8位就够了B,堆栈指针SP的内容是堆栈栈顶单元的地址C,在80C51中堆栈操作过程与一般RAM单元的读写操作没有区别D,在中断响应中,断点地址自动进栈

11.在单片机芯片内设置通用寄存器的好处不包括(A)。

A,提高程序运行可靠性B,提供程序运行速度C,为程序设计提供方便D,减小程序长度

12.下列叙述中正确的是(D)。

A,SP内装的是堆栈栈顶单元的内容B,在中断服务程序中没有Push和Pop指令,说明此次中断与堆栈无关C,在单片机中配合实现“程序存储自动执行”的寄存器是累加器D,两数相加后,若A中数据为66H,则PSW中最低位的状态为0

第三章

1.假定累加器A的内容为30H,执行指令“1000H:

MOVCA,@A+PC”后,会把程序(1031)单元的内容送累加器A中。

2.假定(A)=85H,(R0)=20H,(20H)=0AFH,执行指令“ADDA,@R0”后,累加器A的内容为(34H),CY的内容为

(1),AC的内容为

(1),OV的内容为

(1)。

3.假定addr11=00100000000B,标号qaz的地址为1030H,执行指令”qaz:

AJMPaddr11”,程序转移到地址(1100H)去执行。

4.累加器A中存放着其值小于或等于127的8位无符号数,CY清零后执行“RLCA”指令,则A中的数变为原来的

(2)倍。

5.已知A=7AH,R0=30H,(30H)=A5H,,PSW=80H,请按要求填写指令结果:

XCHA,R0A=30H,R0=71H

XCHA,30HA=0A5H

XCHA,@R0A=0A5H

XCHDA,@R0A=75H

SWAPAA=0A7H

ADDA,R0A=0AAH,CY=0,OV=1

ADDA,30HA=IFH,CY=1,OV=1

ADDA,#30HA=0AAH,CY=0,OV=1

ADDCA,30HA=20H,CY=1,OV=0

SUBBA,30HA=0D5H,CY=1,OV=1

SUBBA,#30HA=49H,CY=0,OV=0

6.下列指令中,不能实现PSW内容送A的是(C)。

A,MOVA,PSWB,MOVA,0D0HC,MOVR0,#0D0HMOVA,@R0D,PUSHPSWPOPACC

7.在相对寻址方式中,相对两个字是指相对于(C)。

A,地址偏移量relB,当前指令的首地址C,下一条指令的首地址D,DPTR的值

8.下列指令中,能将外部数据存储器3355H单元内容传送给A的是(B)。

A,MOVXA,3355HB,MOVDPTR,#3355HMOVXA,@DPTRC,MOVP0,#33HMOVR0,#55HMOVXA,@R0DMOVP2,#33HMOVR2,#55HMOVXA,@R2

9.对程序存储器的读操作,只能使用(D)。

A,MOV指令B,PUSH指令C,MOVX指令D,MOVC指令

10.执行返回指令后,返回的断点是(C)。

A,调用指令的首地址B,调用指令的末地址C,调用指令的下一条指令的首地址D,返回指令的末地址

11.以下各项中不能用来对内部数据存储器进行访问的是(A)。

A,数据指针DPTRB,按存储单元地址或名称C,堆栈指针SPD,由R0或R1作间址寄存器

12.判断下列指令的合法性:

MOVA,@R2(错)MOVR0,R1(错)INCDPTR(对)MOVPC,#2222H(错)DECDPTR(错)RLCR0(错)MOV0E0H,@R0(对)CPLR5(错)CLRRO(错)CPLF0H(错)PUSHDPTR(错)POP30H(对)MOVXA,@R1(对)MOVA,1FH(对)MOVC,1FH(对)MOVF0,ACC.3(错)MOV0,C(对)MOVP1,R3(对)MOVDPTR,#0FCH(错)CPL30H(对)PUSHR0(错)MOVC,#0FFH(错)MOVA,0D0H(对)

13.利用位操作指令序列实现下列逻辑运算:

(1):

D=(10H并P1.0)交(11H并CY)

(2):

E=ACC.2交P2.7并ACC.1交P2.0

14.编写程序将内部RAM20H-23H单元的高4位写1,低四位写0.

分析:

就是把这四个单元写入F0H。

用一个DJNZ的循环。

  ORG0000H

MOVR0,#1FH;R0指向20H单元

MOVR5,#04H; 四个数

LOOP:

INCR0

MOV@R0,#0F0H; 写入

DJNZR5,LOOP; 循环4次

END

15.在m和m+1单元中存在两个BCD数。

将他们合并到m单元中,编写程序完成。

(设m=30H,高位在30H,低数在31H)

   ORG0000H

MOVA,30H

ANLA,#0FH ;把它的高四位清零

SWAPA

MOV30H,A ;高低四位调一下,放回原处

MOVA,31H

ANLA,#0FH

ORLA,30H ;合并起来

MOV30H,A

END

16.将内部RAM中从date单元开始的10个无符号数相加,其和送sum单元。

假定相加结果小于255,编写程序完成。

(设data=30H,sun=50H)

ORG0000H

MOVR0,#2FH;指向前一个单元

MOVR5,#0AH ;循环10次

CLRA  ;先加到A中

LOOP:

INCR0

ADDA,@R0

DJNZR5,LOOP

MOV50H,A

END

17.假定8位二进制带符号数存于R0中,要求编写一个求补程序,所得补码放入R1中。

 ORG0000H

MOVA,R0

CPLA ;按位取反

ADDA,#01H ;+1

MOVR1,A

END

 

第四章

1.假定A=40H,R1=23H,40H=05H.执行以下两条指令后,A=(25H),R1=(40H),40H=(03H).XCHA,R1XCHDA,@R1

2.假定80C51的晶振频率为6MHz,执行下列程序后,在P1.1引脚产生的方波宽度为(2.914ms)。

3.分析下列跳转程序,程序中A与30H单元中的数都是符号数,说明当(A=30H)时转向Loop1,当(A〉30H)时转向LOOP2,当(A〈30H)时转向LOOP3。

4.假定80C51的晶振频率为6MHz,下列程序的执行时间为(32.87ms)。

已知程序中前两条指令机器周期数为1,后四条指令机器周期数为2。

5.把长度为10H的字符串从内部RAM的输入缓冲区inbuf向位于外部RAM的输出缓冲区outbuf传送,一直进行到遇见回车符CR或整个字符串传送完毕,是编程实现。

ORG 0030H

        MOV R0,#inbuf

        MOV R1,#outbuf       

        MOV R4,#10H

  LOOP:

MOV A,@R0;从内部RAM取数

CJNE A,#0DH,LL;是否为回车符CR

       SJMP STOP;是转停止传送

 LL:

 MOVX @R1,A;不是则传送到外部RAM

      INC R0

      INC R1 

      DJNZ R4,LL;沒传送完则循环

STOP:

 SJMP$

 

6.内部RAM从list单元开始存放一正数表,表中数作无序排列,并以-1作结束标志。

编程实现找出表中最小数。

(3AH存放在运行程序时的最小的数)   

ORG 0030H

      MOVR0,#list

      MOVA,@R0;取第一个正数

 LOOP:

INCR0;指向下一个正数

      MOV3AH,@R0

   CJNEA,3AH,CHK;前一个数与后一个数比较

CHK:

 JC LOOP1;前一个数小,则转

      MOVA,@R0;前一个数大,取后一个数

LOOP1:

XCHA,3AH

      CJNEA,#0FFH,LOOP

      XCHA,3AH;取最小数

      MOV 3BH,A

      SJMP$

7.内部RAM的X和Y单元中各存放一个带符号数,编程实现如下条件进行的运算,并将结果存入Z单元。

 若X为正奇数,Z =X+Y;

若X为正偶数,Z =X∨Y;

若X为负奇数,Z =X∧Y;

若X为负偶数,Z =X⊕Y。

  分析:

负数:

第7位为1,正数:

第7位为0

     奇数:

第0位为1,偶数:

第0位为0 

ORG0000H

MOVA,20H

CLRC

RLA

JCFS;移到负数处处理

RRA

RRA;第0位移到C 再判定一下是不是1

JCZJS;到正奇数处

MOVA,20H

ORLA,21H

MOV22H,A

SJMPOK

ZJS:

MOVA,20H

ADDA,21H

MOV22H,A

SJMPOK

FS:

MOVA,20H

CLRC

RRA

JCFJS;第0位是1,移到正 奇数处理

MOVA,20H

XRLA,21H

MOV22H,A

SJMPOK

FJS:

MOVA,20H

ANLA,21H

MOV22H,A

OK:

END

8.把一个8位二进制数的各位用ASCII码表示之(亦即为“0”的位用30H表示,为“1”的位用31H表示)。

该数存放在内部RAM中byte单元中。

变换后得到的8个ASCII码存放在外部RAM以buf始的存储单元中去。

   

   ORG 0030H

     MOV R0,#byte

     MOV DPTR,#buf

     MOV R5,#08H

     MOV A,@R0

 LOOP:

RLC A

    MOV R7,A

     JC LOOP1

      MOV A,#30H

      SJMP LOOP2

 LOOP1:

 MOV A,#31H

 LOOP2:

MOVX @DPTR,A

      MOV A,R7

      INC DPTR

       DJNZ R5,LOOP

9.编程实现运算式c=a2+b2假定a、b、c3个数分别存放在内部RAM的DA、DB、DC单元中,别有平方运算子程序调用。

(内部RAM的DA、DB、DC单元设为20H 21H 22H)

 ORG0000H

MOVA,20H

PUSHACC

AJMPSQR

POPACC

MOV22H,A

MOVA,21H

PUSHACC

AJMPSQR

POPACC

ADDA,22H

MOV22H,A

END

10.编程实现比较两个ASCII码字符串是否相等。

字符串的长度在内部RAM41H单元,第一个字符串的首地址为42H,第二个字符串的首地址为52H。

如果两个字符串相等,则置内部RAM40H单元为00H;否则置40H单元为FF。

    ORG 0030H

   MOVR0,#42H

   MOVR1,#52H

   MOVR7,41H;字符串长度

LOOP:

MOVA,@R0

   MOV30H,@R1

    CJNEA,30H,LK

    INC R0

    INC R1

    DJNZ R7,LOOP

    MOV 40H,#00H

    SJMP DD

 LK:

 MOV40H,#0FFH

 DD:

 SJMPDD

11.在外部RAM首址为table的数据表中,有10个字节的数据。

编程将每个字节的最高位无条件地置“1”。

    ORG0030H

  MOV DPTR,#table

   MOV R6,#10

LOOP:

MOVXA,@DPTR

   SETB E7H;E7H就是累加器A的最高位(ACC.7),也可:

SETBACC.7

   MOVX@DPTR,A

   INC DPTR

   DJNZR6,LOOP

 

 12.编写程序将RAM20H-23H单元的高4位写1,低4位写0。

分析:

就是把这四个单元写入F0H。

用一个DJNZ的循环。

  ORG0000H

MOVR0,#1FH;R0指向20H单元

MOVR5,#04H; 四个数

LOOP:

INCR0

MOV@R0,#0F0H; 写入

DJNZR5,LOOP; 循环4次

END

13.把m和m+1单元存有两个BCD数,将它们合并到m单元中,编写程序完成。

(设m=30H,高位在30H,低数在31H)

   ORG0000H

MOVA,30H

ANLA,#0FH ;把它的高四位清零

SWAPA

MOV30H,A ;高低四位调一下,放回原处

MOVA,31H

ANLA,#0FH

ORLA,30H ;合并起来

MOV30H,A

END

14.将内部RAM中从data单元开始的10个无符号数相加,其和送sum单元多,假定相加结果小于255。

编写程序完成。

(设data=30H,sun=50H)

ORG0000H

MOVR0,#2FH;指向前一个单元

MOVR5,#0AH ;循环10次

CLRA  ;先加到A中

LOOP:

INCR0

ADDA,@R0

DJNZR5,LOOP

MOV50H,A

END

15.假定8位二进制带符号数丰于R0中,要求编写一个求补程序,所得补码入入R1中。

  ORG0000H

MOVA,R0

CPLA ;按位取反

ADDA,#01H ;+1

MOVR1,A

END

第五章

1.中断技术是解决资源竞争的有效方法,因此可以说中断技术实质上是一种资源(各项任务)共享技术。

2.上电复位后,各中断优先级从高到低的次序(INTO)(TO)(INT1)(T1)和(串口)。

3.响应中断后,产生长调用指令LCALL,执行该指令的过程包括,首先把(PC)的内容压入堆栈,以进行断点保护,然后把长调用指令的16位地址送(PC),使程序执行转向(ROM)的中断地址区。

4.当计数器产生计数溢出时,把定时器的控制寄存器的TFO位置1。

对计数溢出的处理,在中断方式时,该位作为(中断源)使用,在查询方式时,该位作为(查询状态)使用。

5.定时器1工作于方式3做波特率发生器使用时,若系统晶振频率为12MHz,可产生的最低波特率为(1000000),最高波特率为(1000000/65536=15.26)。

6.定时器0工作于方式2的计数方式,预制的计数初值为156,若通过引脚T0输入周期为1ms的脉冲,则定时器0的定时时间为(100ms)。

7.用于定时测试压力和温度的单片机应用系统,以定时器0实现定时,中断优先顺序:

压力超限-温度超限-定时检测。

为此,中断允许控制寄存器IE最低三位的状态应是(111),中断优先级控制寄存器IP最低三位的状态应是(101)。

8.可利用定时器来扩展外部中断源,若以定时器1扩展外部中断源,则该扩展外中断的中断请求输入端应为(T1)引脚,定时器1应取工作方式

(2),预置的计数初值应为(0FFH),扩展外中断的入口地址应为(001BH)。

9.下列有关80C51中断优先级控制的叙述中,错误的(D)。

A,低优先级不能中断高优先级,但高优先级能中断低优先级B,同级中断不能嵌套C,同级中断请求按时间的先后顺序响应D,同一时刻,同级的多中断请求,形成阻塞无法响应

10.80C51有两个定时器,下列有关这两个定时器级联时间问题的叙述中,正确的(C)。

A,可以实现软件级联定时,而不能实现硬件级联定时B,可以实现硬件级联定时,而不能实现软件级联定时C,软件级联定时和硬件级联定时都可以实现D,软件级联定时和硬件级联定时都不能实现

11.在工作方式0下,计数器由TH的全部8位和TL的低五位组成,因此其计数范围(A)。

A,1-8192B,0-8191C,0-8192D,1-4096

12.对于由80C51构成的单片机应用系统,中断响应并自动生成调用指令LCALL后,应(A).A,转向外部程序存储器去执行中断服务程序B,转向内部程序存储器去执行中断服务程序C,转向外部数据存储器去执行中断服务D,转向内部数据存储器去执行中断服务程序

13.中断查询确认后,在下列各种单片机运行情况中,能立即响应的(D)。

A,当前正在进行高优先级中断处理B,当前正在进行RETI指令C,当前指令是DIV指令,且正处于取指机器周期D,当前指令是“MOVA,Rn”指令

14.下列条件中,不是中断响应必要条件的(D)A,串行数据传送操作B,实时处理C故障处理D存储器读写操作

 

第六章

1.使用8KB*8的RAM芯片,用译码法扩展64KB*8的外部数据存储器,需要(8)片存储芯片,共需要使用(16)条地址线。

其中(13)条用于存储单元选择,

(2)条用于芯片选择。

2.三态缓冲器的三态(高电平)(低电平)(高阻)

3.80C51单片机系统整个存储空间由是四个部分组成,分别为(256)个地址单元的内部(数据)存储器,(4KB)个地址单元的内部(程序)存储器,(64KB)个地址单元的外部(数据)存储器,(64KB)个地址单元的外部(程序)存储器。

4.在80C51单片机系统中,为外扩展存储器准备了(16)条地址线,其中低地址位由(P0)提供,高位地址线由(P2)提供。

5.在80C51单片机系统中,存储器并行外扩展涉及的控制信号有(PSEN)(RD)(WR)(ALE)(CE)。

其中用于分离低8位地址和数据的控制信号是(ALE),他的频率是晶振频率的(1/6)。

6.起止地址为0000H-3FFFH的外扩展存储器芯片的容量是(16KB),若外扩展存储器芯片为2KB,起止地址为3000H,则终止地址应(31FFH)。

7.与微型计算机相比,单片机必须具有足够的容量的程序存储器是因为没有(外存)。

8.在存储器扩展中,无论是线选法还是译码法,最终都是为扩展芯片的(片选)引脚端提供信号。

9.由一片80C51和一片2716组成的单片机最小系统,若2716片选信号CE接地,则该存储芯片连接共需(3)条地址线。

除数据线外,系统中连接的信号线只有你(PSEN)和(ALE)。

10.下列有关单片机程序存储器的论述中,错误的(D)。

A,用户程序保存在程序存储器中B,断电后程序存储器仍能保存程序C,对于程序存储器只使用MOVC一种指令D,执行程序需要使用MOVC指令从程序存储器中逐条读出指令

11.下列有关单片机数据存储器的论述中,错误的(A)。

A,数据存储器只使用MOV指令进行读写B,堆栈在数据存储器中开辟C,数据存储器只用于保存临时数据D,专用寄存器也是数据存储器的一部分

12.在单片机系统中,1KB表示的二进制数(8*1024)。

13.在下列信号中,不是供外扩展程序存储器使用的(D)。

A,PSENB,EAC,ALED,WR

14.RAM是随机存储器的意思,随机存储器的准确含义是(C)。

A,存储器内各单元的存取时间相等B,可以在任何时刻随机读写存储器内个存储单元C,随机表示即可读又可写

15.若在系统中只扩展一片Intel2732(4K*8),除应使用P0口的8条口线外,至少还应使用P2口的口线(4条)。

16.下列叙述中,不属于单片机存储器系统特点是(D)。

A,程序和数据两种类型的存储器同时存在B,芯片内外存储器同时存在C,扩展数据存储器与片内数据存储器存储空间重叠D,扩展程序存储器与片内程序存储空间重叠

17.在80C51单片机系统中,为解决内外程序存储器衔接问题所使用的信号是(EA)。

第七章

1.80C51单片机I/O扩展占据的是(外部数据)存储器的地址空间,因此,其扩展连接只

涉及(ALE)、(WR)和(RD)3个控制信号。

2.在单片机中,为实现数据的I/O传送,可使用3种控制方式,即(无条件)方式、(查

询)方式和(中断)方式。

其中效率较高的是(中断方式)。

3.简单输入口扩展是为了实现输入数据的(缓冲)功能,而输出口扩展

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > IT计算机 > 电脑基础知识

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2