江南大学现代远程教育上半年全阶段计算机组成与结构.docx

上传人:b****6 文档编号:7709712 上传时间:2023-05-11 格式:DOCX 页数:14 大小:28.70KB
下载 相关 举报
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第1页
第1页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第2页
第2页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第3页
第3页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第4页
第4页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第5页
第5页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第6页
第6页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第7页
第7页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第8页
第8页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第9页
第9页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第10页
第10页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第11页
第11页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第12页
第12页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第13页
第13页 / 共14页
江南大学现代远程教育上半年全阶段计算机组成与结构.docx_第14页
第14页 / 共14页
亲,该文档总共14页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

江南大学现代远程教育上半年全阶段计算机组成与结构.docx

《江南大学现代远程教育上半年全阶段计算机组成与结构.docx》由会员分享,可在线阅读,更多相关《江南大学现代远程教育上半年全阶段计算机组成与结构.docx(14页珍藏版)》请在冰点文库上搜索。

江南大学现代远程教育上半年全阶段计算机组成与结构.docx

江南大学现代远程教育上半年全阶段计算机组成与结构

江南大学现代远程教育2013年上半年第一阶段测试卷

一、单项选择题(本题共10小题,每小题2分,共20分)

1、冯·诺依曼机工作方式的基本特点是()。

A、多指令流单数据流

B、按地址访问并顺序执行指令

C、堆栈操作

D、存储器按内容选择地址

2、在浮点数编码表示中()在机器数中不出现,是隐含的。

A、阶码

B、符号

C、尾数

D、基数

3、某机字长16位,含一位数符,用补码表示,则定点小数所能表示的非零最小正数为()。

A、2-15

B、2-16

C、2-1

D、1-215

4、若采用双符号位补码运算,运算结果的符号位为10,则()。

A、产生了负溢出(下溢)

B、产生了正溢出(上溢)

C、运算结果正确,为负数

D、运算结果正确,为正数

5、若十进制数为37.25,则相应的二进制数为()。

A、10011.01

B、110101.01

C、100101.1

D、100101.01

6、若[X]反=1.1011,则x=()。

A、-0.0101

B、-0.0100

C、0.1011

D、-0.1011

7、原码乘法是()。

A、先取操作数绝对值相乘,符号位单独处理

B、用原码表示操作数,然后直接相乘

C、被乘数用原码表示,乘数取绝对值,然后相乘

D、乘数用原码表示,被乘数取绝对值,然后相乘

8、一个n+1位整数移码的数值范围是()。

A、-2n+1

B、-2n+1≤x<2n-1

C、-2n≤x≤2n-1

D、-2n+1≤x≤2n-1

9、下列逻辑部件中,()不包括在运算器内。

A、累加器

B、状态条件寄存器

C、指令寄存器

D、ALU

10、浮点数的表示范围和精度取决于()。

A、阶码的位数和尾数的位数

B、阶码采用的编码和尾数的位数

C、阶码的位数和尾数采用的编码

D、阶码采用的编码和尾数采用的编码

二、填空题(本题共6小题,每空1分,共10分)

1、八位原码小数_1.1010000___代表的真值为-0.625。

2、奇偶校验法只能发现_奇_数个错,不能检查无错或_偶_数个错。

3、根据国标规定,每个汉字内码用__2__个字节表示。

4、为判断溢出,可采用双符号位补码,此时正数的符号用_00_表示,负数的符号用_11_表示。

5、一位十进制数,用BCD码表示需要_4_位二进制码,用ASCII码表示需要_7_位二进制码。

6、在浮点加减法运算过程中,在需要_对阶__或_向右规格化_时,尾数向右移位。

三、名词解释(本题共3小题,每小题5分,共15分)

1、计算机结构、组织、实现

计算机结构是指那些对程序员可见的系统属性,这些属性直接影响着程序的逻辑执行。

计算机组织是指实现其结构规范的操作部件以及它们的互连方式。

 

计算机实现是指计算机组成的物理实现。

2、ALU

ALU, arithmetic and logical unit, 算术逻辑单元,它是运算器的核心,执行所有算术操作和逻辑操作。

3、数据校验码

数据在计算机内部或与其它设备间进行传输时,会产生一定的传输错误,为了很好地检测或修复这种传输错误,通常在原有数据码中加入部分校验位来实现,在数据传输中使用加入校验位的数据码,这时传输的数据码便是数据检验码,它由原数据码与检验码两部分组合而成。

四、简答题(本题共5小题,每小题7分,共35分)

1、设浮点数的格式为:

符号位:

b15;阶码:

b14-b8,采用补码表示;尾数:

b7-b0,与符号位一起采用规格化的补码表示,基数为2。

它能表示的最接近于0的正数和负数分别是什么?

B15B14B8B7B0

请用十进制数2的幂次表示。

最小正尾数为010000000 即2-1,最大正尾数为011111111 1-2-8 

补码表示小数的规格化要求 符号位与尾数高位相反 10 或 01 

最小负尾数为100000000 即 -1,最大负尾数为 101111111 -(2-1+2-8)= -2-1(1+2-7) 

最小阶码为-26 = -64,最大阶码为26-1 = 63 

因此,最接近于0的负数为:

-(1+2-7)2-65

最接近于0的正数为:

2-65

2、已知x=0.10011,y=0.11001,用补码减法计算x-y=?

,要求写出计算过程,并指出计算结果是否溢出?

[x]补=0.10011 [y]补=0.11001 [-y]补=1.00111 

(x-y)补=(x)补+(-y)补=0.10011+1.00111=1.11010, 没有溢出(不同符号的数相加,不可能产生溢出)。

3、写出基于偶校验的1101010的海明校验码。

位数

1

2

3

4

5

6

7

8

9

10

11

数据码

1

1

0

1

0

1

0

1

0

1

0

0

1

0

1

1

1

1

1

0

1

1

0

1

1

0

校验码

1

1

1

0

1

0

1

1

0

1

0

11101011010

4、8位定点整数(含符号位),请用原码,补码,移码和反码写出能表示的数的范围。

原码–127到127

补码–128到127

移码–128到127

反码–127到127

5、浮点数规格化的目的、方法。

浮点数的规格化是使浮点数尾数的最高数值位为有效数位。

当尾数用补码表示时,符号位与小数点后的第1位不相等则为已规格化数据,否则是非规格化数据。

通过规格化,可以保证运算数据的精度。

通常采用向左规格化,即尾数每左移1位,阶码减1,直至规格化完成。

五、分析题(本题共2小题,每小题10分,共20分)

1、请写出1位BOOTH乘法法则和补码不恢复余数除法法则的基本运算步骤。

补码的乘法可以通过对部分积的操作及右移,并不断迭代来实现。

对部分积的操作取决于乘数的低两位。

  注意:

*在乘数后要增加一个补充位yn+1

     *迭代的最后一步(n+1)不移位。

 

*乘数的最低两位与部分积的操作关系

Yn yn+1操作

0  0     部分积右移一位

0  1     部分积+[X]补,右移一位

1  0     部分积+[-X]补,右移一位

1  1     部分积右移一位

补码不恢复余数除法法则

被除数与除数:

同号:

作[X]补-[Y]补

 

异号:

作[X]补+[Y]补

余数与除数:

同号:

商为正,异号:

商为负。

2、分析给出浮点数运算的法则。

由于浮点数表示中使用阶与规格化的小数,故在运算过程中须同时考虑阶数与小数的运算,浮点数的运算法则归纳如下:

浮点数加减法则为:

对阶,尾数加减,结果规格化处理和舍入处理,

浮点数乘除法则为:

阶码相加/减,尾数相乘/除,结果规格化和舍入处理。

江南大学现代远程教育2013年上半年第二阶段测试卷

一、单项选择题(本题共10小题,每小题2分,共20分)

1、在虚拟存储器中,当程序正在执行时,由()完成地址映象。

A、程序员

B、编译器

C、装入程序

D、操作系统

2、下列外存中,属于顺序存取存储器的是()。

A、软盘

B、磁带

C、硬盘

D、光盘

3、指令系统中采用不同寻址方式的目的主要是()。

A、可直接访问外存

B、提供扩展操作码并降低指令译码难度

C、实现存储程序和程序控制

D、缩短指令长度,扩大寻址空间,提高编程灵活性

4、在组合逻辑的硬布线控制器中,时序信号是()。

A、时钟源的输入信号

B、操作信号

C、操作控制信号

D、操作定时信号

5、在微程序控制器中,一条机器指令的功能通常由()。

A、一条微指令实现

B、一段微程序实现

C、一个指令码实现

D、一个条件码实现

6、一般说来,直接映象常用在()。

A、小容量高速Cache中

B、大容量高速Cache中

C、小容量低速Cache中

D、大容量低速Cache中

7、堆栈指针SP的内容是()。

A、栈顶地址

B、栈底地址

C、栈顶内容

D、栈底内容

8、假设寄存器R中的数为200,主存地址为200和300的存储单元中存放的内容分别是300和400,若访问到的操作数为200,则所采用的寻址方式为()。

A、立即寻址#200

B、寄存器间接寻址(R)

C、存储器间接寻址(200)

D、直接寻址200

9、存储器的随机访问是指()。

A、可随意访问存储器

B、按随机文件访问存储器

C、可对存储器进行读出与写入

D、可按地址访问存储器的任一编址单元,其访问时间相同且与地址无关

10、动态半导体存储器的特点是()。

A、在工作中存储器内容会产生变化

B、每次读出后,需要根据原存内容重新写入一遍

C、每隔一定时间,需要根据原存内容重新写入一遍

D、在工作中需要动态地改变访存地址

二、填空题(本题共5小题,每空1分,共10分)

1、建立高速缓冲存储器的理论依据是___程序局部访问性原理____。

2、从一条指令的启动到下一条指令的启动的间隔时间称为___指令周期_____。

3、常见的微指令地址生成技术有___计数器法___和__下地址字段法__两种。

4、Cache是一种高速缓冲存储器,是为了解决___CPU___和__主存__之间速度不匹配而采用的一项重要技术。

5、一个完整的指令系统应满足四个方面的要求,它们是_完备性_;_有效性_;_规整性_和_兼容性_。

三、名词解释(本题共3小题,每小题5分,共15分)

1、虚拟存储器

为了给用户提供更大的随机存取空间而采用的一种存储技术。

它将内存与外存结合使用,好像有一个容量极大的内存储器,工作速度接近于主存,每位成本又与辅存相近,在整机形成多层次存储系统。

它不仅是解决存储容量和存取速度矛盾的一种有效措施,而且是管理存储设备的有效方法。

2、Cache

依据程序的访问局部性原理,在CPU与主存之间设置的一种比主存速度快、容量小的存储设备,可以大大地解决CPU与主存之间的速度匹配问题,从而较大地提高了CPU处理数据的存取速度,进而能大幅提高计算性能。

3、微程序控制器

将执行指令所需要的微命令以代码形式编成微指令序列(微程序),存入一个控制存储器,需要时从该存储器中读取。

按这种方式工作的控制器称为微程序控制器。

四、简答题(本题共5小题,每小题7分,共35分)

1、写出设计组合逻辑控制器的基本步骤。

组合逻辑控制器的设计方法是用大量的逻辑门电路,按一定的逻辑规则组合成一套逻辑网络来产生各机器指令的操作控制信号。

其设计过程一般经历下列步骤:

 

A、 根据给定的数据通路和指令功能排列出各条指令的操作控制步骤序列。

 

B、 确定机器的状态周期,节拍和工作脉冲。

根据指令的功能和器件的速度,确定指令执行过程中状

态周期及周期的基本时间。

 

C、 列出每个控制信号的逻辑表达式。

确定了每条指令在每一个状态周期中每一个节拍内所完成的操

作时,也就得到了相应的操作控制信号的表达式。

 所有的操作控制信号的逻辑表达式组成了一个复杂的逻辑网络。

2、简述微指令的操作码和微指令链接的各种设计方法。

微指令的操作码和地址码的设计方法主要有直接表示法,完全编码法,分段直接表示法,分段间接表示法。

微指令链接主要有uPC法和下地址字段法。

3、寄存器间接寻址与直接寻址的具体寻址过程如何进行?

寄存器间接寻址:

将寄存器的内容作为存储单元的地址,取该地址中的内容。

 直接寻址:

取指令中操作数的存储地址中的内容。

4、若用汉字点阵为256*256的点阵式字形码存入字库中,欲存8192个汉字,

(1)需要多个存储容量?

总的存储容量=28+8*213=229=26MB= 64MB 

(2)需要多少片2M*8bit存储芯片?

所需片数=64/2=32片 

(3)这个专用的汉字库(专用存储器)若按16bit字长来编址的话,其地址寄存器需要多少位?

所需的地址寄存器位数=片选位数+片内位数 = log232+ log2(2M*8/16)=5+20=25

5、请判断下面的叙述中,哪些是正确的?

(1)半导体ROM是一种非易失性存储器。

(2)半导体存储器是非永久性存储器,断电时不能保存信息。

(3)同SRAM相比,由于DRAM需要刷新,所以功耗大。

(4)由于DRAM靠电容存储电荷,所以需要定期刷新。

(5)双极型RAM不仅存取速度快,而且集成度高。

(6)目前常用的EPROM是用浮动栅雪崩注入型MOS管构成,称为FAMOS型EPROM,该类型的EPROM出厂时存储的全是“1”。

正确1、4、6错误2、3、5

五、分析题(本题共2小题,每小题10分,共20分)

1、对照教材上的单总线结构的CPU结构图,写出指令ADDR1,(mem′)的执行控制序列,该指令的功能将mem号内存单元的内容所在地址的内容(间接寻址)与R1寄存器内容相加,结果放R1。

PC→MAR,read  

PC+1→PC 

DBUS→MDR  

MDR→IR 

IR(地址段)→MAR,read  

DBUS→MDR  

MDR→MAR,read  

DBUS→MDR  

MDR→Y  

R1+Y→Z  

Z→R1 

END

2、试说明存储系统是如何满足计算机系统对存储器高速度、大容量、低成本的要求的。

随着计算机技术的广泛应用及科学技术的发展,任何计算机系统对存储器的要求都是高速度、大容量、低成本。

然而这三项指标是相互矛盾的,在目前的工艺技术条件下不可能在一个存储器中同时满足。

为了解决这个矛盾,逐渐形成了层次结构式的存储体系。

各级存储器采用不同容量、不同速度,性能上相互补充的存储器构成一个存储系统的整体,各级存储器之间必要时需要进行信息交换,从而满足了不同应用的需要。

目前广泛采用的存储系统层次结构。

从上到下三个层次分别为高速缓冲存储器(Cache),主存储器,辅助存储器。

三种类型存储器的性能各异。

采用的三级存储结构可使每一层的存储器不再是一个孤立的部件,而是构成了一个整体。

主存与Cache之间的信息交换由专门的部件(辅助硬件)控制进行。

因其速度要求高,辅助硬件通常用组合逻辑实现。

从CPU的角度看,Cache—主存构成的层次其等效的存取速度接近于Cache,但容量是主存的容量,而每位价格则接近于主存,因此,可解决速度与成本的矛盾。

主存和辅存之间的信息交换通过辅助软硬件结合,把主存和辅存统一成一个整体,构成主存—辅存层次。

从这一层次的整体来看,其速度接近与主存,但容量却等于辅存,而且每位平均价格也接近于廉价的辅存的平均价格。

因此,可解决容量和成本之间的矛盾。

这样,用户就可以使用一个容量很大(决定于辅存),价格低廉(接近于辅存),而速度很高(主要决定于Cache)的存储器系统。

江南大学现代远程教育2013年上半年第三阶段测试卷

一、单项选择题(本题共10小题,每小题2分,共20分)

1、信息可以在两个方向同时传输的总线属于()。

A、单工总线

B、半双工总线

C、全双工总线

D、单向总线

2、现代微机主机板上,采用局部总线技术的作用是()。

A、节省系统总线的带宽

B、提高抗干扰能力

C、抑制总线终端反射

D、构成紧耦合系统

3、在独立编址方式下,存储单元和I/O设备是靠()来区分的。

A、不同的地址代码

B、不同的地址总线

C、不同的指令或不同的控制信号

D、上述都不对

4、系统总线接口是指()。

A、运算器、控制器、寄存器之间的连接部件

B、运算器、寄存器、主存之间的连接部件

C、运算器、寄存器、外围设备之间的连接部件

D、CPU、主存、外围设备之间的连接部件

5、异步串行通信的主要特点是()。

A、通信双方不需要同步

B、传送的每个字符是独立发送的

C、字符之间的间隔应相等

D、传送的数据中不含控制信息

6、同步通信之所以比异步通信具有较高的传输速率,是因为()。

A、同步通信不需要应答信号且总线长度较短

B、同步通信用一个公共的时钟信号进行同步

C、同步通信中,各部件存取时间较接近

D、以上各项因素的综合结果

7、显示器的分辨率表示()。

A、一个图像点(像素)的物理尺寸

B、显示器一行能显示的最大图像点数与一列能显示的最大图像点数

C、显示器屏幕可视区域的大小

D、显示器能显示的字符个数

8、选择通道上可连接若干设备,其数据传送是以()为单位进行的。

A、字节

B、数据块

C、字

D、位

9、中断向量地址是()。

A、子程序入口地址

B、中断服务例行程序入口地址

C、中断服务例行程序入口地址的指示器

D、中断返回地址

10、对于低速输入/输出设备,应当选用的通道是()。

A、数组多路通道

B、字节多路通道

C、选择通道

D、DMA专用通道

二、填空题(本题共6小题,每空1分,共10分)

1、按照传输数据格式不同划分,总线数据通信方式可分为_串行传输_和_并行传输_两类。

2、总线控制方式可分为_集中_式和_分布__式两种。

3、CPU在响应DMA请求后,将让出一个_存储_周期给DMA控制器。

4、中断源的识别方法可以分为_软件轮询_和_硬件判优_两大类。

5、输入设备的作用是将外部信息以一定的数据格式送入_系统内存_。

6、总线按连接模块的不同可分为内部总线、_系统总线_和_通信总线_。

三、名词解释(本题共3小题,每小题5分,共15分)

1、DMA方式

DMA即Direct Memory Access,称为直接存储器存取,是为进一步提高磁盘与主存间数据存取效率,同时释放CPU的工作负荷而实现一种I/O数据传送控制方式。

2、总线仲裁

由于总线是多个部件之间信息传输的公共通道,总线被多个部件所共享,但在任何一个时间段内,总线只可以传送一个信息。

因此,在多个部件同时申请使用总线时,便发生总线“争用”的情况。

此时,必须由总线仲裁部件按某一个策略进行裁决,决定哪个部件使用总线。

通过总线仲裁可以实现对总线的合理分配和管理,从而提高总线的工作效率。

3、同步通信方式

在采用这种方式的总线传输中,各设备从一个公共的(统一的)时序信号中获得定时信息(或:

由统一的时序信号进行同步定时。

)或指出:

其明显特征是由一定频率的时钟信号定义了等间隔的时钟周期。

四、简答题(本题共5小题,每小题7分,共35分)

1、什么是通道?

通道有哪些功能?

通道是一种比DMA更为高级的I/O控制部件,具有更强的独立处理数据输入/输出的功能,能同时控制多台同类型或不同类型的设备。

它在一定的硬件基础上,利用通道程序对I/O进行控制,更多地免去CPU的介入,使系统的并行性更高。

 通道对外部设备进行控制和管理应该具备如下的功能:

 

1:

接收CPU的输入/输出指令指出的有关信息,确定要访问的子通道和外部设备; 

2:

依据CPU给出的信息,从内存读取子通道的通道指令并分析该指令,向设备控制器和设备发送工作命令; 

3:

对来自于各子通道的数据传送请求按优先次序进行排队,实现分时传送; 

4:

控制外部设备和内存间的数据传送,依据需要提供缓冲寄存器,给出数据在内存的首地址和传送数据的字数; 

5:

接收外部设备的状态信息,保存通道的状态信息,并可以根据需要将这些信息传送到内存指定的单元中。

2、为什么要进行总线仲裁?

并说明菊花链方式的仲裁的特点。

菊花链方式中(关于菊花链的结构图请同学们看教材相关内容),离总线仲裁器最近的具有最高的优先级,最远的具有最低优先级,该方式的优点是,只用很少的几根控制线就可以按一定的优先次序实现总线仲裁,控制简单,便于扩充。

该方式的缺点是:

询问链电路对故障非常敏感,若第N个部件发生故障,则第N个部件及其以后的部件都不可以进行工作。

另外询问链的优先级是固定的,如果优先级高的设备频繁出现请求,则优先级低的部件就可能长期不能使用总线。

总线授予信号是串行传送,所以仲裁速度慢

3、输入输出接口的基本功能是什么?

(1)数据缓冲,使主机与外围设备速度匹配。

 

(2)数据格式转换。

 

(3)提供外围设备和接口的状态供CPU读取,以便了解外围设备的工作情况。

 (4)实现主机与外围设备的通信联络。

4、请说明常见的中断处理程序入口产生方法?

现在普遍具有向量中断方式:

将各中断处理程序入口地址组织在中断向量表中,存在主存中的一段特定区域;获得批准的中断源向CPU送入一个编码(如中断类型码),CPU将它变为一个向量地址:

据此访问中断向量表,从中读取处理程序入口地址。

5、一次总线操作一般分为哪几个阶段?

各阶段主要完成什么工作?

一次总线操作一般分为四个阶段:

总线请求和仲裁阶段,在此阶段主要由模块提出总线使用申请,由总线仲裁机构确定总线使用权赋予哪个模块;寻址阶段,在此阶段主要由从模块发出自己的地址,使本模块被选中并启动;数据传送阶段,主控模块和从模块间开始进行数据传送;结束阶段,主控模块和从模块的有关信息均从总线上撤除,出让总线,以便其他模块使用。

五、分析题(本题共2小题,每小题10分,共20分)

1、某计算机系统共有五级中断,其中断响应优先级从高到低为1-->2-->3-->4-->5。

但操作系统的中断处理部分作如下规定:

处理1级中断时屏蔽2、3、4和5级中断;处理2级中断时屏蔽3、4、5级中断,处理4级中断时不屏蔽其它中断;处理3级中断时屏蔽4和5级中断;处理5级中断时屏蔽4级中断。

试问中断处理优先级(从高到低)是什么?

分析当两类中断同时到达时,谁先处理。

1与其它所有相比,最优。

 

2高于3,4,5。

 3高于4,5。

 

4与5比较时,虽4先响应,但进行4的处理后,由于其不屏蔽任何中断,5级中断将得到响应,并进入处理,将优先得到处理。

且5级中断处理时屏蔽了4级中断,因而5级中断的处理优先级高于4级中断。

 

中断处理优先级从高到低是:

1-->2-->3-->5-->4。

2、设一个磁盘的平均寻道时间为20ms,传输速率是1MB/s,控制器开销是2ms,转速为每分钟5400转。

求读写一个512字节的扇区的平均时间。

平均旋转延时 = 0.5/5400转/分 = 0.0056秒 = 5.6ms 

平均磁盘访问时间 = 平均寻道时间 + 平均旋转延时 + 传输时间 + 控制器延时    

 = 20ms + 5.6ms + 0.5KB/1.0MB/s + 2ms = 20+5.6+0.5+2ms = 28.1ms

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 农林牧渔 > 林学

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2