微型计算机原理与接口技术自考题17Word文件下载.docx

上传人:b****3 文档编号:7768651 上传时间:2023-05-09 格式:DOCX 页数:21 大小:23.08KB
下载 相关 举报
微型计算机原理与接口技术自考题17Word文件下载.docx_第1页
第1页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第2页
第2页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第3页
第3页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第4页
第4页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第5页
第5页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第6页
第6页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第7页
第7页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第8页
第8页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第9页
第9页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第10页
第10页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第11页
第11页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第12页
第12页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第13页
第13页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第14页
第14页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第15页
第15页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第16页
第16页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第17页
第17页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第18页
第18页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第19页
第19页 / 共21页
微型计算机原理与接口技术自考题17Word文件下载.docx_第20页
第20页 / 共21页
亲,该文档总共21页,到这儿已超出免费预览范围,如果喜欢就下载吧!
下载资源
资源描述

微型计算机原理与接口技术自考题17Word文件下载.docx

《微型计算机原理与接口技术自考题17Word文件下载.docx》由会员分享,可在线阅读,更多相关《微型计算机原理与接口技术自考题17Word文件下载.docx(21页珍藏版)》请在冰点文库上搜索。

微型计算机原理与接口技术自考题17Word文件下载.docx

A.保持窗口清洁B.阻止光照

C.技术保密D.书写型号

[解析]本题考查的知识点为EPROM。

[要点透析]EPROM可由用户自行写入程序和数据,写入后的内容可由紫外线灯透过芯片上的玻璃窗口照射擦除,然后可重新写入新的内容。

通常在不需要重新写入的情况下,玻璃窗口上都贴有不干胶纸。

5.在执行十进制调整指令前,必须先把需要调整的数送入()

A.ALB.AX

C.DLD.DX

A. 

[解析]本题考查的知识点为DAA指令。

[要点透析]DAA指令是对AL寄存器中的压缩BCD数的加法运算结果进行修正。

6.PentiumMMX微处理器,又称为“多能奔腾”,其中MMX主要是指()

A.多媒体处理技术B.超线程技术

C.动态执行技术D.流水线技术

[解析]本题考查的知识点为PentiumMMX微处理器。

[要点透析]英文全称为PentiumwithMMX和PentiumMMX,中文名为“多能奔腾”。

MMX是“MultiMediaExtension”的缩写,意为“多媒体扩展”。

7.单片机是()

A.中央处理器B.微处理器

C.微型计算机D.微机系统

C. 

[解析]本题考查的知识点为单片机。

[要点透析]单片机,即单片微型计算机,又称为“微控制器”和“嵌入式计算机”。

这是一种把构成一个微型计算机的一些功能部件集成在一块芯片之中的计算机。

8.逻辑地址是()地址。

A.信息在存储器中的具体B.经过处理后的20位

C.允许在程序中编排的D.段寄存器与指针寄存器共同提供的

[解析]本题考查的知识点为逻辑地址。

[要点透析]在具有地址变换机构的计算机中,有两种存储器地址,一种是允许在程序中编排的地址——逻辑地址(LogicalAddress);

另一种是信息在存储器中实际存放的地址一物理地址(PhysicalAddress)。

9.8086处理器的一个总线周期在()之后插入Tw。

A.T1B.T2

C.T3D.T4

[解析]本题考查的知识点为8086处理器的总线周期。

[要点透析]在总线周期中允许插入等待周期Tw——当被选中进行数据读写的存储器或外设无法在3个T周期内完成数据读写时就由其发出一个请求延长总线周期的信号到8086CPU的READY引脚,8086CPU收到请求后,就在T3与T4之间插入一个等待周期Tw。

10.当8086CPU采样到READY=0,则CPU将()

A.执行停机指令B.插入等待周期

C.执行空操作指令D.重新发送地址码

11.指令LOOPNELOP的循环条件是()

A.(ZF)=0,(CX)=0B.(ZF)=0,(CX)≠0

C.(ZF)=1,(CX)=0D.(ZF)=1,(CX)≠0

[解析]本题考查的知识点为重复控制指令。

[要点透析]LOOPNE/LOOPNZ指令:

LOOPNEdest/LOOPNZdest

CX←CX-1:

CX≠0,且ZF=“0”,转到dest所指指令;

CX=0,或ZF=“1”顺序执行。

12.总线是微处理器、内存储器和I/O接口之间相互交换信息的公共通路。

总线中的控制总线是()的通路。

A.微处理器向内存储器传送命令信号B.微处理器向I/O接口传送命令信号

C.外界向微处理器传送状态信号D.上述三种信号

[解析]本题考查的知识点为控制总线。

[要点透析]控制总线可以是微处理器向内存储器和I/O接口传送的命令信号,也可以是外界向微处理器传送状态信号的信息的通路。

13.通常我们所说的32位机指的是计算机的CPU()

A.是由32个运算器组成的B.能够同时处理32位二进制数据

C.有32条数据引脚D.包含有32个寄存器

14.在8086CPU中,CS=1000H,DS=2000H,SS=3000H,IP=4000H,SP=5000H,则下一条执行的指令字节地址为()

A.14000HB.25000H

C.5000HD.8000H

15.8086工作于最大方式时,系统的总线控制信号来自()

A.8284B.8288

C.8087D.8286

[解析]本题考查的知识点为8086工作于最大方式时,系统控制总线的信号来源。

[要点透析]当

接地时,8086处于最大方式,系统的总线控制信号由专用的总线控制器8288提供。

8086把指示当前操作的状态信号

送给8288,8288据此产生相应的系统控制信号。

16.下列四个选项中,指令执行后可能改变累加器内容的是()

A.ORAL,00HB.ANDAL,0FFH

C.XORAL,ALD.TESTAL,0FFH

[解析]本题考查的知识点为XOR指令。

[要点透析]XOR指令可用来将目的操作数中某些位取反或保持不变。

同“0”相“异或”,其值不变;

同“1”相“异或”,其值取反;

自身相“异或”,则清零。

XOR指令执行后CF必清零(?

为异或操作符号)。

17.8086CPU的主频为5MHz,内存芯片的存取时间为250ns,以下说法中正确的是()

A.渎/写内存时不需要加入等待周期Tw

B.渎/写内存时至少需加入1个等待周期Tw

C.读/写内存时至少需加入2个等待周期Tw

D.渎/写内存时至少需加入3个等待周期Tw

18.指令周期是指()

A.CPU从主存取出一条指令的时间

B.CPU执行指令的时间

C.CPU从主存取出一条指令加上执行这条指令的时间

D.时钟周期时间

[解析]本题考查的知识点为指令周期。

[要点透析]每条指令的执行由取指令、译码和执行等操作组成。

执行一条指令所需要的全部时间称为指令周期(InstructionCycle),不同指令的指令周期是不等长的。

19.8086CPU在进行读内存操作时,控制信号

是()

A.00B.01

C.10D.11

[解析]本题考查的知识点为总线读操作。

[要点透析]

在整个读周期保持有效,当进行存储器读操作时,

为高电平;

当进行I/O端口读操作时,

为低电平。

在整个总线周期内保持低电平,表示本总线周期为读周期,在接有数据总线收发器的系统中,它用来控制数据传输方向。

20.在汇编语言源程序中,对END语句的叙述正确的是()

A.END语句是一可执行语句B.END语句表示程序执行到此结束

C.END语句表示源程序到此结束D.END语句在汇编后产生机器代码

二、多项选择题

在每小题列出的五个备选项中至少有两个是符合题目要求的。

(总题数:

5,分数:

10.00)

21.8086有两种工作模式,即最大模式和最小模式,其中最大模式的特点是()

A.由编程者进行工作模式的设定B.必须使用总线控制器8288

C.不需要使用总线锁存器D.不需要使用总线收发器

E.可构成的处理器系统

2.00)

E. 

22.PC机中的D0~D7数据线是()

A.单向B.双向

C.可向存储器传送数据D.可向I/O传送数据

E.可传送地址

E.

23.存储容量为64k×

1b的DRAM芯片2164的引脚有()

24.单片机是单片微型计算机,它必须包括()

A.CPUB.RAM

C.ROMD.I/O接口电路

E.定时器/计数器电路

[解析]本题考查的知识点为单片机的构成。

[要点透析]单片机可以将构成一个微型计算机的一些功能部件集成在一块芯片中。

这些功能部件包括微处理器、RAM、ROM(有的单片机中不含ROM)、I/O接口电路、定时器/计数器等,甚至还有将模/数(A/D)转换器和数/模(D/A)转换器集成在内的单片机。

25.8086的总线读周期和写周期的时序之间的不同之处为()

[考点点击]本题考查的知识点为8086总线读周期和写周期的时序之间的不同之处。

[要点透析]总线写操作的时序与读操作时序相似,其不同处在于:

(1)AD15~AD0:

在T2~T4期间总线写操作送上欲输出的数据,而无高阻态,总线读操作T2期间为高阻态。

(2)

从T2~T4

引脚出有效低电平,该信号送到所有的存储器和I/O接口。

注意,只有被地址信号选中的存储单元或I/O端口才会被

信号写入数据。

(3)

总线写操作在整个总线周期内保持高电平,表示本总线周期为写周期。

总线读操作在整个总线周期内保持低电平。

三、名词解释

26.最小方式

__________________________________________________________________________________________

正确答案:

(最小方式是8086微处理器的一种工作方式。

在该方式下,由8086提供系统所需要的全部控制信号,用来构成一个单处理器系统,此时MN/

线接+5V。

27.最大方式

(最大方式是8086微处理器的另一种工作方式。

在该方式下,系统的总线控制信号由专用的总线控制器8288提供,构成一个多处理机或协处理机系统,此时MN/MX线接地。

28.指令周期

(执行一条指令所需要的时间称为指令周期,它包括取指令、译码和执行等操作所需的时间。

29.时钟周期

(CPU时钟脉冲的重复周期称为时钟周期,时钟周期是CPU的时间基准由计算机的主频决定。

30.等待周期

(在CPU对内存或外设接口进行读写操作时,当被选中进行数据读写的存储器或外设接口无法在3个T(时钟周期)内完成数据读写,这时就由该存储器或外设接口发出一个请求延长总线周期的信号,CPU在接收到该请求信号后,就在T3与T4之间插入一个等待周期Tw。

在Tw期间,总线上的状态一直保持不变。

四、简答题

31.在8086系统中,指令所在单元的物理地址如何计算?

4.00)

(8086系统中存储器操作数的物理地址由16位的段寄存器值(二进制值)左移4位再加上段内偏移量。

指令存放在代码段CS中,指令在段内的偏移量为指令指针IP之值。

所以,指令的物理地址为:

16×

CS+IP(注意:

CS,IP为十进制值)。

32.简述8086最小方式下的主要总线操作。

(当总线主设备请求控制权时,通过HOLD请求,使8086CPU的HOLD信号变为高电平。

如果8086CPU响应请求,则输出信号HLDA有效,同时使8086CPU的地址总线,数据总线,BHE信号有关的总线控制信号和命令输出信号处于高阻状态。

33.简述80486同80386的主要区别。

(80486同80386的主要区别是:

(1)芯片内集成有一个指令和数据共用的8KB的4路组相连的高速缓冲存储器(Cache),由于访问Cache的速度远高于访问内存的速度,从而提高了系统的性能。

(2)芯片内集成有数字协处理器(FPU)——陛能增强的80387,FPU与CPU之间、以及Cache与CPU之间采用64位数据传输,大大加快了处理器的运行速度。

(3)在X86系列芯片中首次采用了RISC技术,降低了执行每条指令所需的时钟数,可达到12条指令/时钟周期。

(4)采用一种称为猝发式总线的技术,使CPU与内存在进行成组传送时实现高速数据交换。

34.简述8086微处理器在最小方式时,存储器读总线周期和I/O写总线周期在时序图上有关信号的区别。

(1)

信号等于“1”和“0”不同。

有效和

有效不同。

信号等于“0”和“1”不同。

(4)数据信号出现时间不同。

35.8086的复位信号是什么?

有效电平是什么?

当CPU复位后,寄存器和指令队列处于什么状态?

(8086的复位信号是输入8086CPU的1个控制信号,符号为RESET,高电平有效。

当RESET信号有效时,8086CPU处于初始化状态,此时,14个16位寄存器除CS为FFFH外,其他全部清零,指令队列为空。

五、简单分析设计题

3,分数:

36.分析下面程序段,试回答:

(1)该程序段是什么结构的程序;

(2)该程序段执行后,(DL)=______,屏幕上显示的字符是______。

BufferDB0CH

MOVAL,Buffer

CALLFARPTRSUBROUT

SUBROUTPROCFAR

CMPAL,10

JCK1

ADDAL,7

K1:

ADDAL,30H

MOVDL,AL

MOVAH,2

INT21H

RET

SUBROUTENDP

6.00)

填空项1:

__________________ 

(正确答案:

(1)此程序段的功能是调用子程序结构,在子程序中完成将AL中对应的字符(0~F)在屏幕上显示出来的操作。

(2)(DL)=43H,显示的字符为C。

37.DXX4DD80041570H

DYY4DD44708000H

MOVBX,WORDPTRDXX4

MOVAX,WORDPTRDXX4+2

CMPAX,WORDPTRDYY4+2

JLL2

JGDone

CMPBX,WORDPTRDYY4

JGEDone

L2:

MOVBX,WORDPTRDYY4

MOVAX,WORDPTRDYY4+2

Done:

试问:

(1)该程序段所完成的功能;

(2)该程序段执行后,(AX)=______,(BX)=______。

7.00)

(1)该程序段的功能是对两个4字节数据进行比较,选出其中大的数据存放在AX:

BX中。

(2)(AX)=8004H,(BX)=1570H)

38.MOVAX,1045H

MOVBX,A031H

MOVCX,A66BH

ANDAH,0F0H

ANDBL,0FH

ANDCX,0FF0H

ORCL,BL

ORCH,AH

MOVDX,CX

(1)上述程序段所完成的操作______。

(2)上述程序段执行后(DX)=______。

(1)此程序完成的操作为:

取AX中的最高4位数、CX中的中间8位数、AX中的最低4位数,组成一个新的16位数送入DX。

(2)该程序段执行后(DX)=1661H。

六、综合分析设计题

2,分数:

39.设计一个程序段,要求将AX和BX中的8位BCD数同CX和DX中的8位BCD数(AX和CX是最高有效寄存器)相加,运算以后的结果必须存入CX和DX中。

(BCD1DW?

?

BCD2DW?

BCD3DW?

MOVBCD1,BX;

把AX和BX

中BCD码放到BCD1开始的

存储单元中

MOVBCD1+2,AX

MOVBCD2,DX;

把CX和DX

中BCD码放到BCD2开始的

MOVBCD2+2,CX

MOVCX,4;

循环次数

MOVBX,0;

指针初值为0

CLC;

用到ADC指令,初始CF=0

LOP:

MOVAL,BYTEPTRBCD1[BX]

ADCAL,BYTEPTRBCD2[BX]

DAA;

对AL中BCD码调整

MOVBYTEPTRBCD3[BX],AL

INCBX

LOOPLOP

MOVDX,BCD3

MOVCX,BCD3+2

HLT)

[解析]为构成循环,把两个操作数先存入相应的存储单元BCD1和BCD2中,BCD3用于存放结果。

低位BCD码存放低地址存储单元,高位BCD码存放高地址存储单元。

多字节BCD码相加必须从低位开始,因此BX指针的初始值为0,每相加一个字节,指针加1,循环4次。

结果存于CX和DX中。

40.假设BX=54A3H,变量VALUE中存放的内容为68H,确定下列各条指令单独执行后BX=?

(1)XORBX,VADUE

(2)ORBX,VALUE

(3)ANDBX,00H

(4)SUBBX,VALUE

(5)XORBX,0FFH

(6)TESTBX,01H

(1)指令功能是将VALUE单元中的内容与BX中的内容进行“异或”运算,即

0068H?

54A3H=54CBH

因此BX=54CBH。

(2)指令功能是将VALUE单元中的内容与BX中的内容进行“或”运算,即

0068HV54A3H=54EBH

因此BX=54EBH。

(3)0000H∧54A3H=0000H,因此BX=0000H。

(4)54A3H-0068

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > PPT模板 > 商务科技

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2