ImageVerifierCode 换一换
格式:DOCX , 页数:31 ,大小:189.55KB ,
资源ID:14224418      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bingdoc.com/d-14224418.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数电仿真实验报告.docx)为本站会员(b****6)主动上传,冰点文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰点文库(发送邮件至service@bingdoc.com或直接QQ联系客服),我们立即给予删除!

数电仿真实验报告.docx

1、数电仿真实验报告实验一 :组合逻辑电路设计与分析一、 实验目的( 1) 掌握组合逻辑电路的特点;( 2) 利用组合逻辑转换仪对组合逻辑电路进行分析。二、实验原理组合逻辑电路是一种重要的数字逻辑电路:特点是任何时刻的输出仅仅取决于同一时刻的输入信号的取值组合。根据电路的特定功能,分析组合逻辑电路的过程。三、实验电路及步骤( 1) 利用逻辑转换仪对已知电路进行分析实验连接图如下:XLC1BAU1A U2A74LS136D 74LS04DU1C U2C74LS136D 74LS04DU1B U2B74LS136D 74LS04D真值表和逻辑表达式如下:(2) 根据要求利用逻辑转换仪进行逻辑电路分析。

2、问题的提出: 火灾报警器只有在烟感、 温感和紫外线三种不同类型的火灾探测器中两种或两种以上的探测器发出火灾探测信号时,报警系统才产生报警控制信号。四、 思考题( 1) 设计一个四人表决电路。如果3 人或者 3 人以上同意,则通过;反之,则被否决。用与非门实现。( 2)利用逻辑转换仪对下图所示逻辑电路进行分析U1AU2AXLC11274LS04D74LS00D7U1BU3BU3A3874LS04D74LS10D74LS10D4B5U1CU2B9A674LS04D74LS00D10五、实验体会1实验二:编码器、译码器电路仿真实验一、 实验目的( 1)掌握编码器、译码器的工作原理。( 2)常见编码器

3、、译码器的作用。二、 实验原理数字信号不仅可以用来表示数,还可以用来表示各种指令和信息。通过编码和译码来实现。( 1)编码是指在选定的一系列二进制数码中, 赋予每个二进制数码以某一固定含义。 能完成编码功能的电路统称为编码器。( 2)译码是编码的逆过程,将输入的每个二进制代码赋予的含义翻译出来,给出相应的输出信号。54321321054 63211111B A 1C B AI765432102 2 GEDDDDDDDDG GU2U1 74LS148D74LS138DOS 21076543210EG AAAYYYYYYYY5 46 7 9790 12 3451 11 11 111图 2-1 编码

4、器 74LS148D和译码器 74LS138D三、实验电路( 1) 8-3 线优先编码器实验电路图如下:2VDDA0GSEO5VJ1A2A15 V5 V5 V5 V5 VKey = 0U1J210D0A0911D1A1712D2A2613D31D4GS14Key = 12D5EO153D6J34D75EI74LS148DKey = 2J4Key = 3J5Key = 4J6Key = 5J9J7Key = SpaceKey = 6J8Key = 7利用九个单刀双掷开关切换 8 位信号输入端和选通输入端输入的高低电平状态。 利用 5个探测器观察 3 位信号输入端、选通输入端、优先标志输出信号的高

5、低电平状态。8-3 线优先编码器真值表如下:输入端 输出端EI Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 A2 A1 A0 GS E0( 2) 3-8 线译码器实验图如下:3VCC5VVCCY0Y1Y2Y3R1R2R31k1k 1k5 V5 V5 V5 VJ1124U1751AY015Key = Space2148BY193J23CY21310126Y3G1Y41112410G2AY5135G2BY6971114Y7Key = Space674LS138DJ30Y4Y5Y6Y7Key = Space5 V5 V5 V5 V利用三个单刀双掷开关切换二路输入端输入的高低电平的状态。利用 8

6、个探测器观察8 路输出端输出信号的高低电平状态。使能端G1接高电平, G2A 、 G2B 接低电平。3-8 译码器真值表如下:输入端输出端G1G2G2A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7AB四、思考题( 1)利用两块 8-3 线优先编码器 74LS148D 设计 16-4 线优先编码器, 然后仿真验证 16-4 线优先编码器的逻辑功能。4( 2)利用两块3-8 线译码器 74LS38D 设计 416 线译码器,然后仿真验证4 16 线译码的逻辑功能。五、实验体会5实验三:触发器带电路仿真实验一、 实验目的( 1) 掌握边沿触发器的逻辑功能;( 2) 逻辑不同边沿触发器逻辑功能之间的相互

7、切换。二、实验原理触发器是构成时序逻辑电路的基本逻辑单元,具有记忆、存储二进制信息的功能。从逻辑功能上将触发器分为 RS、D、 JK、T、 T等几种类型,对于逻辑功能的描述又真值表、波形图、特征方程等几种方法。边沿触发器指只在信号,进行状态转换,而其他时刻的输入信号的变集成触发器异步置位、复位功能。三、实验电路及步骤( 1)D 触发器仿真电路,接线图如图所示:VDD5VJ1Key = SpaceJ2Key = SpaceJ3Key = SpaceJ4Key = SpaceCP上升或下降沿到来时接收此刻的输入化对其没有影响的电路。XSC14U1AG1PRT251D1QB CDA31CLK1Q61

8、CLRX1174LS74D2.5 VV11kHz5 V6真值表如下(输入 1 表示高电平, 0 表示低电平;输出 1 表示灯亮, 0 表示灯灭):输入端 现态 次态CP CLR PR D Qn Qn+1分析结果:通过上述真值表, 我们可以看到, CLR和 PR两个端子的工作不受时钟脉冲的牵制, 二者为无效电平时,该触发器才实现正常的D 触发器功能,即 Q n 1D ,输出状态始终与脉冲上升沿到来前的瞬间D 的状态保持一致。通过示波器的观察,也可以证明这一点, CLR和PR为无效电平时, 次态 Q的变化始终在脉冲的上升沿处; 而由 CLR和 PR引起的变化却可以出现在任何时候,不必非在时钟变化之

9、处。在仿真中我发现, 当 CLR和 PR同时为低电平时, 输出信号是与D 保持一致的。 应该说,这种工作状态并不是我们所希望的。虽然于功能没影响, 但是 CLR和 PR同时为有效电平仍是不被允许的。(2) JK 触发器仿真电路图如图所示:VDD5VJ1Key = Space4U1AXSC1J21PRG351J1QT11CLKABCDKey = Space21K1Q6J31CLRX11574LS112DKey = Space2.5 VJ4Key = SpaceJ5V11kHzKey = Space5 V7真值表如下:CP CLR PR J K Qn Qn+1分析结果:通过上述真值表, 我们可以看

10、到, CLR和 PR两个端子的工作不受时钟脉冲的牵制, 当二者为无效电平时,该触发器才实现正常的JK 触发器功能,即 Q n 1JQ nK Qn ,输出状态始终与脉冲下降沿到来前的瞬间J、K 及 Q n 的状态相关。通过示波器的观察,也可以证明,当JK 触发器在正常实现其功能时,次态Q的变化始终在脉冲的下降沿处, 而由 CLR和 PR引起的变化却可以出现在任何时候,不必非在时钟变化之处,二者的控制是异步的。在仿真中我发现,当 CLR和 PR同时为低电平时,输出信号为1。应该说,这种工作状态也不是我们所希望的。虽然影响不会影响到JK 触发器的功能,但是CLR和 PR还是不要同时为有效电平的好。四

11、、思考题由于 D触发器器方便, JK 触发器功能最完善,怎样将JK 触发器和 D 触发器分别转换为T 触发器。五、实验体会8实验四:计数器电路仿真实验一、实验目的( 1)了解计数器的日常应用和分类。( 2)熟悉集成计数器逻辑功能和其各控制端作用。( 3)掌握计数器的使用方法。二、实验原理统计输入脉冲个数的过程叫计数。能够完成计数工作的电路称做计数器。计数器的基本功能是统计时钟脉冲的个数,即实现技术操作,也可由于分频、定时、产生节拍脉冲等。二进制计数器是构成其他计数器的基础。74LS161D 是常见的二进制加法同步计数器,74LS191D 是常见的二进制加/减同步计数器。若一计数器的计数长度(模

12、)为10,则该计数器称为十进制计数器。三、实验电路及步骤( 1) 74LS161D 构成的二进制加法同步计数器,电路图如下:VCCU15V314 Ln1AQABusJ14BQB13 Ln25CQC12 Ln36DQD11 Ln4Key = A7ENPRCO15U210ENTJ29LOADBus1CLRXLA12CLKDCD_HEXLn1 1Ln2Key = BLn3J374LS161DLn44321nnnnKey = CLLLLBusJ4X1 2.5 VKey = DFC Q TV11kHz5 VGND该电路采用总线方式进行连接利用 J14 四个单刀双掷开关可切换 74LS161D 第 7、

13、10、 9、 1 脚输入的高低电平状态。74LS161D 第 3、 4、 5、 6 脚同时接高电平,第 15 脚接探测器。 V1 为时钟信号,利用逻辑分析仪观察四位二进制输出端,进位端和时钟信号端的波形。9利用 J1 、J2、J3、J4 四个单刀双掷开关进行切换, 同时观察数码管 U2 的输出信号,实验表明, 当 LOAD端和 CLR端为高电平时, 数码管依次显示 0 9A F。观察探测器 X1,发现当该计数器记满时,探测器 X1 亮,表明进位输出端有进位且高电平有效。逻辑分析观察仪的结果如图 5-2 ,它的 6 9 端子依次对应 161 上的 QA QD四个端子。可以看出,以 6 端为最低位、 9 端为最高位的四位二进制数的变化恰是由 00001111的依次递增。其结果与表给定的功能是相吻合的。改变时钟信号 V1 的幅度,若减小得过多, 则数码管和逻辑分析仪显示将没有结果,因为电平太低而不能产生有效的脉冲;若增大时钟信号 V1 的频率,数码管上显示的数字的的循环频率加大,逻辑分析仪若不作调整,其上 6 9 端子上的波形变化将变慢。(2) 2.74LS191D 构成的二进制加 / 减同步计数器实验步骤四、实验体会10

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2