用VHDL设计多功能信号发生器.docx

上传人:b****1 文档编号:10694266 上传时间:2023-05-27 格式:DOCX 页数:14 大小:150.04KB
下载 相关 举报
用VHDL设计多功能信号发生器.docx_第1页
第1页 / 共14页
用VHDL设计多功能信号发生器.docx_第2页
第2页 / 共14页
用VHDL设计多功能信号发生器.docx_第3页
第3页 / 共14页
用VHDL设计多功能信号发生器.docx_第4页
第4页 / 共14页
用VHDL设计多功能信号发生器.docx_第5页
第5页 / 共14页
用VHDL设计多功能信号发生器.docx_第6页
第6页 / 共14页
用VHDL设计多功能信号发生器.docx_第7页
第7页 / 共14页
用VHDL设计多功能信号发生器.docx_第8页
第8页 / 共14页
用VHDL设计多功能信号发生器.docx_第9页
第9页 / 共14页
用VHDL设计多功能信号发生器.docx_第10页
第10页 / 共14页
用VHDL设计多功能信号发生器.docx_第11页
第11页 / 共14页
用VHDL设计多功能信号发生器.docx_第12页
第12页 / 共14页
用VHDL设计多功能信号发生器.docx_第13页
第13页 / 共14页
用VHDL设计多功能信号发生器.docx_第14页
第14页 / 共14页
亲,该文档总共14页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

用VHDL设计多功能信号发生器.docx

《用VHDL设计多功能信号发生器.docx》由会员分享,可在线阅读,更多相关《用VHDL设计多功能信号发生器.docx(14页珍藏版)》请在冰点文库上搜索。

用VHDL设计多功能信号发生器.docx

用VHDL设计多功能信号发生器

实验二用VHDL设计多功能信号发生器

一、实验目的

1掌握运用quartusⅡ软件仿真

2,熟练运用VHDL语言编程

二、实验要求

    基于《VHDL语言》,通过给定的仪器(EDA6000试验箱)设计一个多功能信号发生器,要求:

(1)能产生周期性正弦波、方波、三角波、锯齿波以及用户自己编辑的特定波形(选作);

 

(2)输出信号的频率范围为100Hz~200KHz,且输出频率可以调节;

(3)具有显示输出波形、频率的功能。

(选作)

系统顶层框图

8位数据

 

 

在原理框图中,正(余)弦查找表由ROM构成,内部存有一个完整周期正(余)弦波的数字幅度信息,每个查找表的地址对应正(余)弦波幅度信号,同时输出到数模转换器(DAC)输入端,DAC输出的模拟信号经过低通滤波器(LPF),可以得到一个频谱纯净的正(余)弦波。

三、实验原理

         用VHDL语言结合原理图设计实现一个函数信号发生器,输出正弦波、方波和三角波三种波形。

将频率控制、分频、三角波、正弦波、方波发生邓各个模块分别用VHDL语言编程为一个子程序,并把每一个模块转换成图形文件,然后在原理图编辑框调用这些图形模块,连接电路如上图系统顶层框图所示。

通过按键1到按键8控制频率调节f〔7...0〕,用按键6、按键7、按键8控制dlt、sin、sqr波形选通,最后把八位输出接DAC0832通过D/A转换,从示波器上就能看到波形输出。

按下不同的按键输出不同的波形及频率。

  

(1)数控分频器模块

  在时钟的作用下,通过预置分频数DIN,来改变输出频率。

假如分频系数为N,波形存储模块存储一个周期的波形,实验里按照一个周期波形采样64个点存储在波形存储模块里。

则输出频率

(2).数据存储模块(存储波形数据)

  数据存储模块主要存的是正弦波、三角波、锯齿波等一个周期的采样点。

三角波模块可设计一个可逆计数器实现,设计时设置一变量作为工作状态标志,在此变量为0时,当检测到时钟的上升沿进行加同一个数操作;为1时,进行减同一个数操作。

DA转换采用的DA0832,输入有8个数据端,范围是0到255;而且设置64个时钟周期为一个三角波周期,所有每次加、减为8.

锯齿波的存储数据与三角波类似。

方波可以通过交替输出全0和全1,并给以32个周期的延时来实现。

正弦波:

要通过波形变换实现把

变换成

的形式进行采样,然后变换成8位二进制码,存储在波形存储器里。

(3)数据选择器模块

在波形开关的控制下,选择相应的波形输出。

可以用3个按键来控制波形选择

  (4).LED显示模块(选作)

  LED显示模块主要是完成频率控制字的显示,由于本次实验采用八位的由键盘输入的频率控制字,累计寻址,读取8位地址长度256点的一个周期波形的数字幅度信息,所以频率控制字控制着频率的大小,而恰好此时的频率控制字就是系统输出波形的频率,所以,LED显示的也是波形的频率。

此模块主要的功能是将外部键盘的8位二进制数转换成三位BCD码。

四、实验步骤

1建立.hex文件

2、定制LPM_ROM原件,生成的的ROM文件data_rom.vhd如下

LIBRARYieee;

USEieee.std_logic_1164.all;

entitysindatais

port(address:

instd_logic_vector(5downto0);

inclock:

instd_logic;

q:

outstd_logic_vector(7downto0);

endsindata;

architecturesynofsindatais

signalsub_wire0:

std_logic_vector(7downto0);

component1pm_rom

generic(1pm_width:

natural;

1pm_widthid:

natural;

1pm_address_control:

string;

1pm_outdata:

string;

1pm_file:

string);

port(address:

instd_logic_vector(5downto0);

inclock:

instd_logic;

q:

outstd_logic_vector(7downto0));

endcomponent;

begin

q<=sub_wire0(7downto0);

1pm_rom_component:

1pm_rom

genericmap(lpm_width=>8,lpm_widthad=>6,

lpm_address_comtrol=>"registered",lpm_outdata=>"unregistered",

lpm_file=>"D:

/SIN_G/DATA/sin_data.mif")

portmap(address=>address,inclock=>inclock,q=>sub_wire0);

endsyn;

3、顶层设计

正弦波信号发生器顶层设计源程序:

libraryieee;

useieee.std_logic_1164.all;

useieee.std_logic_unsigned.all;

entitysingtis

port(clk:

instd_logic;

dout:

outstd_logic_vector(7downto0));

end;

architecturedaccofsingtis

componentsindata

port(address:

instd_logic_vector(5downto0);

inclock:

instd_logic;

q:

outstd_logic_vector(7downto0));

endconponent;

signalq1:

std_logic_vector(5downto0);

begin

process(clk)

begin

ifclk'eventandclk='1'thenq1<=q1+1;

endif

endprocess;

u1:

sindataportmap(address=>q1,q=>dout,inclock=>clk);

end;

方波信号发生器顶层设计文件

LIBRARYIEEE;

USEIEEE.STD_LOGIC_1164.ALL;

USEIEEE.STD_LOGIC_UNSIGNED.ALL;

ENTITYSIGIS

PORT(CLK:

INSTD_LOGIC;

SINOUT:

OUTSTD_LOGIC_VECTOR(7TO0));

END;

ARCHITECTUREONEOFSIGIS

SIGNALMSIN:

INTEGERRANGE0TO60;

BEGIN

PROCESS(CLK)

VARIABLEVSIN:

INTEGERRANGE0TO60;

BEGIN

IFCLK'EVENTANDCLK='1'THENIFVSIN=60THENVSIN:

=0;

ELSEVSIN:

=VSIN+1;

ENDIF;

ENDIF;

MSIN<=VSIN;

ENDPROCESS;

PROCESS(MSIN)

BEGIN

CASEMSINIS

WHEN0=>SINOUT<="01111110";

WHEN1=>SINOUT<="";

WHEN2=>SINOUT<="";

WHEN3=>SINOUT<="";

WHEN4=>SINOUT<="";

WHEN5=>SINOUT<="";

WHEN6=>SINOUT<="";

WHEN7=>SINOUT<="";

WHEN8=>SINOUT<="";

WHEN9=>SINOUT<="";

WHEN10=>SINOUT<="";

WHEN11=>SINOUT<="";

WHEN12=>SINOUT<="";

WHEN13=>SINOUT<="";

WHEN14=>SINOUT<="";

WHEN15=>SINOUT<="";

WHEN16=>SINOUT<="";

WHEN17=>SINOUT<="";

WHEN18=>SINOUT<="";

WHEN19=>SINOUT<="";

WHEN20=>SINOUT<="";

WHEN21=>SINOUT<="";

WHEN22=>SINOUT<="";

WHEN23=>SINOUT<="";

WHEN24=>SINOUT<="";

WHEN25=>SINOUT<="";

WHEN26=>SINOUT<="";

WHEN27=>SINOUT<="";

WHEN28=>SINOUT<="";

WHEN29=>SINOUT<="";

WHEN30=>SINOUT<="01111110";

WHEN31=>SINOUT<="01110001";

WHEN32=>SINOUT<="01100100";

WHEN33=>SINOUT<="01010111";

WHEN34=>SINOUT<="01001011";

WHEN35=>SINOUT<="00111111";

WHEN36=>SINOUT<="00110100";

WHEN37=>SINOUT<="00101010";

WHEN38=>SINOUT<="00100000";

WHEN39=>SINOUT<="00011000";

WHEN40=>SINOUT<="00010001";

WHEN41=>SINOUT<="00001011";

WHEN42=>SINOUT<="00000110";

WHEN43=>SINOUT<="00000011";

WHEN44=>SINOUT<="00000001";

WHEN45=>SINOUT<="00000000";

WHEN46=>SINOUT<="00000001";

WHEN47=>SINOUT<="00000011";

WHEN48=>SINOUT<="00000110";

WHEN49=>SINOUT<="00001011";

WHEN50=>SINOUT<="00010001";

WHEN51=>SINOUT<="00011000";

WHEN52=>SINOUT<="00100000";

WHEN53=>SINOUT<="00101010";

WHEN54=>SINOUT<="00110100";

WHEN55=>SINOUT<="00111111";

WHEN56=>SINOUT<="01001011";

WHEN57=>SINOUT<="01010111";

WHEN58=>SINOUT<="01100100";

WHEN59=>SINOUT<="01110001";

WHEN60=>SINOUT<="01111110";

WHENOTHERS=>NULL;

ENDCASE;

ENDPROCESS;

END;

三角波顶层文件设计

LIBRARYIEEE;

USEIEEE.STD_LOGIC_1164.ALL;

USEIEEE.STD_LOGIC_UNSIGNED.ALL;

ENTITYTRIGONIS

PORT(CLK:

INSTD_LOGIC;

TRIOUT:

OUTSTD_LOGIC_VECTOR(7DOWNTO0));

END;

ARCHITECTUREONEOFTRIGONIS

BEGIN

PROCESS(CLK)

VARIABLEPD:

STD_LOGIC;

VARIABLETGE:

STD_LOGIC_VECTOR(7DOWNTO0);

BEGIN

IFCLK'EVENTANDCLK='1'THEN

IFPD='0'THEN

IFTGE=""THENTGE:

="";PD:

='1';

ELSETGE:

=TGE+17;

ENDIF;

ELSE

IFTGE="00010001"THENTGE:

="00000000";PD:

='0';

ELSETGE:

=TGE-17;

ENDIF;

ENDIF;

ENDIF;

TRIOUT<=TGE;

ENDPROCESS;

END;

波形选择源文件

LIBRARYIEEE;

USEIEEE.STD_LOGIC_1164.ALL;

USEIEEE.STD_LOGIC_UNSIGNED.ALL;

ENTITYSELECTEIS

PORT(SELIN:

INSTD_LOGIC_VECTOR(2DOWNTO0);

ADDIN:

INSTD_LOGIC_VECTOR(5DOWNTO0);

SININ,TRIIN,SQUIN:

INSTD_LOGIC_VECTOR(7DOWNTO0);

RI:

OUTSTD_LOGIC;

QADD:

BUFFERSTD_LOGIC_VECTOR(5DOWNTO0);

Q:

BUFFERSTD_LOGIC_VECTOR(7DOWNTO0));

END;

ARCHITECTUREONEOFSELECTEIS

BEGIN

PROCESS(SELIN)

VARIABLERI1:

STD_LOGIC;

VARIABLEX:

STD_LOGIC_VECTOR(8DOWNTO0);

VARIABLEY:

STD_LOGIC_VECTOR(9DOWNTO0);

BEGIN

CASESELINIS

WHEN"000"=>Q<=SININ;RI1:

='1';QADD<="ZZZZZZ";

WHEN"001"=>Q<=TRIIN;RI1:

='1';QADD<="ZZZZZZ";

WHEN"010"=>Q<=SQUIN;RI1:

='1';QADD<="ZZZZZZ";

WHEN"011"=>QADD<=ADDIN;RI1:

='0';Q<="ZZZZZZZZ";

WHEN"100"=>X:

='0'&SININ+TRIIN;Q<=X(8DOWNTO1);RI1:

='1';QADD<="ZZZZZZ";

WHEN"101"=>X:

='0'&SININ+SQUIN;Q<=X(8DOWNTO1);RI1:

='1';QADD<="ZZZZZZ";

WHEN"110"=>X:

='0'&TRIIN+SQUIN;Q<=X(8DOWNTO1);RI1:

='1';QADD<="ZZZZZZ";

WHEN"111"=>X:

='0'&TRIIN+SININ;Y:

='0'&X+SQUIN;Q<=Y(9DOWNTO2);

RI1:

='1';QADD<="ZZZZZZ";

WHENOTHERS=>NULL;

ENDCASE;

RI<=RI1;

ENDPROCESS;

END;

4、全程编译并进行仿真仿真结果如下

(1)正弦波

仿真波形图如图12所示:

图12

FRCT:

相位控制端;

CLK:

时钟输入;

SINOUT:

正弦波输出;

VSIN:

正弦波地址寄存器;

(2)方波

仿真波形图如图13所示:

图13

CLK:

时钟输入;

FRCT:

相位控制端;

SQUOUT:

方波输出;

(3)三角波

仿真波形图如图14所示:

图14

CLK:

时钟输入;

FRCT:

相位控制端;

TRIOUT:

三角波输出;

(4)任意波形的地址

仿真波形图如图15所示:

图15

FRCT:

相位控制端;

CLK:

时钟输入;

ADDOUT:

地址输出;

(5)波形选择

仿真波形图如图16所示:

图16

RI:

RAM的读数控制端;

SELIN:

波形选择输入端(0:

正弦波;1:

三角波;2:

方波;3:

任意波地址;4:

三角波和正弦波的叠加;5:

方波和正弦波的叠加;6:

方波和三角波的叠加;7:

三种波形的叠加)

ADDIN:

地址输入端;

SININ:

正弦波输入端;

TRIIN:

三角波输入端;

SQUIN:

方波输入端;

QADD:

地址输出端;

Q:

波形选择输出端;

五、参考文献

1、科学出版社《EDA技术使用教程》潘松、黄继业主编

2、成都电子科技大学出版社《电子设计自动化(EDA)教程》王锁萍编

3、电子工业出版社《VHDL数字电路设计教程》乔庐峰等译

4、电子工业出版社《基于quartusⅡ的数字系统VeriogHDL设计实例讲解》周润编

5、成都电子科技大学出版社《VHDL实用教程》潘松、王国栋主编

  

 

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 工作范文 > 其它

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2