十六进制7段数码显示译码器设计实验报告Word下载.docx
《十六进制7段数码显示译码器设计实验报告Word下载.docx》由会员分享,可在线阅读,更多相关《十六进制7段数码显示译码器设计实验报告Word下载.docx(13页珍藏版)》请在冰点文库上搜索。
实验内容1:
将设计好的译码器程序在上进行编辑、编译、综合、适配、仿真,给出其所有信号的时序仿真波形。
实验步骤:
步骤1:
新建一个文件夹击打开文件;
步骤2:
编写源程序并保存
步骤3:
新建一个工程及进行工程设置
步骤4:
调试程序至无误;
步骤5:
接着新建一个文件及展出仿真波形设置
步骤6:
输入数据并输出结果(时序仿真图)
步骤7:
设置好这个模式
步骤8:
生成原理图
步骤9:
引脚锁定及源代码
;
1164;
7S
(A(30);
7(60));
;
(A)
A
"
0000"
=>
7S<
="
0111111"
0001"
0000110"
0010"
1011011"
0011"
1001111"
0100"
1100110"
0101"
1101101"
0110"
1111101"
0111"
0000111"
1000"
1111111"
1001"
1101111"
1010"
1110111"
1011"
1111100"
1100"
0111001"
1101"
1011110"
1110"
1111001"
1111"
1110001"
=>
实验内容二:
1、硬件测试。
程序不一样,其他步骤相同操作
4B
(;
(30);
);
4B;
()
'
0'
(>
'
);
1'
1;
<
='
2、时序仿真波形:
3、原理图:
实验内容三:
1、源代码:
(000;
(60);
0);
1
((30);
(60));
u14B(>
0,>
>
0);
u27S(>
(计数器和译码器连接电路的顶层文件原理图)
注意:
运用实验三,调用实验一和实验二的原理图得计数器和译码器连接电路的顶层文件原理图
在引脚锁定及硬件测试。
建议选48系统的实验电路模式6(参考附录图6),用数码8显示译码输出(4640),键8、键7、键6和键5四位控制输入,硬件验证译码器的工作性能。
提示1:
目标器件选择7000S系列的712884-15。
提示2:
引脚锁定除了参考第5章第2节内容外,具体引脚编号选定应参考“实验附注资料附注3:
万能接插口与结构图信号/与芯片引脚对照表”的“712884”栏目。
提示3:
选实验电路模式6,参考“实验附注资料附注2:
实验电路结构图”的“附图2-8实验电路结构图.6”栏目。
实验心得及个人心得:
通过本次实验,对有了进一步的学习和认识,对也有了深入了解。
学会了7段数码显示译码器的硬件设计,学习了的语句应用及多层次设计方法。
在设计顶层文件时,最有深刻体会,自己在不知道弄错了多少次和请教过别人多次,在终于知道顶层文件怎样生成的所以我们应该学会认真分析程序,弄清实验原理,做实验时耐心、认真,遇到问题争取自己解决。
认真总结实验,分析波形,完成实验报告。
特别经过一个学期的学习,我并不说我完全懂得技术,我知道在程序方面还有很多要学习的,对于,我都还懂得一些必要的语法和程序。
这门课程锻炼了我读程序的能力和分析语法用法的能力,为我将来学更高级的语言打下了基础,很多语言都是有相通的地方,只是有些用法不太一样而已。
但我学到了运用这个软件,并靠自己慢慢去摸索,慢慢研究。
能多学一些软件就多学一些,毕竟不知道将来的路怎样发展。
虽然老师说这门课程出来后用处不大,但我觉得锻炼了自我学能力和分析问题、解决问题的能力。