完整版数字电路试题汇总.docx

上传人:b****6 文档编号:12956908 上传时间:2023-06-09 格式:DOCX 页数:18 大小:98.65KB
下载 相关 举报
完整版数字电路试题汇总.docx_第1页
第1页 / 共18页
完整版数字电路试题汇总.docx_第2页
第2页 / 共18页
完整版数字电路试题汇总.docx_第3页
第3页 / 共18页
完整版数字电路试题汇总.docx_第4页
第4页 / 共18页
完整版数字电路试题汇总.docx_第5页
第5页 / 共18页
完整版数字电路试题汇总.docx_第6页
第6页 / 共18页
完整版数字电路试题汇总.docx_第7页
第7页 / 共18页
完整版数字电路试题汇总.docx_第8页
第8页 / 共18页
完整版数字电路试题汇总.docx_第9页
第9页 / 共18页
完整版数字电路试题汇总.docx_第10页
第10页 / 共18页
完整版数字电路试题汇总.docx_第11页
第11页 / 共18页
完整版数字电路试题汇总.docx_第12页
第12页 / 共18页
完整版数字电路试题汇总.docx_第13页
第13页 / 共18页
完整版数字电路试题汇总.docx_第14页
第14页 / 共18页
完整版数字电路试题汇总.docx_第15页
第15页 / 共18页
完整版数字电路试题汇总.docx_第16页
第16页 / 共18页
完整版数字电路试题汇总.docx_第17页
第17页 / 共18页
完整版数字电路试题汇总.docx_第18页
第18页 / 共18页
亲,该文档总共18页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

完整版数字电路试题汇总.docx

《完整版数字电路试题汇总.docx》由会员分享,可在线阅读,更多相关《完整版数字电路试题汇总.docx(18页珍藏版)》请在冰点文库上搜索。

完整版数字电路试题汇总.docx

完整版数字电路试题汇总

逻辑门电路(158)

 

一、填空题3。

1

4.3。

1。

1。

与门是反向逻辑门.(×)

2.或非门是反向逻辑门.(

√)

3.当一个逻辑门被禁止时,它被激活,允许将一个信号传到输出端.(×)

4.当一个二输入与门被一个输入端的逻辑0信号禁止时,它的另一个输入端将成为无关输入。

(√)

5.逻辑门对与门而言是一个

禁止信号

6.逻辑门对与门而言是一个

使能信号

7.对于一个二输入或非门而言,如果A=0,B=1,则输出电平应该是输入

逻辑0

8.数字电路中的三极管在()区只是一种过渡状态。

放大区

9。

影响二极管开关速度的主要因素是由于()时间的存在。

PN结内部结电容

10.正逻辑或门可以是负逻辑()门电路.

11。

在数字电路中,晶体三极管工作在()状态。

开关

12。

正逻辑的约定是高电平为0,低电平为1。

(×)

13.用双极性三极管组成开关电路其饱和工作状态的条件是(A)。

A。

B.

C.

D。

14.在数字电路中,高电平代表逻辑“1”状态,低电平代表逻辑“0"状态。

(×)

15.与条件语句中至少需要()个条件。

2

16.或条件语句中至少需要()个条件。

2

17.4输入与门有()种可能的输入状态组合。

16

18.对于5输入与门,其真值表有()行.32

19.与门使用矩形符号表示时,其标志符是()。

&

20.对于4输入或门而言,有()种可能的输入状态组合.16

21.5输入或门的真值表有()列。

5

22.或门使用矩形符号表示时,其标志符是()。

≥1

23.非门有()个输入.1

24.非门使用矩形符号表示时,其标志符是().1

25.与逻辑门相关的两种错误是()。

开路或短路

26.IC中常见的内部错误是()。

开路

27。

如果向与非门输入数字波形,则什么情况下输出为低电平?

答案:

当所有输入都是高电平时,与非门输出为低电平。

28.对于5输入的与非门,有()种可能的输入状态组合。

32

29.对于4输入与非门,其真值表有()列。

5

30。

对于8输入与非门,所有可能的输入状态组合有()组输入状态能够输出低电平.一组

31.什么情况下或非门的输出为逻辑低电平?

答案:

只要有一个或多个输入为高电平,则或非门输出为低电平

32。

对于4输入的或非门,有()种可能的输入状态组合。

16

33。

对于5输入与或非门,其真值表有()行。

32

34.如果向或非门输入数字波形,则什么情况下输出为低电平?

答案:

任有一个输入波形为高电平时,或非门输出为低电平。

35.或门和非门应该如何连接才能搭建出或非门?

答案:

把或非门的输出端接到非门的输入端

36。

如何正确连接未使用的与非门输入?

答案:

通过上拉电阻将未使用的与非门输入接到VCC.

37.如何正确连接未使用的或非门输入?

答案:

将未使用的或非门输入接到地。

38.什么是“上拉"电阻?

答案:

上拉电阻是将某点与VCC连接起来的电阻,它使得该点为高电平。

39。

IC门中较常见的是()。

开路

40.TTL或非门和或门相比,两者开路输入导致的输出不同。

(√)

41.与非门输入短路到地时,会对其输出产生何种影响?

答案与非门输入短路到地时,输出总是高电平。

42.或非门输入短路到地时,会对其输出产生何种影响?

答案:

输出取决于其它输入。

43.或非门输入直接连接到

时,会对其输出产生何种影响?

答案:

输出总是低电平.

44.满足()时,与非门输出为低电平。

所有输入都是高电平

45.满足(D)时,或非门输出为低电平。

A.一个输入为高电平

B.所有输入都是低电平

C。

多于一个输入的是高电平

D。

A和C都对

46.执行求补运算的逻辑电路是(D).

A。

与非门B.或非门C。

反相器D。

以上答案都正确

47.什么情况下异或门的输出为1?

当两个输入不同时,异或门输出为1.

48.在逻辑运算规则上,异或门和或门有什么区别?

当两个输入为1时,异或门输出为0.

49.异或门矩形符号中的标准标志符为“=1”,说明其意义?

“=1”表示异或运算需要且只需要一个输入为1,才能使输出为1。

50.当异或门的两个输入门都是1(高电平)时,可以判决其输出的唯一状态(√).

51.如何将异或门用作反相器?

将其一个输入端接高电平,另一个输入端接反相的信号。

 

52.什么情况下异或非门的输出为低电平?

当两个输入不同时,异或非门输出为0。

53.在逻辑运算规则上,异或非门和或非门有什么区别?

当两个输入为1时,异或非门输出为1.

54.异或非门矩形符号的标准标志为小三角形,说明其意义。

小三角形表示输出断言状态为0.

55.当异或非门的两个输入门都是高电平时,可以判决其输出的唯一状态(×)。

56.如何将异或非门用作反相器?

将其一个输入端接低电平,另一个输入端接反相的信号。

57.与或电路中有()个或门。

1

58.与或电路中有()个与门。

任意多个.

59.对于两个2输入与门构成的与或逻辑,其输入为A=1,B=0,C=1,D=1,求其输出?

与或输出为

60.逻辑门的功耗取决于什么?

功耗取决于直流电源电压和直流供电电流。

61.异或门的等效逻辑电路包含(B).

A.两个或门、一个与门和两个非门

B。

两个与门、一个或门和两个非门

C。

两个与门和一个或门

D。

两个或门和一个与门

62.异或运算对应的逻辑符号是().

63.TTL器件中应用了()类型的晶体管.双极型

64.标准TTL门输出端可线与。

(×)

65.哪种类型的数字器件特点为中到高的速度、低成本和良好的驱动能力。

()TTL

66.74LS00中的LS指什么?

3。

2

1。

使用CMOS门时,多余的输入端不能()。

悬空

2.如果CMOS反相器的电源电压是

,则反相器的门槛电压为()。

3.已知CMOS与非门CD4011的部分静态参数为:

,试求该与门的噪声容限。

解答:

根据噪声容限的定义,易得出输入高电平噪声容限

输入低电平噪声容限

4.CMOS反相器的关门电平提高时,将使其低电平的噪声容限()。

提高

5.CMOS器件的主要优点是()。

静态功耗极小

6.CMOS传输门不但可以传送数字信号,还可以传送()信号。

连续变化的模拟信号

7.一般CMOS门的输出端()直接相连,实现线与。

不能

8.CMOS器件中应用了()类型的晶体管。

单极性

9.驱动门和负载门之间总是要用到专门的接口电路。

(×)

10.当输出为低(

)时,逻辑门()电流。

灌入

11.若扇出(低或高)过载,则逻辑门无法正常工作。

(√)

12.哪种类型的数字器件具有高集成度和低功耗的特点。

CMOS

13.肖特基TTL器件可比标准TTL器件工作于更高的时钟速度。

(√)

14.某些CMOS集成电路和TTL兼容。

(√)

15.标准的习惯电流方向总是指向门的输出或输入引脚。

(√)

16.符号

表示(C)

A.门的高电平输出电压

B.门的低电平输出电压

C。

门的高电平输入电压

D.门的低电平输入电压

17.一个逻辑门输出能够可靠驱动的最大输入数称为(C)

A。

噪声免疫力B。

噪声容限

C。

扇出D.扇入

18.定义三态。

答案:

集成电路输出端应用三态:

逻辑0、逻辑1、高阻态

19.定义总线争用。

答案:

总线同时允许多个器件工作时引起的总线无效状态。

20.说明数字系统中总线收发器的用途。

允许在两个数据总线之间实现异步双向传输的器件。

 

 

3。

3

1.TTL逻辑门的逻辑0的典型电压范围限制是(B)。

A.0~0。

2VB.0~2V

C。

0~0.4VD.0~5V

2。

与MOS逻辑系列相比,TTL逻辑系列相比的主要优点之一是(A)。

A。

高速B。

高集成度

C。

低功耗D.高稳定性

3。

与TTL逻辑系列相比,MOS逻辑系列相比的主要优点之一是(B)。

A.高速B.高集成度

C。

低功耗D.高稳定性

4.悬空输入(D)。

A.将使能逻辑门B.将禁止逻辑门

C.使TTL逻辑门动作将其作为低电平输入来动作

D.使TTL逻辑门动作将其作为高电平输入来动作

5。

或门上的未输入引脚可以通过一个上拉电阻固定在高电平上,以使能该逻辑门(×)。

6.与非门上的未输入引脚可以通过一个上拉电阻固定在高电平上,以使能该逻辑门(√)。

7.下面哪一种测试仪器最适合将逻辑脉冲注入到电路中(B)。

A.逻辑探针B。

逻辑脉冲发生器

C。

扩展接线柱D。

测试监视器接线柱

8.下面哪一种测试仪器最适合用于检测电路中的逻辑电平、脉冲信号和失效的导线(A).

A。

逻辑探针B.逻辑脉冲发生器

C。

扩展接线柱D.测试监视器接线柱

9.造成图3.64所示电路故障的原因可能是(注意标出的逻辑电平,它们是从实际电路中测出的)(D)。

A.逻辑门1A的引脚2在内部被短路到地

B。

逻辑门1A的引脚2在内部被短路到

C。

逻辑门1A的引脚1在内部被断开

D。

逻辑门2的引脚2在内部被断开

10.造成图3。

64所示电路故障的原因可能是(注意标出的逻辑电平)(C).

A.逻辑门1B的引脚4被短路到地

B。

逻辑门2的引脚3被短路到地

C。

逻辑门2的引脚3被短路到

D。

逻辑门1A的引脚1处于悬空状态

11.CMOS电路的静态功耗比TTL电路的静态功耗()。

12.提高阈值的目的是()。

为了提高低电平噪声容限.

13.若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应(A)连接。

A.A或B中有一个接1

B。

A或B中有一个接0

C.A和B并联使用

D.不能实现

14.已知某TTL门电路的部分参数为:

最高输出高电平

最大输出低电平

,开门电平

关门电平

,则其高电平噪声容限

()。

0.7V

15.TTL与非门为拉电流负载时,其输入为电平。

16.TTL门电路采用推拉式输出结构,其主要优点是.有效地降低了输出级的静态功耗,并提高了驱动负载的能力。

17.对于TTL与非门,下列说法属于逻辑“0"的是(A)。

A.输入端接0。

8V的电源B。

输入端悬空

C.输入端通过10K电阻接地D.输入端接同类与非门输出高的电平

18.某TTL与非门的输入高低电平的额定值分别为3V和0。

3V,已知高低电平的噪声容限为1.2V和0.8V.则其开门电平

为。

1.8V

19.TTL门电路已经处于满负载运行的连接,如果此时输出端再多接一个10K电阻接地,电平的影响将是。

使输出高电平降低

20.TTL与非门的灌电流负载发生在输出电平情况下,负载电路越大,则输出电平越低.低电平

21.找出下列描述中正确的结论是(A)。

A.CMOS门电路的静态功耗是0B.多个OC门不可以实现线与链接

C。

TTL门电路的电源电压可取6VD。

最小项是包含变量最少的项

22.。

TTL门电路输出高电平

及输出低电平

的典型值是(C).

A。

5V和1.4VB.3.6V和0。

35VC。

3.6V和0.8VD。

5V和0。

8V

23。

已知TTL与非门的四个参数:

则差值

称为,

称为。

输入低电平噪声容限

输入高电平噪声容限

24.用标准TTL门电路直接驱动CMOS门电路时,不能满足正常工作条件的是(A)。

A.

B。

C。

D.

25.25。

用标准TTL门电路直接驱动CMOS门电路时,不能满足正常工作条件的是(D).

A.

B.

C。

D.

26.对TTL门电路要实现正常逻辑功能,正确的说法是(D)

A.与非门应将空闲引脚接地B.与非门应将空闲引脚通过电阻接地

C。

与门、与非门应将空闲引脚接地D.与非门应将空闲引脚接VCC

27。

对TTL门电路要实现正常逻辑功能,正确的说法是(C)

A。

或门,或非门应将空闲引脚浮空B。

或门应将空闲引脚通过电阻接VCC

C。

或门,或非门应将空闲引脚接地D.或门,或非门应将空闲引脚接VCC

28.三态门输出高阻状态时,不正确的说法(C).

A。

用电压表测量指针不动B.相当于悬空C。

电压不高不低D.测量电阻指针不动

29。

以下电路中可以实现“线与”功能的有C。

A.与非门B。

三态输出门C.集电极开路门D.基极开路门

30.以下电路中常用于总线应用的有A。

A。

TSL门B。

OC门C。

漏极开路门D。

CMOS与非门

31.逻辑表达式Y=AB可以用C实现。

A.正或门B.正非门C.正与门D.负与门

32.TTL电路在正逻辑系统中,以下各种输入中D相当于输入逻辑不是“1”。

A.悬空B。

通过电阻2.7kΩ接电源

C。

通过电阻2.7kΩ接地D。

通过电阻510Ω接地

33.对于TTL与非门闲置输入端的处理,不可以C。

A.接电源B.通过电阻3kΩ接电源C.接地D.与有用输入端并联

34.要使TTL与非门工作在转折区,可使输入端对地外接电阻RIC。

A.>RONB。

<ROFFC。

ROFF<RI<ROND.>ROFF

35.三极管作为开关使用时,要提高开关速度,不可B。

A。

降低饱和深度B。

增加饱和深度

C。

采用有源泄放回路D。

采用抗饱和三极管

36.CMOS数字集成电路与TTL数字集成电路相比不突出的优点是B。

A。

微功耗B.高速度C。

高抗干扰能力D。

电源范围宽

38.与CT4000系列相对应的国际通用标准型号为B。

A.CT74S肖特基系列B.CT74LS低功耗肖特基系列

C.CT74L低功耗系列D。

CT74H高速系列

39.集电极开路门的英文缩写为OC门

40.TTL与非门的多余输入端可以接固定高电平。

(√)

41.当TTL与非门的输入端悬空时相当于输入为逻辑1。

(√)

42.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件.(√)

43.两输入端四与非门器件74LS00与7400的逻辑功能完全相同.(√)

44.CMOS或非门与TTL或非门的逻辑功能完全相同。

(√)

45.三态门的三种状态分别为:

高电平、低电平、不高不低的电压。

(×)

46.TTL集电极开路门输出为1时由外接电源和电阻提供输出电流.(√)

47.一般TTL门电路的输出端可以直接相连,实现线与.(×)

48。

OC门称为门。

集电极开路门

49。

多个OC门输出端并联到一起可实现功能。

线与

50.国产TTL电路相当于国际SN54/74LS系列。

CT4000

51.什么是逻辑门的传输延时?

传输延时是指从门输入电平发生变化到相应的输出电平发生变化所对应的时间延迟。

52.什么是扇出?

是指一个逻辑门驱动同类的其它门时,其最多能够驱动的输入数。

53.什么是单位负载?

单位负载是指向同类门的一个输入。

54.OC门可实现()。

线与

55。

三态门可实现()。

总线共享

56.三态门的输出端具有三种可能的状态,除了实现逻辑0和逻辑1状态外,还出现第三种状态,称为()。

高阻态

57。

三态门与普通门有什么区别?

各适用于哪些场合?

三态门是普通门基础上附加控制电路构成的,与普通门相比,它有三种可能出现的状态,即高低电平和高阻态。

三态门主要应用有构成总线结构,实现在同一数据线上分时传送若干个门电路的输出信号:

还可以构成单输入、单输入的总线驱动器,实现数据的双向传输等。

58。

直接把两个门电路的输出连接一起实现“与”逻辑关系的接法叫()。

线与

59.一般TTL逻辑门的输出端()直接级联实现线与。

不能

60.TTL、OC逻辑门的输出端可以直接级联,实现().线与

61。

ECL逻辑门的输出端可以直接级联,实现().线或

62.门电路中的OC、OD门可实现()功能。

线与

63.三态门可以实现有条件的()功能。

线或

64。

为实现“线与”的逻辑功能,不能采用()电路结构。

与非门

65.三态门除了通常的逻辑“1”和逻辑“0”外,还有第三种状态,即是()。

高阻态

66.三态门的输出有()三种状态。

高电平、低电平、高阻态

67.当多个三态门的输出端连在一根总线上时,应注意()。

要控制各个三态门的控制端轮流有效,且每个时刻只有一个三态门有效。

68.74LS系列TTL集成电路(D).

A。

速度很高B.功耗很小C.可工作在—55℃D.是低功耗肖特基电路

69.即可进行数字信号传输又可进行模拟信号传输的器件为(D)。

A.TTL三态门B.锁存器C.触发器D。

CMOS传输门

70.集电极开路门(OC门)常被用于(D).

A.输出高低电平及高阻态B.模拟数字传输及构成开关电路C.放大滤波和整形D.外部“线与”、变换逻辑电平及提高驱动能力

71.通常用于外部“线与”、改变逻辑电平值、提高电流驱动能力的TTL和CMOS门电路是()门。

OC和OD门

72.(C)是异或门的表达式.

A.

B。

C。

D。

 

 

分析计算题:

1.某逻辑电路的

.求其噪声容限

答案:

根据噪声容限定义,可以计算出输入高电平噪声容限

=2。

4V-2。

0V=0.4V,输入低电平噪声容限

=0.8V—0.3V=0。

5V。

2.已知三输入端的TTL与非门的参数为:

试计算门电路的扇出系数N(即带同类门的个数)。

答案:

,而

门电路的扇出系数N=10。

3.有一集成电路,手册上规定输出低电平的最大值

输入低电平的最大值

,输出高电平的最小值

输入高电平的最小值

问该电路的高低电平噪声容限分别是多少?

答案:

根据噪声容限定义,可以计算出输入高电平噪声容限

=2.4V—2。

0V=0。

4V,输入低电平噪声容限

=0。

75V—0。

4V=0。

35V.

4。

 

解答题

1。

简述门电路输入输出特性、电压传输特性、最大扇出系数.

解答:

门电路输入特性:

在输入高、低电平时,门电路的输入电流与输入电压的关系叫做输入特性。

门电路输出特性:

在输出高、低电平时,门电路的输出电流与输出电压的关系叫做输出特性。

电压传输特性:

门电路的输出电压随输入电压变化的曲线叫做电压传输特性。

最大扇出系数:

在给定的输入输出特性曲线下,门电路可以驱动同类型的门电路的最大数目叫做最大扇出系数。

2.什么情况下与非门的输出为低逻辑电平?

当所有输入都为高电平时,输出为低逻辑电平。

3.

 

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 医药卫生 > 基础医学

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2