计算机组成原理Word版.docx

上传人:b****7 文档编号:16489056 上传时间:2023-07-14 格式:DOCX 页数:56 大小:1.25MB
下载 相关 举报
计算机组成原理Word版.docx_第1页
第1页 / 共56页
计算机组成原理Word版.docx_第2页
第2页 / 共56页
计算机组成原理Word版.docx_第3页
第3页 / 共56页
计算机组成原理Word版.docx_第4页
第4页 / 共56页
计算机组成原理Word版.docx_第5页
第5页 / 共56页
计算机组成原理Word版.docx_第6页
第6页 / 共56页
计算机组成原理Word版.docx_第7页
第7页 / 共56页
计算机组成原理Word版.docx_第8页
第8页 / 共56页
计算机组成原理Word版.docx_第9页
第9页 / 共56页
计算机组成原理Word版.docx_第10页
第10页 / 共56页
计算机组成原理Word版.docx_第11页
第11页 / 共56页
计算机组成原理Word版.docx_第12页
第12页 / 共56页
计算机组成原理Word版.docx_第13页
第13页 / 共56页
计算机组成原理Word版.docx_第14页
第14页 / 共56页
计算机组成原理Word版.docx_第15页
第15页 / 共56页
计算机组成原理Word版.docx_第16页
第16页 / 共56页
计算机组成原理Word版.docx_第17页
第17页 / 共56页
计算机组成原理Word版.docx_第18页
第18页 / 共56页
计算机组成原理Word版.docx_第19页
第19页 / 共56页
计算机组成原理Word版.docx_第20页
第20页 / 共56页
亲,该文档总共56页,到这儿已超出免费预览范围,如果喜欢就下载吧!
下载资源
资源描述

计算机组成原理Word版.docx

《计算机组成原理Word版.docx》由会员分享,可在线阅读,更多相关《计算机组成原理Word版.docx(56页珍藏版)》请在冰点文库上搜索。

计算机组成原理Word版.docx

计算机组成原理Word版

1、计算机硬件的主要指标包括(多选)ACD

A.机器宇长

B.总线宽度

C.存储容量

D.运算速度

2、下列哪些是计算机组成讨论的问题?

ABD

A.如何分析指令

B.如何实现乘法指令

C.程序编写规范

D.如何取指令

3、主存和CPU之间增加高速缓冲存储器的目的是()ABCD

A.解决CPU和主存之间的速度匹配问题

B.扩大主存容量

C.即扩大主存容量又提高存取速度

D.即扩大主存容量又加快CPU读取速度

4、以下哪几个部件是CPU的必要组成部分?

BD

A.总线

B.控制单元

C.存储器

D.算术逻辑单元

5、控制器的组成部分有ABD

A.程序计数器

B.指令寄存器

C.地址寄存器

D.控制单元

6、存放在存储器中的数据按照访问A

A.地址

B.指针

C.哈希

D.索引

7、下列语句中,表述错误的是C

A.1KB=1024B

B.1KB=1024*8B

C.1MB=1024KB

D.1MB=1024*1024B

8、只有当程序要执行时,它才会将源程序翻译成机器语言,而且一次只能读取、翻译并执行源

程序中的一行语句,此程序称为B

A.目标程序

B.解释程序

C.汇编程序

D.编译程序

9、一片2MB的磁盘能存储多大的数据C

A.10^(-6)字节

B.2^21位

C.2^21宇节

D.10^6字节

10、对于32位的计算机,一个宇节由几位组成A

A.8

B.32

C.无法确定

D.16

1、随着硬件技术的发展,计算机的电子器件推陈出新,各种类型和用途的计算机也是琳琅满目,但所有种类计算机依然具有"存储程序”的特点,最早提出这种概念的是B

A.巴贝奇(ChArlesBABBAge)

B.冯诺依曼(VonNeumAnn)

C.贝尔(Bell)

D.图炅(AlAnMAthisonTuring)

2、下列器件中,是16位处理器D

A.Intel80486

B.IntelP6000

C.IntelCoreI7

D.Intel8086

3、以下缩写中,不是寄存器的是A

A.CU

B.MQ

C.IR

D.ACC

4、现代的计算机结构与典型的冯诺依曼计算机结构的区别是现代计算机已转化为以为中D

A.外围设备

B.运算器

C.控制器

D.存储器

5、汇编语言与机器语言的对应关系为C

A.多对

B.多对多

C.一对一

D.一对多

6、计算机中那一部分负责指令译码?

C

A.输入输出译码电路

B.算术逻辑单元

C.控制单元

D.存储器译码电路

7、当前指令被存放在哪里?

A

A.IR

B.MAR

C.PC

D.MDR

8、以下语言中哪一种在计算机上执行最快?

D

A.python

B.C++

C.JAVA

D.汇编语言

9、冯诺依曼机工作方式的基本特点是B

A.堆栈操作

B.按地址访问并顺序执行指令

C.存储器按内容选择地址

D.无正确答案

10、以下哪个术语不是用来评价CPU的性能B

A.MIPS

B.MAR

C.CPI

D.FLOPS

11、计算机系统是一个由硬件,软件组成的多级层次结构,它在各个层次上可以抽象为不同的机器,通常可抽象为微程序机器MO(微指令系统)、传统机器M1(机器语言机器)、虚拟机

器M2(操作系统机器)、虚拟机器M3(汇编语言机器)、虚拟机器M4(高级语言机器),其中微程序机器MO(微指令系统)的执行的功能是:

A

A.由硬件直接执行微指令

B.用汇编程序翻译成机器语言程序

C.用机器语言解释操作系统

D.用微程序解释机器指令速度

12计算机系统中有很多条指令,不同指令主机完成一条指令的过程也不尽相同,以下是某

指令的执行过程.C

A.存数指令

B.乘法指令

C.取数指令

D.加法指令

13、计算机的运算速度与许多因素有关,如机器的主频、执行什么样的操作等。

MIPS是衡量计算机运行速度普遍采用的计量单位。

假想,机器A每秒能执行200万条指令,记做2MIPS,机器B每秒能执行500万条指令,记做5MIPS。

在这两台机器上,运行同-程序时,两条机器上所用时间B

A.B机器用的时间短

B.无法确定

C.A机器用的时间短

D.A机器B机器所用时间相同

14、计算机硬件的主要指标包括(多选)ACD

A.机器宇长

B.总线宽度

C.运算度

D.存储容量

15、

(1)按摩尔定律,微芯片上集成的晶体管数目每3年翻(4)倍。

(2)世界上第一个8位通用微处理器是(1974)年问世的(答案格式如:

1964)。

(3)第一台微型计算机(IBMPC)是(1979)年问世的(答案格式如:

1964)。

1、相对于单总线结构,多总线结构解决了__速度不匹配的问题。

B

A.地址总线与数据总线

B.CPU、主存与V/O设备间

C.寄存器与ALU

D.I/O设备间

2、总线通信控制的四种方式不包括D

A.异步通信

B.半同步通信

C.同步通信

D.DMA通信

3、衡量总线本身所能达到最高传输速率的重要指标是A

A.总线带宽

B.信号线数

C.总线宽度

D.总线复用

4、"BS:

总线忙”信号的建立者是D

A.CPU

B.总线控制器

C.发起总线请求的设备

D.获得总线控制权的设备

5、在计数器定时查询方式下,若每次计数都是从0开始,则C

A.无法确定设备优先级

B.设备号越大优先级越高

C.设备号越小优先级越高

D.每个设备的优先级相同

6、在三种集中式总线控制中,()方式对电路故障最敏感。

C

A.独立请求

B.计数器式定时查询

C.链式查询

D.都一样

7、总线的异步通信方式是A

A.不采用时钟信号,只采用握手信号

B.不采用时钟信号,不采用握手信号

C.只采用时钟信号,不采用握手信号

D.即采用时钟信号,又采用握手信号

8以下为____总线判优方式的接线图D

A.计数器定时查询

B.独立请求方式

C.某种分布式判优

D.链式查询方式

9在上图所示读命令中,T3时钟周期执行的操作是B

A.主模块发出地址

B.从模块提供数据

C.主模块发读命令

D.主模块撤销读命令,从模块撤销数据

10、系统总线是连接计算机内各大部件的信息传输线,该总线按传输内容的不同又分为ACD

A.数据总线

B.传输总线

C.地址总线

D.控制总线

1、下列不属于集中控制优先权仲裁方式的为D

A.链式查询

B.独立请求方式

C.计时器定时查询

D.同步查询

2、下列不属于片内总线连接的是A

A.CPU与内存间

B.CPU芯片内部

C.寄存器与算逻单元之间

D.寄存器与寄存器间

3、在计算机的总线中,不同信号在同一条信号线上分时传输的方式称为D

A.并行传输

B.串行传输

C.并行或串行传输

D.总线复用

4、连接CPU内各寄存器、控制器及算数逻辑运算单元等部件的总线统称为A

A.片内总线

B.控制总线

C.系统总线

D.数据总线

5以下为__总线判优方式的接线图:

C

A.此独立请求方式

B.链式查询方式

C.计数器定时查询

D.某种分布式判优

6下图表示了异步通信中请求与应答的互锁关系下列说法正确的是D

A.是不互锁

(2)是全互锁(3)是半互锁

B.是全互锁

(2)是不互锁(3)是是半互锁

C.是半互锁

(2)是不互锁(3)是全互锁

D.是不互锁

(2)是半互锁(3)是全互锁

7、下列选项中的英文缩写均为总线标准的是AD

A.USB

B.MIPS

C.CPI

D.ISA

8、一个总线传输周期包括几个阶段ACD

A.结束阶段

B.握手阶段

C.寻址阶段

D.传输阶段

9、下列选项中的英文缩写均为总线标准的是ACD

A.ISA

B.MIPS

C.PCI

D.AGP

10、所谓的三总线结构的计算机中的“三总线”包含ACD

A.DMA总线

B.数据线

C.I/O总线

D.主存总线

1、在异步串行传输系统中,假设每秒传输120个数据帧,其字符格式规定包含1个起始位,7个数据位,1个奇偶校验位,1个终止位,则波特率为C

A.800Bps

B.900Bps

C.1200Bps

D.600Bps

2、在异步传输系统中,若字符格式为:

1位起始位、8位数据位、1位奇偶校验位、1位终止位,假设波特率为1200Bps,则比特率为B

A.1320Bps

B.872.72Bps

C.1200Bps

D.981.81Bps

3、DMA总线用于之间交换信息C

A.I/O设备间

B.CPU与主存

C.主存与VO设备

D.CPU与I/O设备

4、衡量总线本身所能达到最高传输速率的重要指标是C

A.总线复用

B.总线宽度

C.总线带宽

D.信号线数

5、总线复用方式可以A

A.减少总线中信号线的数量

B.提高总线的传输带宽

C.增加总线的功能

D.实现并行传输

6、通常将完成一次总线操作的时间称为总线周期,可以分为4个阶段,一个总线周期各阶段执

行的优先次序是A

A.申请分配寻址传数结束

B.申请分配-传数寻址-结束-

C.寻址申请分配传数结束

D.寻址申请分配传数结束

7、以下为____总线判优方式的接线图B

A.链式查询方式

B.独立请求方式

C.某种分布式判优

D.计数器定时查询

8、控制总线中常见的控制信号包括ABCD

A.总线请求

B.中断请求

C.存储器写

D.传输响应

9、控总线特性包括ACD

A.电气特性

B.控制特性

C.机械特性

D.时间特性

10、按连接部件不同,总线通常可分为以下哪些种BD

A.地址线

B.系统总线

C.控制线

D.通信总线

1、从用户角度,存储器的主要性能指标不包括C

A.每位价格

B.速度

C.存取方式

D.容量

2、某一RAM芯片,其容量为1Kx4位,除电源和接地端外,该芯片引出线的最少数目为:

A

A.16

B.14

C.10

D.12

3、下列说法错误的是C

A.动态RAM需要再生,故需配置再生电路

B.动态RAM的价格比静态RAM的价格便宜

C.动态RAM比静态RAM速度稿

D.动态RAM的功耗比静态RAM小

4、DRAM的刷新方式,是以为单位进行的C

A.存储单元

B.列

C.行

D.行或者列

5、一般的虚拟存储器系统是由两级存储器构成A

A.主存一辅存

B.寄存器一缓存

C.缓存一主存

D.缓存一辅存

6、计算机的存储系统采用分级方式主要是为了A

A.解决容量、速度、价格三者之间的矛盾。

B.方便计算机硬件扩展

C.方便硬件更新换代

D.方便程序设计人员编程

7、下列选项中,一般不属于CPU与主存间连线的是B

A.地址总线

B.扩展总线

C.数据总线

D.读写控制线

8、某存储器容量为32K*16位,则D

A.地址线为32根,数据线为16根

B.地址线为16根,数据线为32根

C.地址线为16根,数据线为15根

D.地址线为15根,数据线为16根

9、和辅存相比,主存的特点是D

A.容量大,速度快,成本低

B.容量小,速度快,成本低

C.容量大,速度快,成本高

D.容量小,速度快,成本高

10、为了提高存储器的带宽,可以采用的方式有AD

A.增加存储体

B.减少存储体

C.缩短存储字长

D.增加存储字长

11、下列各类存储器中,属于随机存取存储器的是BD

A.CDROM

B.DRAM

C.HArDDisk

D.SRAM

12、某机器1的字长为32位,它的每一一个存储字包含4个可独立寻址的字节,其地址分配如下图(左)所示。

某机器2的字长为16位,字地址是2的整数倍,它用低位字节的地址来表示

字地址,如下图(右)所示。

以下说法正确的是BCD

A.设地址线24根,对于机器2,按字寻址4M

B.设地址线24根,对于机器2,按字寻址8M

C.设地址线24根,对于机器1,按字寻址4M

D.设地址线24根,对于机器1,按字节寻址2^24=16M

1、存储宇长都取_C

A.2的倍数(如2,4,6...)

B.无限制

C.8的倍数

D.8

2、层次主要解决了CPU和主存速度不匹配问题。

D

A.无正确答案

B.CPU-辅存

C.主存-辅存

D.缓存主存

3、下列存储器中,CPU不能直接访问的是C

A.寄存器

B.CAChe

C.硬盘

D.RAM

4、下列说法错误的是_C

A.动态RAM行、列地址按先后顺序输送,减少了芯片引脚,封装尺寸也减少

B.静态RAM的价格比动态RAM的价格高

C.动态RAM的集成度低于静态RAM的集成度

D.动态RAM的速度比静态RAM的速度低

5、动态RAM的刷新有集中刷新,分散刷新,异步刷新之分。

以下为某动态RAM的的刷新

时间分配示意图如下它的刷新方式为A

A.分散刷新

B.集中刷新

C.异步刷新

D.上图不是刷新时间分配图

6、以下不属于主存基本组成的是A

A.CU

B.读写电路

C.存储体

D.译码器

7、Intel2114的外特征图,我们可知其存储容量为B

A.2KX4位

B.1Kx4位

C.1Kx4字节

D.1Kx10位

8现代计算机中通常会将图中的___制作在CPU芯片中A

A.MAR和MDR

B.所有器件

C.地址总线、数据总线

D.驱动器、译码器、读写电路

9、某计算机机器字长为16位它的存储容量是128KB,按字编址,它的寻址范围是A

A.64K

B.32K

C.64KB

D.32KB

10、下列关于半导体存储器的特点说法正确的是BCD

A.存取时间长

B.功耗低

C.具有易失性

D.存取时间短

11、以下关于动态RAM和静态RAM刷新操作的描述正确的是BD

A.动态RAM和静态RAM都不需要刷新

B.静态RAM不需要刷新

C.动态RAM和静态RAM都需要刷新

D.动态RAM需要刷新

12、某机器1的字长为32位,它的每一-个存储字包含4个可独立寻址的字节,其地址分配如下图(左)所示。

某机器2的字长为16位,字地址是2的整数倍,它用低位字节的地址来表示字地址,如下图(右)所示。

以下说法正确的是BCD

A.设地址线24根,对于机器1,按字寻址8M

B.设地址线24根,对于机器2,按字寻址8M

C.设地址线24根,对于机器1,按字寻址4M

D.设地址线24根,对于机器1,按字节寻址2^24=16M

1、若某种编码的最小距离为四,则其检错能力和纠错能力可能为C

A.检错两位,纠错两位

B.检错三位,纠错两位

C.检错两位,纠错一位

D.检错一位,纠错两位

2、设由四个模块组成的四体存储器结构,每个体的存储字长为16位,存取周期为250ns,假

数据总线宽度为16位,总线传输周期为50ns试求顺序存储和交叉存储的带宽分别为__BpsD

A.1.6*10^8和6.4*10^7

B.6.4*10^8和1.6*10^8

C.6.4*10^7和1.6*10^7

D.6.4*10^7和1.6*10^8

3、磁表面存储器的平均寻址时间通常是指C

A.磁头读写时间

B.寻道时间

C.平均寻道时间+平均等待时间

D.等待时间

4、已知接收到的海明码为0100111(按配偶原则配置),则欲传送的信息是,D

A.0011

B.0100

C.0111

D.0101

5、设机器字长为32位,存储容量为16MB,若按双字编址,其导址范围是A

A.2M

B.4M

C.1M

D.8M

6、交叉编址的存储器实质能执行独立的语写操作A

A.并行,多个

B.并行,一个

C.串行,多个

D.串行,一个

7、某存储器容量为16K*16位,则B

A.地址线为32根,数据线为16根

B.地址线为14根,数据线为16根

C.地址线为15根,数据线为16根

D.地址线为16根,数据线为32根

8、采用八体并行低位交叉存储器,设每个体的存储容量为32K*16位,存取周期为400ns,总线传输周期为50ns,在下列说法中正确的是A

A.无正确答案

B.在50ns内,存储器能向CPU提供256位二进制信息

C.在50ns内,存储器能向CPU提供128位二进制信息

D.在50ns内,存储器能向CPU提供512位二进制信息

9、EPROM是以下哪种存储器的缩写A

A.可擦洗可编程只读存储器

B.掩模只读存储器

C.次性编程只读存储器

D.无正确答案

10、存储器容量的扩展方式般包含BCD

A.频率扩展

B.宇扩展

C.位扩展

D.字、位扩展

11、在存储器与CPU的连接过程中,以下哪些连线是需要考虑的ABCD

A.地址线

B.数据线

C.读/写命令线

D.片选线

12、以下措施可以提高访存速度的是ABC

A.采用层次结构CAChe-主存

B.调整主存结构

C.采用高速器件

D.都不可以

1、由主存地址映射到CAChe地址的常见方式不包括C

A.全相联映射

B.直接映射

C.分散映射

D.组相联映射

2、假设CPU执行某段程序时,共访问CAChe命中1000次,访问主存20次。

已知CAChe的存取周期是20ns,主存的存取周期为100ns。

则CAChe-主存系统的命中率、命中效率和平均访向时间分别为D

A.0.9800,92.73%,21.568ns

B.0.9800,92.73%,21.600ns

C.0.9800,92.59%,21.600ns

D.0.9804,92.73%,21.568ns

3、主存与缓存地址中都用B位表示其块内宇数即B=2B反映了块的大小,成B为块长,主存

的块数M,与缓存的块数C的关系为B

A.M略大于C

B.M远大于C

C.M与C数值必须严格相等

D.M与C之间无固定大小关系

4、CAChe主要由CAChe存储体,地址映射变换机构,CAChe替换机构几大模块组成。

其中

CAChe替换机构的作用是D

A.已块为单位存储与主存交换的信息

B.将CPU送来的主存地址转换为CAChe地址

C.将CAChe地址转换为主存地址送到地址总线

D.当CAChe内容已满,无法接受来自主存块的信息时,就有本机构,按一定的替换算法来确定应从CAChe内移出哪个块返回主存,而把新的主存块调入CAChe

5、CAChe的读操作的过程可用如下流程图来描述。

当CPU发出主存地址后,首先判断该存储字是否在CAChe中。

若命中,直接访问CAChe,将该宇送至CPU;若末命中,则执行操作D

A.CAChe向CPU发出中断,通知其读操作不合法

B.只访问主存取出信息送CPU

C.将该字所在的主存装入CAChe(由CAChe是否已满,决定是否执行替换算法腾出空位),然后再次访问CAChe存取出信息送CPU

D.-方面要访问主存,将该字传送给CPU,与此同时,要将该字所在的主存块装入CAChe,如果此时CAChe已满,就要执行替换算法,腾出空位

6.下图表示出来方式下,主存与缓存中宇块的对应关系C

A.组相联映射

B.直接映射

C.全相联映射

D.这不是映射关系

7、假设某计算机存储系统的主存的地址编址为M个宇块,每个字块含B个字。

则可推知

A.CAChe编址为M个字块B

B.CAChe的每个宇块有B个字

C.CAChe编址为B个宇块

D.CAChe的每个字块有M个字根

8、假设某计算机的存储系统由CAChe和主存组成,某程序执行过程中访存1000次r其中CAChe未命中20次,则CAChe的命中率是B

A.2%

B.98%

C.95%

D.9.8%

9、在主存和CAChe的几种不同的地址映射方式中,CAChe的利用率最高的是C

A.直接映射

B.组相联映射

C.全相联映射

D.都一样

10、以下关于CPU与主存之间的缓存描述正确的是ABC

A.能够缓解CPU与主存之间的速度差异

B.依据程序访问的局部性原理设计

C.能够避免CPU与I/O设备争抢主存

D.为了增加主存的存储容量

11、辅助存储器作为主存的后援设备又称为外部存储器,简称外存,它与主存一起组成了存储器系统的主存-辅存层次。

目前,广泛用于计算机系统的辅助存储器有BD

A.RAM

B.光盘

C.CPU

D.硬盘

12、与采用写回法的系统相比,采用写直达法的算法的特点有BD

A.对CAChe中一个数据块的多次写操作只需次写入主存

B.CAChe的数据始终与主存保持一致

C.读操作时涉及到对主存的写操作

D.写操作的时间就是访问主存的时间

1、下列用到程序局部性原理的替换算法是A

A.近期最少使用算法

B.先进先出算法

C.随机法

D.都没用到

2、CAChe主要由CAChe存储体,地址映射变换机构,CAChe替换机构几大模块组成。

其中CAChe替换机构的作用是D

A.将CAChe地址转换为主存地址送到地址总线

B.将CPU送来的主存地址转换为CAChe地址

C.已块为单位存储与主存交换的信息

D.当CAChe内容已满,无法接受来自主存块的信息时,就有本机构,按一定的替换算法来确定应从CAChe内移出哪个块返回主存,而把新的主存块调入CAChe

3、下图表示出来方式下,主存与缓存中宇块的对应关系A

A.直接映射

B.组相联映射

C.全相联映射

D.这不是映射关系

4、假设某计算机存储系统的主存的地址编址为M个字块,每个字块含B个字。

则可推知D

A.CAChe编址为B个字块

B.CAChe编址为M个字块U

C.CAChe的每个字块有M个字

D.CAChe的每个字块有B个字

5、在主存和CAChe的几种不同的地址映射方式中,CAChe的利用率最低的是D

A全相联映射

B组相联映射

C都--样

D直接映射

6、缓存的地址映射中,若主存中的任一块只能固定映射到某一缓存块中,则称作B

A.全相联映射

B.直接映射

C.任意映射

D.组相连映射

7、与采用写直达法的系统相比,采用写回法的算法的特点有AB

A.增加了CAChe的复杂性

B.对CAChe中一个数据块的多次写操作只需一次写入主存

C.CAChe的数据始终与主存保持一致

D.写操作的时间就是访问主存的时间

8、以下关于CPU与主存之间的缓存描述正确的刀三_BC

A.不能够避免CPU与VO设备争抢主存

B.能够缓解CPU与主存之间的速度差异

C.依据程序访问的局部性原理设计

D.为了增加主存的存储容量

9、CAChe的写操作有以下哪几种方法AC

A.写直达法

B.直接映射法

C.写回法

D.全相联映射法

10、假设缓存的工作速度为主存的5倍,缓存的命中率为80%,则采用缓存后,存储器的性能是

原来的倍A

A.2.78

B.4

C.3.57

D.5

12、假设某计算机的存储系统由CAChe和主存组成,某程序执行过程中访存500次,其中CAChe

未命中10次,则CAChe的命中率是D

A.2%

B.9.8%

C.95%

D.98%

1、输入输出系统的发展概况可表示为D

A.早期阶段-->具有通道结构的阶段一>具有1O处理机的阶段一>接口模块和DMA阶段

B.早期阶段-->具有通道结构的阶段一>接口模

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 经管营销

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2