数字电子钟课程设计.docx
《数字电子钟课程设计.docx》由会员分享,可在线阅读,更多相关《数字电子钟课程设计.docx(2页珍藏版)》请在冰点文库上搜索。
数字电子钟课程设计
数字钟设计
1、设计方案
1、任务要求
●时钟的“时”要求用两位显示;上、下午用发光管作为标志;
●时钟的“分”、“秒”要求各用两位显示;
●整个系统要有校时部分(可以手动,也可以自动),校时时不能产生进位;
●系统要有闹钟部分,声音要响5秒(可以是一声一声的响,也可以连续响)。
2、设计原理
⏹由石英晶体多谐振荡器和分频器产生1HZ标准秒脉冲。
⏹“秒电路”、“分电路”均为00—59的六十进制计数、译码、显示电路;
⏹“时电路”为00—23的二十四进制计数、译码、显示电路;
2、设计原理及其框图
1.数字显示电子钟的构成
该数字显示电子钟是一个将“时”,“分”,“秒”显示于数码管的计时装置。
它的计时周期为24小时。
另外应有校时功能和闹钟功能。
因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”,“闹钟”、校时电路、报时电路和振荡器组成。
数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。
由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。
使用石英晶体振荡器电路构成数字钟。
图3-1所示为数字钟的一般构成框图
⑴晶体振荡器电路
晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。
不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。
⑵分频器电路
分频器电路将32768Hz的高频方波信号经32768(
)次分频后得到1Hz的方波信号供秒计数器进行计数。
分频器实际上也就是计数器。
⑶时间计数器电路
时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为12进制计数器。