数字频率计毕业设计论文NWord文件下载.docx

上传人:b****2 文档编号:2948984 上传时间:2023-05-01 格式:DOCX 页数:23 大小:163.02KB
下载 相关 举报
数字频率计毕业设计论文NWord文件下载.docx_第1页
第1页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第2页
第2页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第3页
第3页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第4页
第4页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第5页
第5页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第6页
第6页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第7页
第7页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第8页
第8页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第9页
第9页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第10页
第10页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第11页
第11页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第12页
第12页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第13页
第13页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第14页
第14页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第15页
第15页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第16页
第16页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第17页
第17页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第18页
第18页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第19页
第19页 / 共23页
数字频率计毕业设计论文NWord文件下载.docx_第20页
第20页 / 共23页
亲,该文档总共23页,到这儿已超出免费预览范围,如果喜欢就下载吧!
下载资源
资源描述

数字频率计毕业设计论文NWord文件下载.docx

《数字频率计毕业设计论文NWord文件下载.docx》由会员分享,可在线阅读,更多相关《数字频率计毕业设计论文NWord文件下载.docx(23页珍藏版)》请在冰点文库上搜索。

数字频率计毕业设计论文NWord文件下载.docx

在CMOS电路系列产品中,频率计是用量最大、品种很多的产品。

本课题采用的是直接数字式的频率计,设计原理简单,是全硬件电路实现,电路稳定、精度高,大大的缩短了生产周期。

1.3本课题主要研究内容

本课题采用数字电路来制作一个1HZ—1MHZ的数字频率计,并将所需得到的频率通过数码管显示出来。

数字频率计主要由四部分组成:

时基电路、闸门电路、逻辑控制电路以及可控制的计数、译码、显示电路。

原理框图如图1-1:

图1-1原理框图

闸门电路:

由556构成一个秒信号,攫取单位时间内进入计数器的脉冲个数;

时基信号:

计数/译吗电路:

计数/译码集成在一块芯片上,计单位时间内脉冲个数,

把十进制计数器计数结果译成BCD码;

1.4本章小结:

本章主要简述了数字频率计的发展、研究背景和本课题研究的主要内容。

2数字频率计的设计

本课题研究的是数字频率计的设计,用集成芯片对它进行设计,主要的部件有双稳态触发器MC4583B、计数/译码芯片CD4026,双级型时基器NE556、双互补对称反相器CD4007、集成稳压器7805、六位数码管和一些电容、电阻等组成。

2.1主要技术要求:

(1)频率测量范围:

1Hz~10kHz,10kHz~100kHz,100kHz~1MHz;

(2)频率准确度:

Δƒx/ƒx≤±

10-3;

(3)被测信号幅度:

Vxm=(0.2~5)V;

在误差允许范围内测量出信号的频率。

2.2方案论证

(1)方案一

软硬件相结合的实现法,主要的部件有AT89C51单片机芯片、74HC164驱动数码显示寄存器芯片、74LS48位选芯片,放大电路,计数电路,LED数码管和一些电容、电阻等组成,原理框图如图1-2:

图1-2原理框图

该方案可以测量多个通带的信号,通过同步门和功能切换部分电路对电路进行分时复用。

用两个计数器实现时间计数和事件计数分开。

在有必要的显示其他通道的测量结果的时候另一个通道的数据会被存在单片机里。

并可以通过键盘进行相应的设置。

(2)方案二

纯硬件实现法,主要的部件有双稳态触发器MC4583B 

、计数/译码芯片CD4026,双级型双时基器NE556、双互补对称反相器CD4007、集成稳压器7805、六位数码管和一些电容、电阻等组成,原理框图如图1-3:

图1-3原理框图

该方案如图1-3,通过对输入信号隔直、放大、整形处理后输出适合计数器输入信号的要求,即满足TTL电平输入要求。

通闸门信号产生电路输出信号来控制计数器的开始、停止、清零。

最后通过六位共阴极数码管对计数器所计得的脉冲个数显示出来。

(3)方案比较:

总之,方案一功能可以做到比较强大,软特性较好。

原理简单,但是具体电路在实现时比较繁琐,而且实现的高精度测量则对软件的编写要求比较高。

还有就是要用单片机来实现对1MHz的测量很难。

因为通常情况下单片机的时钟频率为12MHz以下,则机器周期至少为1us,如果对1MHz(T=1us)的信号进行测量,必须在输入单片机之前要加分频电路。

这样增加了电路的复杂性,同时还降性价比。

而方案二最大的特点就是全硬件电路实现,则电路稳定、精度高、没有烦琐的软件调试过程,大大的缩短了生产周期。

本设计要求的频率准确度是Δƒx/ƒx≤±

10-3,用纯硬件能够很好的满足设计的要求。

所以本设计采用第二种方案。

2.3电路设计

2.3.1电路工作原理简述

该数字频率计的电路图如图2-1,上电时,由于根据设计要求,输入信号的幅度是0.2V~5V,而计数器的输入信号的条件是TTL电平,所以在输入计数器之前必须对输入信号进行幅度调整,待测信号fs经过隔直电容C1后进入下一级放大电路,在经过放大三极管Q1后使输入信号达到CMOS电路可以检测出高电平的幅度。

设计中Q1工进行

如图2-1数字频率计的整机图

幅度调整,待测信号fs经过隔直电容C1后进入下一级放大电路,在经过放大三极管Q1后使输入信号达到CMOS电路可以检测出高电平的幅度。

设计中Q1工作在饱和状态,相当于一个开关,只要信号的高电平输入则Q1导通,集电极极被钳位为低电平(约0.3V),当输入为0V时,Q1截止,集电极被拉为VCC电压(约4.8V)。

下一极为冲息电路,由MC4583B构成,冲息电路的作用是为了提高精度,特别是输入信号的频率比较低的时候精度可以大大的得到提高,如果没有经过冲息电路将出现如图2-2中图1的情况,既闸门信号同时跨在两个高电平信号之间时,将造成计数多一的情况,如果加了冲息电路后,使得待测信号的高电平的脉宽被整窄了,这样出现闸门信号同时跨在两个高电平信号之间的机率大大减少,从而精度得到提高。

时基信号产生电路被测信号fs由整形电路进入,整形后形成方波,送入闸门,待测脉冲送到闸门后再送入计数器,连接到七段数码管上进行显示。

图2-2脉宽整窄图

2.3.2部分芯片功能介绍

2.3.2.1CD4026简介

CD4026是计数/译码驱动芯片,由CMOS构成,内部有一个十进制计数器和七段译码器组成,其引脚说明如表一:

表一:

CD4026引脚说明

引脚

名称

1

时钟

10,12,13,9,11,6,7

七段译码显示输出

2

闸门信号

15

复位端

3

显示控制端

5

溢出端

4

显示输出控制端

8

16

电源

主要特性:

一般工作条件:

电源电压范围Vdd:

3V~20V

输入电压范围:

0V~Vdd

工作温度:

-55°

C~125°

C

极限值:

电源电压Vdd:

-0.5V~22V

输入电压:

-0.5V~Vdd+0.5V

输入电流:

10mA

2.3.2.2NE556简介

NE556是双级型双时基器,它并不是一种通用型的集成芯片,在它内部集成了两片NE555,它可以组成上百种实用的电路,可谓变化无穷,故深受人们的欢迎。

NE556时基电路具有以下几个特点:

556时基电路,是一种将模拟电路和数字电路巧妙结合在一起的电路;

556时基电路可以采用4.5~15V的单独电源,也可以和其它的运算放大器和TTL电路共用电源;

一个单独的556时基电路,可以提供近15分钟的较准确的定时时间;

556时基电路具有一定的输出功率,最大输出电流达200mA,可直接驱动继电器、小电动机、指示灯及喇叭等负载。

因此,556时基电路可用作:

脉冲发生器、方波发生器、单稳态多谐振荡器、双稳态多谐振荡器、自由振荡器、内振荡器、定时电路、延时电路、脉冲调制电路、仪器仪表的各种控制电路及民用电子产品、电子琴、电子玩具等。

在该课题中NE556主要是用于产生一个秒闸值信号。

提供给CD4026计数器启动信号。

它是一个双级型双时基电路,由一个高精度的振荡器产生时间信号,时间信号由外围的电阻和电容控制。

电源电压VCC:

4.5V~16V

电流ICC:

当VCC=5V时ICC=10mA,

当VCC=15V时ICC=24mA

其引脚图如图2-3:

图2-3NE556引脚图

2.3.2.3CD4007简介

CD4007是双互补对称反相器,由3个n沟道和3个p沟道增强型MOS晶体管构成,通过改变晶体管各单元的连接,可广泛用作反相器,波形整形电路,与非(或非)门,线性放大器,时钟门,传输门和高扇出缓冲器等电路。

CMOS倒相器如下图所示,PMOS作负载管,开启电压为-Vth。

NMOS作输入管,开启电压为Vth。

两个栅极G并联作输入端,两个漏极D串连作输出端。

两个衬底都和源极S接在一起,PMOS管源极接电源VDD,NMOS管源极接地。

电源电压大于两管开启电压绝对值之和,VDD>

|VthP|+VthN,输入是0,输出是1,实现倒相关系,PMOS管,启为负,0导1截止。

NMOS管,启为正,0止1导通。

它有以下几个特点:

a、低功耗b、抗干扰能力较强c、电源利用率高d、输入阻抗高,带负载能力强。

其引脚图如图2-4:

图2-4CD4007引脚图

表二:

CD4007引脚说明

A

互补对栅极

G

互补对P管源极

B

互补对P管漏极

H

互补对N管源极

互补对N管漏极

I

反相器输入端

D

J

反相器P管源极

E

K

反相器N管源极

F

Y

反相器输出端

3V~15V

2V~Vdd

电源电压:

-0.5V~18V

输入电压:

2.3.2.4MC4583B简介

MC4583B是双施密特触发器,施密特触发器,与其说是“触发器”,不如说是具有滞后特性的数字传输门。

其特点有二:

(1)输入电平的阈值电压由低到高为Vth+,由高到低为Vth-,且Vth+>

Vth-,输出的变化滞后于输入,形成回环。

我们将称Vth+为正向阈值电压,称Vth-为负向阈值电压,二者的差值称为回差。

(2)与前面所举的双稳态触发器和单稳态触发器不同,施密特触发器属于“电平触发”型电路,不依赖于边沿陡峭的脉冲。

图2-5是施密特发器的电压传输特性,图a是反相传输特性,图b是同相传输特性。

设输入信号为三角波之特性对应的输出波形。

图2-5施密特触发器的回环特性

MC4583B是一个由n沟道和3个p沟道增强型MOS晶体管构成。

3V~18V

在所有的输入脚都有二极管保护

能够驱动两个底功率TTL负载在给定的温度范围内

电源电压:

10mA

功耗:

500mW

表三:

CD4583真值表:

Z表示高阻抗输出

Input

Output

Aout

Bout

z

图2-6MC4583B引脚图

2.3.2.5七段LED显示器件

通过发光二极管芯片的适当连接构成8字形,在使用时使某些笔段上发光二极管发光即可显示0~9数字。

LED七段码显示器,又称LED数码管,它有共阴和共阳两种连接方式如图2-7所示:

共阴:

以阴极为公共极,接低电平,当阳极笔上加上高电平时该笔段发光;

共阳:

以阳极为公共极,接高电平,当阴极笔上加上底电平时该笔段发光;

共阴LED数码管的驱动电路应是高电平输出,共阳LED数码管的驱动电路应是底电平输出。

数码管使用共阳连接,要显示的位送入高电平,其要求显示的段为低电平,即可实现显示。

图2-7共阴和共阳两种连接方式

2.3.3单元电路结构设计

2.3.3.1电源电路设计

集成稳压器具有体积小、性能稳定、价格便宜等优点,特别是集成三端稳压器,只有输入端、输出端和公共端三个引脚,因此使用方便,目前已基本上取代了分立元件的稳压电路。

三端稳压器的选择依据是输出电压、负载电流、电压调整率、输出电阻等性能指标。

国产三端固定输出集成稳压器的通用产品有CW7800系列(正电源)和CW7900系列(负电源)。

根据上面讲述集成三端稳压器的优点,本课题电源部分设计采用三端固定输出集成稳压电源,对于78系列的集成稳压器,为了使它正常工作,输入电压比输出电压至少要大2.5V到3V,由于4026采用9V供电形式,为简化电路固采用7805稳压5V,给后续电路提供电源。

输入端电容C3用以抵消输入端较长接线的电感效应,以防止自激振荡,还可以抑制电源的高频脉冲干扰,一般取47uF。

输出端电容C4、C5用以改善负载的瞬态响应,消除电路高频噪声,同时也具有消振作用,一般取C4为100nF、C5为2.2uF,如果在7805的输入输出端加入二极管V,用来防止在输入端短路时输出电容C5所存储电荷通过稳压器放电而损坏器件。

电路图如图2-8:

图2-8电源电路设计

2.3.3.2时基信号产生电路的设计

如图2-9本单元电路由双定时器NE556及外围定时电阻电路构成。

NE556它是一个双级型双时基电路,由一个高精度的振荡器产生时间信号,时间信号由外围的电阻和电容控制。

通过定时器产生一个时基信号来控制闸门的开启和关闭。

将单位时间的脉冲截取出来。

供CD4026计数器进行计数,实现周期到频率的转换。

定时时间的计算公式为:

其中R4=R3+TR要获得T=2S的信号,取C2=1uF,则R4=500KΩ为了调试校准需要串入可调变阻器TR,通过它来调节定时时间,所以取R3=470KΩ,TR=50KΩ。

图2-9时基信号产生电路

2.3.3.3信号处理电路设计

在该设计中,输入信号的幅度为0.2V~5V,幅度小于3.6V的信号让COMS电路无法识别出高低电平,所以要对其进行相应的信号处理。

本电路利用三极管的开关特性来实现。

晶体管交替工作于截止区与饱和区,作为开关元件使用。

传输特性是指电路的输出电压与输入电压的函数关系,传输特性曲线大体上分为三个区域:

截止区、放大区和饱和区。

由三极管的输入特性可知,当三极管输入信号νI为低电平时UBE<Uon三极管工作在截止状态;

而三极管输入信号νI为高电平时UBE>Uon三极管工作在深度饱和状态;

则三极管的C—E间就相当于一个受νI控制的开关。

三极管截止是相当于开关断开,在开关电路的输出端给出高电平;

三极管饱和导通时相当于开关接通,在开关电路的输出端给出低电平。

当输入电压νI=0时,有VBE=0,IB=0,三极管截止,输出高电平νO=V。

如图2-10是三极管开关电路,当输入电压νI继续升高,使RC上的压降接近电源电压VCC时,三极管的压降接近为零,三极管深度饱和状态,开关电路处于导通状态,输出为低电平νO=νOL=0。

图2-10三极管开关电路

由于被测信号的可能存在直流成份和电压幅度大小不一的情况。

所以对信号进行测量计数前应该进行相应的处理。

信号从输入通道进入电容C1,C1=1uF信号中的直流部分都不能通过,起到隔直作用。

这样只有交变信号可以进入电路进行后续处理。

而Q1用到三极管的开关特性。

当有信号进入时Q1导通,集电极电压被拉到地。

当Q1不导通的时候集电极电压大概5V左右。

在本课题中,由MC4583B构成的冲息电路,作用是为了提高精度,特别是输入信号的频率比较低的时候精度可以大大的得到提高,如果没

图2-11信号处理电路

有经过冲息电路将出现如图2-12中图1的情况,既闸门信号同时跨在两个高电平信号之间时,将造成计数多一的情况,如果加了冲息电路后,如图2-12中图2使得待测信号的高电平的脉宽被整窄了,这样出现闸门信号同时跨在两个高电平信号之间的机率大大减少,从而精度得到提高。

图2-12脉宽整窄图

2.3.3.4显示电路的设计

被放大整形后信号进入CD4026,由CMOS管构成的十进制计时器对进来的脉冲信号进行计数,当计满十个脉冲后,溢出信号让5脚输出一个脉冲进行进位处理。

在计数器计满之后,显示控制端会获得一个控制信号,使各显示器从缓存区获得前一秒的计数值,并通过译码器进行译码显示,如图2-13:

图2-13显示电路

2.3.3.5脉冲整宽电路的设计

为了把计数器内数值清掉,就需要有一个清零信号,而且必须从原有的秒信号中取出一个窄脉宽信号用做计数器清零信号,这时必须在556的9脚输出的秒信号加入脉冲整宽电路,如图2-15。

其工作原理如图2-14:

当输入U1=VDD时,UA=VDD,电容C10上的电压为0V,输出UO为低电平UOL。

这时电路处于稳定状态。

当输入U1由VDD负跃到低电平0时,由于在跃变瞬间电容两端的电压不能突变,UA产生同样的负跃变,使UA<

UT-,输出UO由低电平UOL正跃到VDD,随即VDD经R对C充电,电路进入暂稳态。

随着C的充电,UA也随之升高。

当UA上升到大于UT+时,电路状态又发生翻转,输出UO由高电平VDD负跃到低电平UOL。

电路返回到初始的稳定状态。

图2-14脉冲整宽原理

图2-15脉冲整宽电路

2.4本章小结:

本章主要介绍了数字频率计的工作原理,部分芯片的介绍和单元电路的设计,其中由556及外围电路构成的具有固定宽度T=1S的方波脉冲做门控信号(556的第5脚输出),556的第9脚输出的是显示控制信号,4007及外围电路构成的由4007的第12脚输出的脉冲波为闸门信号(计数控制开始信号),4007的第1、5脚输出的脉冲波为清零信号。

当门控信号到来后,闸门开启,频率为fs的信号脉冲和周期为T的门控制信号结束时过闸门,于4007第12脚产生脉冲信号到计数器,计数器开始工作,直到门控信号结束,闸门关闭。

计数器停止计数并被CD4007第1、5脚输出的清零信号暂态清零。

(简单地说就是:

在时基电路脉冲的上升沿到来时闸门开启,计数器开始计数,在同一脉冲的下降沿到来时,闸门关闭,计数器停止计数。

同时,由556的第9脚输出的是显示控制信号控制数值输送到七段显示器进行显示,这样就可以得到被测信号的数字显示的频率。

而在CD4007第1、5脚输出一个清零信号将计数器清零,为下一次测量做准备,实现了可重复使用,避免两次测量结果相加使结果产生错误。

3电路调试

设计进行到电路调试阶段,对制作好的PCB板,按照装配图进行器件装配,装配好之后按照设计参数分别对各部分电路进行调试。

打开电源之前,先按照系统原理图检查制作好的电路板的通断情况,并取下PCB板上的集成块,然后接通电源,用万用表检查板上的各点的电源电压值,完好之后再关掉电源,插上集成块。

3.1单元电路调试

上电后,用双踪示波器观察三极管的集电极波形,若无信号输入,则为高电平

若有信号输入,则为脉冲信号。

改变示波器的扫描速率旋钮,用双踪示波器观察时基电路中NE556的第5脚输出波形,如图3-1波形图所示的波形1(秒脉冲信号),其中t1=t2=1s,否则重新调节时基电路中TR的值,使其满足要求。

然后改变示波器的扫描速率旋钮,观察脉冲整宽电路中CD4007的第12脚、第1、5脚的波形和NE556的第9脚输出波形,有如图3-1波形图所示的波形2(开始计数脉冲),波形3(显示控制脉冲),波形4(清零脉冲)。

若不正确,应检查电路是否接错、虚接。

改正后再观察。

如图3-1波形图

将六片计数/译码芯片CD4026的第8脚全部接低电平,第16脚全部接高电平,在第1脚接时钟脉冲信号,检查六位显示器的工作是否正常。

3.2系统连调

在信号输入端加入的正弦信号,用示波器观察放大、整形电路的输出波形(应为与被测信号同频率的脉冲波),读出显示器上的读数。

从表四中可以看出在电压小于0.4V时,由于放大电路无法正常工作,频率测量部出来。

测量的频率基本上都在误差范围内,即在0.2%~2%内。

表四:

频率测量

序号

电压(V)

实际频率值(HZ)

测量频率值(HZ)

0.1

100

0.2

0.3

500

0.4

492

0.5

1000

989

6

2000

1987

7

3000

3075

4000

4011

9

10000

10029

10

15000

14973

11

18000

18036

12

500000

500023

13

800000

799989

14

950000

950079

1000000

999869

4结论

为了更好的验证电子技术专业毕业生在校学习对知识的掌握情况,以及学校对即将进入社会工作的毕业生做一个综合测评,本学期末我们积极配合学校做了此次毕业设计。

本课题采用纯数字电路,根据设计中要实现的功能,在专业指导的老师精心教导下,经过自己认真地分析、实践,确立方案,书写文档,设计出硬件电路,在设计过程中翻阅了大量资料,通过对所得的各种资料的综合分析,提炼出自己需要的信息,从而提高自己的分析能力;

通过对主要技术指标的分析,认真体会了设计时的各项技术政策;

通过对调试时出现的各种

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 工作范文 > 行政公文

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2