EDA综合课程设计数字时钟设计一题001Word文件下载.docx

上传人:b****1 文档编号:3625113 上传时间:2023-05-02 格式:DOCX 页数:15 大小:117.15KB
下载 相关 举报
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第1页
第1页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第2页
第2页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第3页
第3页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第4页
第4页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第5页
第5页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第6页
第6页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第7页
第7页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第8页
第8页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第9页
第9页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第10页
第10页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第11页
第11页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第12页
第12页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第13页
第13页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第14页
第14页 / 共15页
EDA综合课程设计数字时钟设计一题001Word文件下载.docx_第15页
第15页 / 共15页
亲,该文档总共15页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

EDA综合课程设计数字时钟设计一题001Word文件下载.docx

《EDA综合课程设计数字时钟设计一题001Word文件下载.docx》由会员分享,可在线阅读,更多相关《EDA综合课程设计数字时钟设计一题001Word文件下载.docx(15页珍藏版)》请在冰点文库上搜索。

EDA综合课程设计数字时钟设计一题001Word文件下载.docx

根据总体方框图及各部分分配的功能可知,本系统可以由秒计数器、分钟计数器、小时计数器、整点报时、分的调整以及小时的调整和一个顶层文件构成。

采用自顶向下的设计方法,子模块利用VHDL语言设计,顶层文件用原理图的设计方法。

显示:

小时采用24进制,而分钟均是采用6进制和10进制的组合。

数字时钟系统顶层原理图

 

多功能数字时钟的课程设计报告

1、本设计可以实现的功能

1)具有时、分、秒计数显示功能,以24小时循环计时。

3)具有调节小时、分钟及清零的功能。

2、初步设计的总体方框图

我们可以通过实验板上的K1-K7进行任意的调整,因为我们用的时钟信号均是1HZ的,所以每LED灯变化一次就来一个脉冲,即计数一次。

二、选择方案

1、方案选择

方案一:

方案二:

小时采用24进制,而分钟和秒均60进制。

终上所述,考虑到试验时的简单性,故我选择了方案二。

三、细化框图

根据自顶向下的方法以及各功能模块的的功能实现上述设计方案应系统细化框图:

四、编写程序、仿真和分析

1、秒计数器

1)VHDL语言描述程序见附录

2)秒计数器的仿真波形图

3)波形分析

利用60进制计数器完成00到59的循环计数功能,当秒计数至59时,再来一个时钟脉冲则产生进位输出,即enmin=1;

reset作为复位信号低电平有效,即高电平时正常循环计数,低电平清零。

因为这种60进制的VHDL语言是很好写的,它并不复杂,再说我们必须要学会这些基本的硬件语言的描写。

2、分钟计数器

2)分钟计数器的仿真波形图

小时计数模块利用24进制计数器,通过分钟的进位信号的输入可实现从00到23的循环计数。

3、小时计数器

2)小时计数器的仿真波形图

4、整点报时报警模块

2)整点报时模块仿真波形图

1)波形分析

由图知对于整点报时模块,当分钟计数至59时来一个时钟脉冲则产生一个进位信号,分钟计数到00,此时产生报警信号持续一分钟。

当有时钟脉冲时lamp显示灯就闪烁轮续点亮。

五、顶层系统的原理图

1、数字时钟系统原理图

2、顶层系统的波形图仿真

六、设计心得体会

在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯的

工作原理及具体使用方法。

在连接二十四进制,六十进制的进位的接法中,要求熟悉逻辑电路及其芯片各引脚的功能,那么在电路出错时便能准确地找出错误所在并及时纠正了.。

在设计电路中,往往是先仿真后连接实物图,但有时候仿真和电路连接并不是完全一致的,例如仿真的连接示意图中,往往没有接高电平的16脚或14脚以及接低电平的7脚或8脚,因此在实际的电路连接中往往容易遗漏。

又例如74HC390芯片,其本身就是一个十进制计数器,在仿真电路中必须连接反馈线才能正常显示,而在实际电路中无需再连接,因此仿真图和电路连接图还是有一定区别的.。

在设计电路的连接图中出错的主要原因都是接线和芯片的接触不良以及接线的错误所引起的。

附录(源程序)

1、小时计数器VHDL语言源程序(底层文件)

LIBRARYIEEE;

useIEEE.STD_LOGIC_1164.ALL;

USEIEEE.STD_LOGIC_UNSIGNED.ALL;

ENTITYhourIS

PORT(clk,reset:

INSTD_LOGIC;

daout:

outSTD_LOGIC_VECTOR(5DOWNTO0));

ENDENTITYhour;

ARCHITECTUREfunOFhourIS

SIGNALcount:

STD_LOGIC_VECTOR(5DOWNTO0);

BEGIN

daout<

=count;

PROCESS(clk,reset)

IF(reset='

0'

)THENcount<

="

000000"

;

——若reset=0,则异步清零

ELSIF(clk'

eventandclk='

1'

)THEN——否则,若clk上升沿到

IF(count(3DOWNTO0)="

1001"

)THEN——若个位计时恰好到“1001”即9

IF(count<

16#23#)THEN——23进制

count<

=count+7;

——若到23D则

else

——复0

ENDIF;

ELSIF(count<

16#23#)THEN——若未到23D,则count进1

=count+1;

ELSE——否则清零

——ENDIF(count(3DOWNTO0)=“1001”)

——ENDIF(reset=‘0’)

ENDPROCESS;

ENDfun;

2、分钟计数器VHDL语言源程序(底层文件)

USEIEEE.STD_LOGIC_1164.ALL;

ENTITYminuteIS

PORT(clk,clk1,reset,sethour:

enhour:

OUTSTD_LOGIC;

OUTSTD_LOGIC_VECTOR(6DOWNTO0));

ENDENTITYminute;

ARCHITECTUREfunOFminuteIS

SIGNALcount:

STD_LOGIC_VECTOR(6DOWNTO0);

SIGNALenhour_1,enhour_2:

STD_LOGIC;

——enmin_1为59分时的进位信号

BEGIN——enmin_2由clk调制后的手动调时脉冲信号串

enhour_2<

=(sethourandclk1);

——sethour为手动调时控制信号,高电平有效

enhour<

=(enhour_1orenhour_2);

PROCESS(clk,reset,sethour)

BEGIN

)THEN——若reset为0,则异步清零

0000000"

IF(count(3DOWNTO0)="

)THEN——若个位计时恰好到“1001”即9

IF(count<

16#60#)THEN——又若count小于16#60#,即60

IF(count="

1011001"

)THEN——又若已到59D

enhour_1<

='

——则置进位为1

——count复0

ELSE

——若count未到59D,则加7,即作“加6校正”

——使前面的16#60#的个位转变为8421BCD的容量

ELSE

——count复0(有此句,则对无效状态电路可自启动)

——ENDIF(count<

16#60#)

ELSIF(count<

16#60#)THEN

——若count<

16#60#则count加1

after100ns;

——没有发生进位

——否则,若count不小于16#60#count复0

ENDprocess;

3、秒钟计数器VHDL语言源程序(底层文件)

ENTITYsecondIS

PORT(clk,reset,setmin:

STD_LOGIC;

enmin:

ENDENTITYsecond;

ARCHITECTUREfunOFsecondIS

STD_LOGIC_VECTOR(6DOWNTO0);

SIGNALenmin_1,enmin_2:

——enmin_1为59秒时的进位信号

BEGIN——enmin_2由clk调制后的手动调分脉冲信号串

enmin_2<

=(setminandclk);

——setmin为手动调分控制信号,高电平有效

enmin<

=(enmin_1orenmin_2);

——enmin为向分进位信号

PROCESS(clk,reset,setmin)

——若reset为0,则异步清零

ELSIF(clk'

)then——否则,若clk上升沿到

IF(count(3downto0)="

)then——若个位计时恰好到“1001”即9

16#60#)then——又若count小于16#60#,即60H

)then——又若已到59D

enmin_1<

count<

——则置进位为1及count复0

ELSE——未到59D

——则加7,而+7=+1+6,即作“加6校正”

ELSE——若count不小于16#60#(即count等于或大于16#60#)

ELSIF(count<

16#60#)then——若个位计数未到“1001”则转此句再判

16#60#则count加1

after100ns;

——没有发生进位

ELSE——否则,若count不小于16#60#

——则count复0

ENDPROCESS;

4、整点报时报警模块VHDL语言源程序(底层文件)

ENTITYalertIS

PORT(clk:

dain:

INSTD_LOGIC_VECTOR(6DOWNTO0);

speak:

lamp:

OUTSTD_LOGIC_VECTOR(2DOWNTO0));

ENDalert;

ARCHITECTUREfunOFalertIS

SIGNALcount:

STD_LOGIC_VECTOR(1DOWNTO0);

SIGNALcount1:

speaker:

PROCESS(clk)

speak<

=count1

(1);

IF(clk'

)THEN

IF(dain="

IF(count1>

10"

count1<

00"

——count1为三进制加法计数器

=count1+1;

ENDIF;

ENDPROCESSspeaker;

lamper:

IF(rising_edge(clk))THEN

lamp<

001"

——循环点亮三只灯

ELSIF(count="

01"

010"

100"

ENDPROCESSlamper;

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 自然科学 > 物理

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2