15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx

上传人:b****1 文档编号:3728562 上传时间:2023-05-02 格式:DOCX 页数:26 大小:22.27KB
下载 相关 举报
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第1页
第1页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第2页
第2页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第3页
第3页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第4页
第4页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第5页
第5页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第6页
第6页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第7页
第7页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第8页
第8页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第9页
第9页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第10页
第10页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第11页
第11页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第12页
第12页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第13页
第13页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第14页
第14页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第15页
第15页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第16页
第16页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第17页
第17页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第18页
第18页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第19页
第19页 / 共26页
15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx_第20页
第20页 / 共26页
亲,该文档总共26页,到这儿已超出免费预览范围,如果喜欢就下载吧!
下载资源
资源描述

15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx

《15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx》由会员分享,可在线阅读,更多相关《15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx(26页珍藏版)》请在冰点文库上搜索。

15秋北交《数字电子技术含实验》在线作业一满分答案Word文档格式.docx

逻辑代数的基本规则是()。

A.代入规则

B.反演规则

C.对偶规则

D.延展规则

ABC

5. 

构成移位寄存器可以采用的触发器为()。

A.R-S型

B.J-K型

C.主从型

D.同步型

6. 

时序逻辑电路可分为()时序电路。

A.触发

B.定时

C.异步

D.同步

CD

7. 

()构成各种时序电路的存储单元电路。

A.寄存器

B.锁存器

C.触发器

D.定时器

BC

8. 

有()时序逻辑电路就被唯一地确定。

A.输出方程组

B.激励方程组

C.状态方程组

D.锁存方程组

9. 

设计同步时序逻辑电路的一般步骤()和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。

A.建立原始状态图和原始状态表

B.状态化简

C.状态分配

D.选择出发器类型

ABCD

10. 

卡诺图化简画包围圈时应遵循的原则是()。

A.包围圈内的方格数必定是2n个,n等于0、1、2、3、...

B.相邻方格包括上下相邻、左右相邻和四角相邻

C.同一个方格可以被不同的包围圈重复包围,但新增包围圈中一定要有新的方格,否则该包围圈为多余

D.包围圈内的方格数要尽可能多,包围圈的数目尽可能少

北交《数字电子技术(含实验)》在线作业一 

二、单选题(共10道试题,共30分。

对于TTL与非门闲置输入端的处理,不可()。

A.接电源

B.通过电阻33kΩ接电源

C.接地

D.与有用输入端并联

C

在何种输入情况下,“与非”运算的结果是逻辑0()。

A.全部输入是0

B.任一输入是0

C.仅一输入是0

D.全部输入是1

D

计算两个二进制数1010和0101,和为()。

A.1111

B.1101

C.1011

D.1110

A

为实现将JK触发器转换为D触发器,应使()。

A.J=D,K=/D

B.K=D,J=/D

C.J=K=D

D.J=K=/D

常用BCD码有()。

A.奇偶校验码

B.格雷码

C.8421码

D.汉明码

将(133)D转换为二进制数为()。

A.(10000101)D

B.(10100101)D

C.(11000101)D

D.(10010101)D

边沿式D触发器是一种()稳态电路。

A.无

B.单

C.双

D.多

8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。

A.1

B.2

C.4

D.8

任何组合逻辑电路都可以变换成为()表达式。

A.与或

B.与非

C.或非

D.非门

常用的BCD码有()。

三、判断题(共10道试题,共30分。

ASM图中有状态框、判断框、输出框三种符号。

A.错误

B.正确

B

D码就是用字母B、C、D、表示的代码。

电路的噪声容限越大,其抗干扰能力愈强。

电路的噪声容限越大,抗干扰能力愈强。

八进制数(18)8比十进制数(18)10小。

数字信号是一系列时间离散、数值也离散的信号。

数字信号就是一系列时间离散、数值也离散的信号。

模拟信号在时间上的连续变化的,幅值上也是连续取值的。

任意一个逻辑函数经过变化,都能表示成唯一的最小项表达式。

异或函数和同或函数在逻辑上互为反函数。

与十进制相比二进制的优点是()。

A.数字装置简单可靠、所有元件少

B.运算规则简单、运算操作方便

C.运算速度快

D.数值表达清晰、便于观察

AB

数字集成电路按结构的不同形式,分为()。

A.NOMS

B.PMOS

C.CMOS

D.NPMOS

TTL逻辑电路包括()。

A.非门

B.与非门

C.或非门

D.与或非门

分析同步时序逻辑电路的一般步骤是()。

A.列出逻辑方程组

B.列出状体表、画状态图或时序图

C.确定电路逻辑功能

D.列出时序逻辑电路功能

在下列逻辑电路中,属于组合逻辑电路的有()。

A.译码器

B.编码器

C.全加器

D.寄存器

数字集成电路按结构的不同形式,分为()。

卡诺图化简的步骤是()。

A.将逻辑函数写成最小项表达式

B.按最小项表达式填写卡诺图

C.合并最小项

D.将包围圈对于的乘积项相加

逻辑变量的取值1和0可以表示()。

A.开关的闭合、断开

B.电位的高、低

C.真与假

D.电流的有、无

设周期性数字波形的高电平持续6ms,低电平持续10ms,占空比为()。

A.60%

B.47.5%

C.37.5%

D.30%

下列逻辑电路中为时序逻辑电路的是()。

A.变量译码器

B.加法器

C.数码寄存器

D.数据选择器

下列触发器中,没有约束条件的是()。

D.边沿D触发器

计算两个二进制数1010和0101的和为()。

计算两个二进制数1010和0101的积为()。

A.111010

B.101001

C.100110

D.110010

要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。

A.&

gt;

RON

B.&

lt;

ROFF

C.ROFF&

RI&

D.&

当A和B都是1位数时,它们只能取()和()两种值。

A.0、0

B.0、1

C.1、1

D.1、2

数字系统中用来存储二进制数据的逻辑部件是()。

B.计数器

D码是用字母B、C、D、表示的代码。

555定时器的仅用于信号的产生和变化。

一个双稳态触发器可以保存1位二值信息。

4008为四位二进制超前进位全加器。

0FEH是数制中的十六进制。

若两个函数具有不同的逻辑函数式,则两个逻辑函数必不相等。

门电路组成的多谐振荡器振荡周期与时间常数RC无关。

目前使用的两种双极型数字集成电路是()。

A.TTL

B.PLD

C.COMS

D.ECL

卡诺图化简步骤是()。

逻辑函数的化简方法有()。

A.并项法

B.吸收法

C.消去法

D.配项法

逻辑代数的基本规则是()。

对于TTL与非门闲置输入端的处理,不可以()。

二、十进制码就是用()位二进制数来表示()位十进制数中的0~9这十个数码,简称BCD码。

A.4、2

B.4、1

C.2、1

D.2、2

二进制是以()为基数的计数体制。

A.数字

B.两位

C.高低电平

D.2

()是一种对脉冲电平敏感的存储单元电路。

二、十进制码就是用()位二进制数来表示()位十进制数中的0~9这十个数码,简称BCD码。

Verilog语言大概提供了约()个运算符。

A.20

B.30

C.40

D.50

0FEH是我们数制中的十六进制。

异或函数与同或函数在逻辑上互为反函数。

十进制就是以阿拉伯数字为基数的计数体制。

多谐振荡器的两个暂稳态转换过程是通过电容C充放电来完成的。

逻辑函数的表示方法中具有唯一性的是()。

下列那种是描述时序电路逻辑功能的方法()。

A.逻辑方程组

B.状态图

C.电路图

D.时序图

计数器按触发器动作分类,可分为()。

A.加计数器

B.减计数器

C.同步计数器

D.异步计数器

TTL电路在正逻辑系统中,以下各种输入中()相当于输入逻辑“1”。

A.悬空

B.通过电阻2.7kΩ接电源

C.通过电阻2.7kΩ接地

D.通过电阻510Ω接地

以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路。

A.奇偶校验器

B.数据选择器

C.数值比较器

D.七段显示译码器

逻辑关系为“一件事情的发生是以其相反的条件为依据”的逻辑运算是()。

A.与运算

B.或运算

C.非运算

D.错误说法

组合逻辑电路消除竞争冒险的方法有()。

A.修改逻辑设计

B.在输出端接入缓冲电路

C.后级加缓冲电路

D.屏蔽输入信号的尖峰干扰

CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。

A.微功耗

B.高速度

C.高抗干扰能力

D.电源范围宽

计算两个二进制数1010和0101,积为()。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 临时分类 > 批量上传

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2