数字电子技术自测练习Word文档下载推荐.docx

上传人:b****2 文档编号:4782344 上传时间:2023-05-04 格式:DOCX 页数:39 大小:154.32KB
下载 相关 举报
数字电子技术自测练习Word文档下载推荐.docx_第1页
第1页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第2页
第2页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第3页
第3页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第4页
第4页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第5页
第5页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第6页
第6页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第7页
第7页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第8页
第8页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第9页
第9页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第10页
第10页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第11页
第11页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第12页
第12页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第13页
第13页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第14页
第14页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第15页
第15页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第16页
第16页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第17页
第17页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第18页
第18页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第19页
第19页 / 共39页
数字电子技术自测练习Word文档下载推荐.docx_第20页
第20页 / 共39页
亲,该文档总共39页,到这儿已超出免费预览范围,如果喜欢就下载吧!
下载资源
资源描述

数字电子技术自测练习Word文档下载推荐.docx

《数字电子技术自测练习Word文档下载推荐.docx》由会员分享,可在线阅读,更多相关《数字电子技术自测练习Word文档下载推荐.docx(39页珍藏版)》请在冰点文库上搜索。

数字电子技术自测练习Word文档下载推荐.docx

3.376.28=()2。

4.10100102=()16。

5.110111101.101012=()16。

6.3AF.E16=()2。

7.1111000011112=()10。

8.11100.0112=()10。

9.34.7510=()2。

10.207.58=()10。

11.376.12510=()8。

12.78.816=()10。

13.9817.62510=()16。

1.BCD3个字母代表什么()。

2.要使用BCD码表示十进制数需要()。

(a)四位(b)二位(c)位数取决于数字

3.BCD码用于表示()。

(a)二进制数(b)十进制数(c)十六进制数

4.列出3种加权的BCD码()。

5.哪一种数码()较易转换为十进制数。

(a)BCD(b)二进制码

6.679.810=()8421BCD。

7.9810=()4221BCD。

8.7510=()5421BCD。

9.9710=()2421BCD。

10.01100001.000001018421BCD=()10。

11.111011.112=()8421BCD。

12.XS3代表()码。

13.()BCD码是一种非加权码。

(a)8421(b)XS3

14.()是BCD码。

(a)格雷码(b)XS3

15.1011.11102421BCD=()XS3。

16.65010=()XS3。

17.10000101XS3=()10。

18.100112=()Gray。

19.011100Gray=()2。

20.格雷码最重要的特性是,当计数每增加1时,()有1位状态改变。

(a)不只(b)仅有

21.可同时表示数字和字母的二进制码称为()码。

22.ASCII码有()。

(a)7位(b)12位(c)4位

23.ASCII代表(),EBCDIC代表()。

24.字母K的ASCII码为()。

25.微型计算机输入、输出的工业标准是7位()码。

26.EBCDIC是一种常用于IBM设备中的()位字母数字码。

(a)7(b)8(c)12

27.二进制补码中的()位是符号位。

(a)最低(b)最高

28.十进制数-35的8位二进制补码位()。

29.二进制补码11110001所表示的带符号十进制为()。

30.已知[x]原=1.1001,那么[x]反=()。

31.已知[x]原=1.1001,那么[x]补=()。

专业词汇汉英对照

模拟:

Analog

字符码:

AlphanumericCode

ASCII码:

AmericanStandardCodeforInformationInterchangeCode

BCD码:

BinaryCodedDecimal

二进制:

Binary

比特:

Bit

字节:

Byte

十进制:

Decimal

数字:

Digital

EBCDIC:

ExtendedBinaryCodedDecimalInterchangeCode

编码:

Code

格雷码:

Gray

十六进制:

Hexadecimal

最低有效位(LSB):

LestSignificantBit

最高有效位(MSB):

MostSignificantBit

数制:

NumberSystem

八进制:

Octal

反码:

One’scomplementcode

基数:

RadixNumber

基:

Base

原码:

Truecode

补码:

Two’scomplementcode

权:

Weight

加权码:

Weightedcode

余3码:

Excess-3code

第2章逻辑门

1.满足()时,与门输出为高电平。

(a)只要有一个或多个输入为高电平(b)所有输入都是高电平

(c)所有输入都是低电平

2.4输入与门有()种可能的输入状态组合?

3.对于5输入与门,其真值表有()行,()列?

4.与门执行()逻辑运算。

5.满足()时,或门输出为低电平。

(a)一个输入为高电平(b)所有输入都是低电平

(c)所有输入都是高电平(d)(a)和(c)都对

6.4输入或门有()种可能的输入状态组合?

7.对于5输入或门,其真值表有()行,()列?

8.或门执行()逻辑运算。

9.非门执行()逻辑运算。

10.非门有()个输入。

1.2输入与非门对应的逻辑表达式是()。

2.满足()时,与非门输出为低电平。

(a)只要有一个输入为高电平。

(b)所有输入都是高电平

3.当用两输入与门的一个输入端传输信号时,作为控制端的另一端应加()电平。

4.对于5输入与非门,有()种可能的输入变量取值组合。

5.对于4输入与非门,其真值表有()行,()列。

6.对于8输入与非门,在所有可能的输入变量取值组合中有()组输入状态能够输出低电平?

7.或门和非门应该()连接才能组成或非门?

8.满足()时,或非门输出为高电平。

(a)一个输入为高电平。

(b)所有输入都是低电平

(c)多于一个的输入是高电平(d)(a)和(c)都对

9.当二输入异或门的输入端电平()(相同,不相同)时,其输出为1。

10.将二输入异或门用作反相器时,应将另一输入端接()电平。

11.当二输入同或门的输入端电平()(相同,不相同)时,其输出为1。

12.要使二输入变量异或门输出端F的状态为0,A端应该:

(a)接B(b)接0(c)接1

13.()是异或门的表达式。

(a)

(b)

(c)

14.异或门可看作1的()(奇、偶)数检测器。

1.集电极开路的与非门也叫(),使用集电极开路的与非门,其输出端和电源之间应外接()电阻。

2.三态门的输出端有()、()和()三种状态。

3.三态门输出为高阻状态时,()是正确的说法。

(a)用电压表测量指针不动(b)相当于悬空

(c)电压不高不低(d)测量电阻指针不动

4.以下电路中可以实现“线与”功能的有():

(a)与非门(b)三态输出门(c)集电极开路门

5.对于图2-27(b)所示的三态与非门,当控制端EN=0时,三态门输出为();

当EN=1时,三态门输出为()。

1.最流行的数字IC是()和()集成电路。

2.字母TTL代表(),

3.字母CMOS代表()。

4.()TTL子系列传输延时最短?

()TTL子系列功耗最小?

5.CMOS门电路比TTL门电路的集成度()、带负载能力()、功耗()。

6.对于TTL集成电路,如用万用表测得某输出端电压为2V,则输出电平为:

(a)高电平(b)低电平(c)既不是高电平也不是低电平

7.对于TTL集成电路,3V输入为()输入。

(a)禁止(b)高电平(c)低电平

8.对于TTL集成电路,0.5V输入为()输入。

9.输入信号经多级门传输到输出端所经过的门越多,总的延迟时间就()。

10.扇出系数N越大,说明逻辑门的负载能力()(强,弱)。

11.功耗极低是()数字IC系列的显著特点。

(a)CMOS(b)TTL

12.()集成电路的特点是具有很好的抗干扰能力。

13.所有TTL子系列的()特性都相同。

(a)速度(b)电压

14.TTL集成电路中,()子系列速度最快。

15.下列()不是TTL集成电路。

(a)74LS00(b)74AS00(c)74HC00(d)74ALS00

晶体管-晶体管逻辑(TTL):

Transistor-TransistorLogic

CMOS:

ComplementaryMetal-OxideSemiconductor

求反:

Complement

双列直插式封装(DIP):

Dualin-linePackage

扇出系数:

Fanout

集成电路(IC):

IntegratedCircuit

反相:

Inversion

反相器:

Inverter

逻辑电平:

Logiclevel

金属氧化物半导体场效应管(MOSFET):

MetalOxideSemiconductorFieldEffectTransistor

与门:

ANDgate

与非门:

NANDgate

或非门:

NORgate

非门:

NOTgate

集电极开路门(OC):

OpenCollectorGate

或门:

ORgate

功耗:

PowerDissipation

传输延时:

Propagationdelay

表面贴焊技术(SMT):

Surface-MountTechnology

真值表:

TruthTable

三态门(TS):

ThreeStateGate

线与:

Wired-AND

异或门(XOR):

ExclusiveORGate

异或非门(XNOR):

ExclusiveNORGate

第3章逻辑代数基础

自测练习

1.逻辑代数有()、()和()三种基本逻辑运算。

2.逻辑代数的三个规则是指()、()和()。

3.下面()等式应用了交换律:

(a)AB=BA(b)A=A+A(c)A+B=B+A(d)A+(B+C)=(A+B)+C

4.下面()等式应用了结合律:

(a)A(BC)=A(BC)(b)A=A+A(c)A+B=B+A(d)A+(B+C)=(A+B)+C

5.下面()等式应用了分配律:

(a)A(B+C)=AB+AC(b)A(BC)=A(BC)(c)A(A+1)=A(d)A+AB=A

6.逻辑函数

的反函数

(),对偶函数

()。

7.逻辑函数

8.自对偶函数F的特征是()。

自测练习:

1.

可化简为

2.

3.

4.

5.

6.

7.

8.采用配项法,

9.

1.逻辑函数表达式有()和()两种标准形式。

2.由n个变量构成的任何一个最小项有()种变量取值使其值为1,任何一个最大项有()种变量取值使其值为1。

3.n个变量可构成()个最小项或最大项。

4.标准或与式是由()(最小项,最大项)构成的逻辑表达式。

5.逻辑函数

的最小项之和的形式

()。

6.将标准与或表达式F(A,B,C)=Σm(0,2,7,6)改写为标准或与表达式为()。

的标准或与表达式为()。

8.逻辑函数

的标准与或表达式为()。

9.逻辑函数

的真值表为()。

10.逻辑函数

11.逻辑函数

12.如题12所示真值表,则对应的与或逻辑表达式为()。

题12真值表

ABC

F

000

001

010

011

100

101

110

111

1

1.卡诺图相邻方格所代表的最小项只有()个变量取值不同。

2.n变量卡诺图中的方格数等于()。

3.卡诺图的方格中,变量取值按()(二进制码,格雷码)顺序排列。

4.如题4所示3变量卡诺图,左上角方格对应的A、B、C变量的取值为000,它代表的最小项为(),最大项为()。

 

题4图

5.在题4所示3变量卡诺图中,最小项

对应的方格为()。

6.在题4所示3变量卡诺图中,最大项

7.3变量逻辑函数

的卡诺图表示为()。

8.3变量逻辑函数

9.3变量逻辑函数

10.某3变量逻辑函数F的约束条件为

,则它包含的无关项为()。

逻辑变量:

LogicVariable

反变量:

ComplementofVariable

逻辑函数:

LogicFunction

逻辑图:

Logicdiagram

交换律:

CommutativeLaw

结合律:

AssociativeLaw

分配律:

DistributiveLaw

摩根定理:

DeMorgan’sTheorems

化简:

Simplify

最小项:

Miniterm

最大项:

Maxterm

相邻项:

Adjacencies

无关项:

“Don’tcare”term

逻辑表达式:

Logicexppression

标准与或表达式:

StandardSum-of-Products

标准或与表达式:

StandardProduct-of-Sums

卡诺图:

KarnaughMap

第4章组合逻辑电路

1.若用74LS00实现函数F=

,A、B分别接74LS00的4、5脚,则输出F应接到74LS00的()脚。

2.74HC54芯片处于工作状态,如果其1、2、12、13脚分别接逻辑变量A、B、C、D,当3~5脚,9~11脚都接逻辑0时,输出为();

而当3~5脚,9~11脚都接逻辑1时,输出又为()。

3.若要实现函数F=(A+E)(B+D),则用哪种芯片的数量最少()

(a)74LS00(b)74LS02(c)74HC58(d)74HC54

4.实现逻辑函数

可以用一个()门;

或者用()个与非门;

或者用()个或非门。

5.下面真值表所对应的输出逻辑函数表达式为F=()。

题5真值表

ABC

1.二进制编码器有8个输入端,应该有()个输出端。

2.三位二进制优先编码器74LS148的输入2,4,13引脚上加入有效输入信号,则输出代码为()。

3.二-十进制编码器有()个输出端。

4.二-十进制优先编码器74LS147的输入端第3、12、13引脚为逻辑低电平,则输出第6脚为逻辑()电平,第7脚为逻辑()电平,第9脚为逻辑()电平,第14脚为逻辑()电平。

5.74LS148输入端中无有效信号时,其输出CS为(),EO为()。

6.74LS148输出端代码以()(原码,反码)形式出现。

7.74LS147输入端为()电平有效,输出端以()(原码,反码)形式出现。

8.图4-24是用两片74LS148接成的一个16-4线优先编码器,输入信号EI为输入使能端,输出信号EO为(),CS为()。

1.()(译码器、编码器)的特点是在任一时刻只有一个输入有效。

2.()(译码器、编码器)的特点是在任一时刻只有一个输出有效。

3.二进制译码器有n个输入端,()个输出端。

且对应于输入代码的每一种状态,输出中有()个为1(或为0),其余全为0(或为1)。

4.由于二-十进制译码器有()根输入线,()根输出线,所以又称为()线-()线译码器。

5.对于二进制译码器,其输出为()的全部最小项。

6.74LS138要进行正常译码,必须满足G1=(),G2A=(),G2B=()。

7.当74LS138的输入端G1=1,G2A=0,G2B=0,A2A1A0=101时,它的输出端()(Y0~Y7)为0。

8.74LS138有()个输出端,输出()电平有效。

9.74LS42有()个输出端,输出()电平有效。

10.74LS47可驱动共()极数码管,74LS48可驱动共()极数码管。

11.当74LS48的输入端LT=1,RBI=1,BI/RBO=1,DCBA=0110时,输出端abcdefg=();

当BI/RBO=0,而其它输入端不变时,输出端abcdefg=()。

12.图4-34是将3-8译码器74LS138扩大为4-16译码器。

其输入信号A、B、C、D中()为最高位。

13.如果用译码器74LS138实现

,还需要一个()(2,3)输入端的与非门,其输入端信号分别由74LS138的输出端()(Y0~Y7)产生。

1.仅用数据选择器(例如8选1MUX、4选1MUX)无法实现的逻辑功能是:

(a)数据并/串变换;

(b)数据选择;

(c)产生逻辑函数。

2.一个十六选一数据选择器,其地址输入端有()个。

(a)16(b)2(c)4(d)8

3.设A1、A0为四选一数据选择器的地址输入端,D3、D2、D1、D0为数据输入端,Y为输出端,则输出Y与A1、A0及Di之间的逻辑表达式为()。

(a).

(b).

(c).

(d)

4.参看图4-34,如果74LS151的G=0,A2A1A0=011,则Y=(),如此时输入端D0~D7均为1,则Y=()。

5.参看图4-34,如果74LS151的G=1,则Y=(),W=()。

此时输出与输入()(有关,无关)。

6.参看题6图,如果变量A、B取值为11,输出Y为();

变量A、B取值为00,输出Y为()。

1.半加器有()个输入端,()个输出端;

全加器有()个输入端,()个输出端。

2.两个四位二进制数1001和1011分别输入到四位加法器的输入端,并且其低位的进位输入信号为1,则该加法器的输出和值为()。

3.串行进位的加法器与并行进位的加法器相比,运算速度()(快,慢)。

4.(1100-1011)补码=(),(1000-1011)补码=(),(1000-1011)原码=()。

5.使用两个半加器和一个()门可以构成一个全加器。

6.设全减器的被减数、减数和低位来的借位数分别为A、B、C,则其差输出表达式为(),借位输出表达式为()。

1.将二进制数A=1011和B=1010作为74LS85的输入,则其三个数据输出端L1(A>B)为(),L2(A>B)为()和L3(A=B)为()。

2.74LS85不进行级联时,其三个级联输入端A'>

B'、A'<

B'和A'=B'分别接()电平。

3.参看图4-59,将二进制数A=11001011和B=11010100作为八位数值比较器的输入时,四位数值比较器C0的的三个数据输出端分别为();

四位数值比较器C1的的三个数据输出端分别为()。

1.需要()位才能将一个十进制数字编码为BCD码。

2.将8421BCD码10000101转换为二进制码为()。

3.将(1010)2转换为格雷码是()。

4.将格雷码(0100)G转换为二进制数是()。

5.将8位二进制码转换为格雷码,需要()个异或门构成。

组合逻辑电路:

Combinationallogiccircuits

编码器:

Encoder

二进制编码器:

BinaryEncoder

BCD码编码器:

Decimal-to-BCDEncoder

优先编码器:

PriorityEncoder

译码器:

Decoder

二进制译码器:

BinaryDecoder

BCD码译码器:

BCDto-decimalDecoder

低电平有效:

active-LOW

高电平有效:

active-HIGH

七段显示译码器:

BCD-to-7-SegmentdisplayDecoder

试灯(LT):

LampTest

动态灭零输入(RBI):

RippleBlankingInput

灭灯输入和动态灭零输出(BI/RBO):

BlankingInput/RippleBl

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 解决方案 > 学习计划

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2