protel应用常见问题.docx

上传人:b****3 文档编号:5707715 上传时间:2023-05-09 格式:DOCX 页数:11 大小:21.19KB
下载 相关 举报
protel应用常见问题.docx_第1页
第1页 / 共11页
protel应用常见问题.docx_第2页
第2页 / 共11页
protel应用常见问题.docx_第3页
第3页 / 共11页
protel应用常见问题.docx_第4页
第4页 / 共11页
protel应用常见问题.docx_第5页
第5页 / 共11页
protel应用常见问题.docx_第6页
第6页 / 共11页
protel应用常见问题.docx_第7页
第7页 / 共11页
protel应用常见问题.docx_第8页
第8页 / 共11页
protel应用常见问题.docx_第9页
第9页 / 共11页
protel应用常见问题.docx_第10页
第10页 / 共11页
protel应用常见问题.docx_第11页
第11页 / 共11页
亲,该文档总共11页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

protel应用常见问题.docx

《protel应用常见问题.docx》由会员分享,可在线阅读,更多相关《protel应用常见问题.docx(11页珍藏版)》请在冰点文库上搜索。

protel应用常见问题.docx

protel应用常见问题

protel应用常见问题

1.原理图常见错误:

(1)ERC报告管脚没有接入信号:

a.创建封装时给管脚概念了I/O属性;

b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;

c.创建元件时pin方向反向,必需非pinname端连线。

(2)元件跑到图纸界外:

没有在元件库图表纸中心创建元件。

(3)创建的工程文件网络表只能部份调入pcb:

生成netlist时没有选择为global。

(4)当利用自己创建的多部份组成的元件时,万万不要利用annotate.

中常见错误:

(1)网络载入时报告NODE没有找到:

a.原理图中的元件利用了pcb库中没有的封装;

b.原理图中的元件利用了pcb库中名称不一致的封装;

c.原理图中的元件利用了pcb库中pinnumber不一致的封装。

如三极管:

sch中pinnumber为e,b,c,而pcb中为1,2,3。

(2)打印时老是不能打印到一页纸上:

a.创建pcb库时没有在原点;

b.多次移动和旋转了元件,pcb板界外有隐藏的字符。

选择显示所有隐藏的字符,缩小pcb,然后移动字符到边界内。

(3)DRC报告网络被分成几个部份:

表示那个网络没有连通,看报告文件,利用选择CONNECTEDCOPPER查找。

另外提示朋友尽可能利用WIN2000,减少蓝屏的机遇;多几回导出文件,做成新的DDB文件,减少文件尺寸和PROTEL僵死的机遇。

若是作较复杂得设计,尽可能不要利用自动布线。

问答集:

问:

从WORD文件中拷贝出来的符号,什么缘故不能够在PROTEL中正常显示

复:

请问你是在SCH环境,仍是在PCB环境,在PCB环境是有一些特殊字符不能显示,因为那时保留字.

问:

net名与port同名,pcb中可否连接

回答:

能够,PROTEL能够多种方式生成网络,当你在在层次图中以port-port时,每张线路图能够用相同的NET名,它们可不能因网络名是一样而连接.但请不要利用电源端口,因为那是全局的.

问:

:

请问在PROTEL99SE中导入PADS文件,为何焊盘属性改了

复:

这多是因为两种软件和每种版本之间的不同造成,通常做一下手工体调整就能够够了。

问:

请问杨大虾:

为何通过软件把powerlogic的原理图转化成protel后,在protel中无法进行属性修改,只要一修改,要不不现实,要不确实是全显示属性?

谢谢!

复:

如全显示,能够做一个全局性编辑,只显示希望的部份。

问:

请教铺銅的原那么?

复:

铺銅一样应该在你的平安间距的2倍以上.这是LAYOUT的常规知识.

问:

请问PotelDXP在自动布局方面有无改良?

导入封装时可否依照原理图的布局自动排开?

复:

PCB布局与原理图布局没有必然的内在必然联系,故此,PotelDXP在自动布局时可不能依照原理图的布局自动排开。

(依照子图成立的元件类,能够帮忙PCB布局依据原理图的连接)。

问:

请问信号完整性分析的资料在什么地址购买

复:

Protel软件配有详细的信号完整性分析手册。

问:

为何铺铜,文件哪么大?

有何方式?

复:

铺铜数据量大能够明白得。

但如果是是过大,可能是您的设置不太科学。

问:

有什么方法让原理图的图形符号能够缩放吗?

复:

不能够。

问:

PROTEL仿真可进行原理性论证,如有详细模型能够取得好的结果

复:

PROTEL仿真完全兼容Spice模型,能够从器件厂商处取得免费Spice模型,进行仿真。

PROTEL也提供建模方式,具有专业仿真知识,可成立有效的模型。

问:

99SE中如何加入汉字,若是汉化后好象少了很多东西!

3-2814:

17:

0但确实少了很多功能!

复:

可能是汉化的版本不对。

问:

如何制作一个孔为2*4MM外径为6MM的焊盘?

复:

在机械层标注方孔尺寸。

与制版商沟通具体要求。

问:

我明白,可是在内电层如何把电源和地与内电层连接。

没有网络表,若是有网络表就没有问题了

复:

利用from-to类生成网络连接

问:

还想请教一下99se中椭圆型焊盘如何制作?

放置持续焊盘的方式不可取,线路板厂家不乐意。

可否在下一版中加入那个设置项?

复:

在建库元件时,能够利用非焊盘的图素形成所要的焊盘形状。

在进行PCB设计时使其具有相同网络属性。

咱们能够向Protel公司建议。

问:

如何免费获取以前的原理图库和pcb库

复:

那你能够下载

问:

适才本人提了个在覆铜上如何写上空心(不覆铜)的文字,专家回答先写字,再覆铜,然后册除字,可是本人试了一下,删除字后,空的没有,被覆铜覆盖了,请问专家是不是弄错了,你能不能试一下

复:

字必需用PROTEL99SE提供的放置中文的方法,然后将中文(英文)字解除元件,(因为那是一个元件)将平安间距设置成1MIL,再覆铜,然后移动覆铜,程序会询问是不是从头覆铜,回答NO。

问:

画原理图时,如何元件的引脚顺序?

复:

原理图建库时,有壮大的检查功能,能够检查序号,重复,缺漏等。

也能够利用阵列排放的功能,一次性放置规律性的引脚。

问:

protel99se6自动布线后,在集成块的引脚周围会显现杂乱的走线,像毛刺一样,有时乃至是三角形的走线,需要进行大量手工修正,这种问题怎么幸免?

复:

合理设置元件网格,再次优化走线。

问:

用PROTEL画图,反复修改后,发觉文件体积超级大(虚肿),导出后再导入就小了许多。

什么缘故?

有其他方法为文件瘦身吗?

复:

其实那时因为PROTEL的铺铜是线条组成的缘故造成的,因知识产权问题,不能利用PADS里的“灌水”功能,但它有它的益处,确实是能够自动删除“死铜”。

致与文件大,你用WINZIP紧缩一下就很小。

可不能阻碍你的文件发送。

问:

请问:

在同一条导线上,如何让它不同部份宽度不一样,而且显得持续美观?

谢谢!

复:

不能自动完成,能够利用编辑技术实现。

liaohm问:

如何将一段圆弧进行几等分?

fanglin163回答:

利用常规的几何知识嘛。

EDA只是工具。

问:

protel里用的HDL是一般的VHDL

复:

ProtelPLD不是,ProtelFPGA是。

问:

补泪滴后再铺铜,有时铺出来的网格会残缺,如何办?

复:

那是因为你在补泪滴时设置了热隔离带缘故,你只需要注意平安间距与热隔离带方式。

也能够用修补的方法。

问:

可不能够做不对称焊盘?

拖动布线时相连的线维持原先的角度一路拖动?

复:

能够做不对称焊盘。

拖动布线时相连的线不能直接维持原先的角度一路拖动。

问:

请问当Protel发挥到及至时,是不是能达到高端EDA软件一样的成效

复:

视设计而定。

问:

ProtelDXP的自动布线成效是不是能够达到原ACCEL的水平?

复:

有过之而无不及。

问:

protel的pld功能好象不支持流行的HDL语言?

复:

ProtelPLD利用的Cupl语言,也是一种HDL语言。

下一版本能够直接用VHDL语言输入。

问:

PCB里面的3D功能对硬件有何要求?

复:

需要支持OpenGL.

问:

如何将一块实物硬制版的布线快速、原封不动地做到电脑当中?

复:

最快的方法确实是扫描,然后用BMP2PCB程序转换成胶片文件,然后再修改,但你的PCB精度必需在以上。

BMP2PCB程序可在21IC上下载,你的线路板必需用沙纸打的超级光亮才能成功。

问:

直接画PCB板时,如何为一个电路接点概念网络名?

复:

在Net编辑对话框中设置。

问:

怎么让做的资料中有孔径显示或符号标志,同allego一样

复:

在输出中有选项,能够产生钻孔统计及各类孔径符号。

问:

自动布线的锁定功能不行用,系统有的会重布,不明白怎么回事?

复:

最新的版本无此类问题。

问:

如何实现多个原器件的整体翻转

复:

一次选中所要翻转的元件。

问:

我用的p99版加入汉字就死机,是什么缘故?

复:

应是D版所致。

问:

powpcb的文件如何用PROTEL打开?

复:

先新建一PCB文件,然后利用导入功能达到。

问:

如何从PROTEL99中导入GERBER文件

复:

Protelpcb只能导入自己的Gerber,而Protel的CAM能够导入其它格式的Gerber.

问:

如何把布好PCB走线的细线条部份地改成粗线条

复:

双击修改+全局编辑。

注意匹配条件。

修改规那么使之适应新线宽。

问:

如何修改一个集成电路封装内的焊盘尺寸?

假设全局修改的话应如何设置?

复:

全数选定,进行全局编辑

问:

如何修改一个集成电路封装内的焊盘尺寸?

复:

在库中修改一个集成电路封装内的焊盘尺寸大伙儿都明白,在PCB板上也能够修改。

(先在元件属性中解锁)。

问:

可否在做PCB时对元件符号的某些部份加以修改或删除?

复:

在元件属性中去掉元件锁定,就可在PCB中编辑元件,而且可不能阻碍库中元件。

问:

该焊盘为地线,包地以后,该焊盘与地所连线如何设置宽度

复:

包地前设置与焊盘的连接方式

问:

为何99se存储时要改成工程项目的格式?

复:

便于文件治理。

问:

如何去掉PCB上元件的如电阻阻值,电容大小等等,要一个个去掉吗,有无快捷方式

复:

利用全局编辑,同一层全数隐藏

问:

能告知将要推出的新版本的PROTEL的名称吗?

简单介绍一下有哪些新功能?

protel手动布线的推挤能力太弱!

复:

ProtelDXP,在仿真和布线方面会有大的提高。

问:

如何把敷铜区中的分离的小块敷铜除去

复:

在敷铜时选择"去除死铜"

问:

VDD和GND都用焊盘连到哪儿了,怎么看不到呀

复:

打开网络标号显示。

问:

在PCB中有画弧线?

在画完直线,接着直接能够画弧线具体如DOS版弧线模式那样!

能实现吗?

能的话,如何设置?

复:

能够,利用shift+空格能够切换布线形式

问:

protel99se9层次图的总图用edit\exportspread生成电子表格的时候,却没有生成各分图纸里面的元件及对应标号、封装等。

若是想用电子表格的方式一次性修改全数图纸的封装,再更新原理图,该怎么作?

复:

点中相应的选项即可。

问:

protel99se6的PCB通过specctrainterface导出到里面,发觉那些没有网络标号的焊盘都不见了,结果specctra就从那些实际有焊盘的地址走线,布得一塌糊涂,这种情形如何幸免?

复:

凡涉及到两种软件的导入/导出,多数需要人工做一些调整。

问:

在打开内电层时,放置元件和过孔等时,仿佛和内电层短接在一路了,是不是正确

复:

内电层显示出的成效与实际的缚铜成效相反,因此是正确的

问:

protel的执行速度太慢,太耗内存了,这是什么缘故?

而如allegro那么大的系统,执行起来却很流畅!

复:

最新的Protel软件已不是完成一个简单的PCB设计,而是系统设计,包括文件治理、3D分析等。

只要PIII,128M以上内存,Protel亦可运行如飞。

问:

如何自动布线中加盲,埋孔?

复:

设置自动布线规那么时许诺添加盲孔和埋孔

问:

3D的功能对硬件有什么要求?

谢谢,我的好象不行

复:

请把金山词霸关掉

问:

补泪滴能够一个一个加吗?

复:

固然能够

问:

请问在PROTEL99SE中倒入PADS文件,为何焊盘属性改了,

复:

这种问题,一样都需要手工做调整,如修改属性等。

问:

protell99se可否打开orcad格式的档案,如不能以后是不是会考虑添加这一功能?

复:

此刻能够打开。

问:

在99SEPCB板中加入汉字没发加,但汉化后SE少了很多东西!

复:

可能是安装的文件与配置不正确。

问:

SE在菜单汉化后,在哪儿启动3D功能?

复:

您说的是View3D接口吗,请在系统菜单(左侧大箭头下)启动。

问:

请问如何画内孔不是圆形的焊盘?

复:

不行。

问:

在PCB中有几种走线模式?

我的运算机只有两种,通过空格来切换

复:

Shift+空格

问:

请问:

关于某些可能有较大电流的线,若是我希望线上不涂绿油,以便我在其上上锡,以增大电流。

我该怎么设计?

谢谢!

复:

能够简单地在阻焊层放置您想要的上锡的形状。

问:

如何持续画弧线,用画园的方式每一个弯画个园吗?

复:

不用,直接用圆弧画。

问:

如何锁定一条布线?

复:

先选中那个网络,然后在属性里改。

问:

随着每次修改的次数愈来愈多,protel文件也愈来愈大,请问怎么能够让他文件尺寸变小呢?

复:

在系统菜单中有数据库工具。

(Fiel菜单左侧的大箭头下)。

wangjinfeng问:

请问PROTEL中画PCB板如何设置采纳总线方式布线?

高英凯回答:

Shift+空格。

问:

如何利用protel的PLD功能编写GAL16V8程序?

复:

利用protel的PLD功能编写GAL16V8程序比较简单,直接利用CuplDHL硬件描述语言就能够够编程了。

帮忙里有实例。

Stepbystep.

问:

我用99se6布一块4层板子,布了一个小时又二十分钟布到%,但再过来11小时多以后却只布到%!

不得已让它停止了

复:

对剩下的几个Net,做一下手工预布,剩下的再自动,可达到100%的布通。

问:

在pcb多层电路板设计中,如何设置内电层?

前提是完全手工布局和布线。

复:

有专门的菜单设置。

问:

protelPCB图可否输出其它文件格式,如HyperLynx的?

它的帮忙文件中说能够,可是在菜单中却没有那个选项

复:

此刻Protel自带有PCB信号分析功能。

问:

请问pcb里不同的net,最后怎么让他们连在一路?

复:

最好不要这么做,应该先改原理图,按规矩来,他人接手容易些。

问:

自动布线前如何把先布的线锁定?

一个一个选么?

复:

99SE中的锁定预布线功能专门好,不用一个一个地选,只要在自动布线设置中点一个勾就能够够了。

问:

PSPICE的功能有无改变

复:

在Protel即将推出的新版本中,仿真功能会有大的提升。

问:

如何利用Protel99se的PLD仿真功能?

复:

第一要有仿真输入文件(.si),第二在configure中要选择AbsoluteABS选项,编译成功后,可仿真。

看仿真输出文件。

问:

历史记录如和删

复:

先删除至回收战,然后清空回收站。

问:

自动布线什么缘故会修改事前已布的线而且把它们以为没有布过从头布了而设置我也正确了?

复:

把先布的线锁定。

应该就能够够了。

问:

布线后有的线在视觉上明显太差,PROTEL如此布线有他的道理吗(电气上)

复:

仅仅通过自动布线,任何一个布线器的结果都可不能太美观。

问:

能够在焊盘属性中修改焊盘的X和Y的尺寸

复:

能够。

问:

protel99se后有没推出新的版本?

复:

即将推出。

该版本耗时2年多,不管在功能、规模上都与Protel99SE,有极大的飞跃。

问:

99se的3d功能能更增进些吗?

仿佛只能从正面看!

其外形能自己做吗?

复:

3D图形能够用Ctrl+上,下,左,右键翻转必然的角度。

只是用途不大,显卡要好才行。

问:

有无设方孔的好方法?

除在机械层上画。

复:

能够,在MultiLayer上设置。

问:

一个问题:

填充时,假设布线规那么中间距为20mil,但我有些器件要求100mil间距,如何才能自动填充?

复:

能够在design-->rules-->clearanceconstraint里加

问:

在protel中可否用orcad原理图

复:

需要将orcad原理图生成protel支持的网表文件,再由protel打开即可.

问:

请问多层电路板是不是能够用自动布线

复:

能够的,跟双面板一样的,设置好就好了。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > IT计算机 > 电脑基础知识

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2