电子电工课程设计频率计数器Word文档格式.docx

上传人:b****3 文档编号:6791925 上传时间:2023-05-07 格式:DOCX 页数:14 大小:146.04KB
下载 相关 举报
电子电工课程设计频率计数器Word文档格式.docx_第1页
第1页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第2页
第2页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第3页
第3页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第4页
第4页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第5页
第5页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第6页
第6页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第7页
第7页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第8页
第8页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第9页
第9页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第10页
第10页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第11页
第11页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第12页
第12页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第13页
第13页 / 共14页
电子电工课程设计频率计数器Word文档格式.docx_第14页
第14页 / 共14页
亲,该文档总共14页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

电子电工课程设计频率计数器Word文档格式.docx

《电子电工课程设计频率计数器Word文档格式.docx》由会员分享,可在线阅读,更多相关《电子电工课程设计频率计数器Word文档格式.docx(14页珍藏版)》请在冰点文库上搜索。

电子电工课程设计频率计数器Word文档格式.docx

5、计数器.............................................5

6、锁存器..........................................................7

7、译码电路.........................................................8

8、总体电路原理相关说明.................................9

9、总体电路原理图.....................................10

10、元件清单...................................................11

参考文献.........................................................12

设计心得体会.......................................................13

1、总体方案与原理说明

交流电信号或脉冲信号的频率是指单位时间内产生的电振动的次数或脉冲个数。

用数学模型可表示为:

f=

式中f为频率。

N为电振动次数或脉冲数。

T为产生N次电振动或脉冲所需要的时间。

第一步把各种被测信号通过放大整形电路,使其成为规矩的数字信号实现频率测量的另一必备环节是时基电路。

时基电路就是产生时间标准信号的电路装置。

通常要求精确稳定,所以采用1MHz或5MHz石英晶体振荡器做成标准时间信号发生器。

一般计数器则采用十位计数器,N进制的计数器也就是N分频器,其N进位信号也可作为N分频信号。

如图2.1所示为数字频率计系统原理总框图,被测量信号经过放大与整形电路传入十进制计数器,变成矩形波信号,此时数字频率计与被测信号的频率相同,时基电路提供标准时间基准信号,此时利用所获得的基准信号来触发控制电路,进而得到一定宽度的闸门信号,计数时1S内,闸门开通,被测量的脉冲信号通过闸门,其计数器开始计数,当1s至1.25S闸门关闭,停止计数,所得的数字N就是其频率.

图1—1数字频率计系统原理方框图

2、时基电路

用于获得稳定的时间基准信号,以此来控制主控门的开启时间,电路见图3.1.

图2—1时基电路

本设计中采取用555定时器组成的多谐振荡器如图3.1所示。

接通电源后,电容被充电,当

上升到

时,使

为低电平,同时放电三极管T导通,此时电容C通过

和T放电,

下降。

下降到

时,

翻转为高电平。

电容器C放电所需的时间为

当放电结束时,T截止,

将通过

向电容C充电,

所需的时间为

时,电路又翻转为低电平。

如此周而复始,于是在电路的输出端就得到一个周期性的矩形波。

其振荡频率为

3、放大整形电路

由于输入的信号可以是正弦波,方波,三角波。

而后面的闸门或计数电路要求被测信号为方波,所以需要设计一个整形电路则在测量的时候,首先通过整形电路将正弦波或者三角波转化成方波。

对信号的放大功能由三极管构成放大电路来实现,对信号整形的功能由施密特触发器来实现。

施密特触发器电路是一种特殊的数字器件,一般的数字电路器件当输入起过一定的阈值,其输出一种状态,当输入小于这个阈值时,转变为另一个状态,而施密特触发器不是单一的阈值,而是两个阈值,一个是高电平的阈值,输入从低电平向高电平变化时,仅当大于这个阈值时才为高电平,而从高电平向低电平变化时即使小于这个阈值,其仍看成为高电平,输出状态不这;

低电平阈值具有相同的特点。

为保证测量精度,在整形电路的输入端加一前置放大器。

对幅值较低的被测信号经放大后再送入整形器整形。

如图3.2.2为放大整形电路原理图。

此电路采用晶体管3DG100与74LS00等组成,其中3DG100为放大器,可对周期信号进行放大再传入整形器中对信号进行整形。

图3—1放大整形电路

4、逻辑控制电路

控制电路需要控制几个模块。

包括计数电路,锁存电路,和译码显示电路。

通过产生控制信号控制所要控制的模块,同时会产生清零信号和锁存信号,使显示器显示的测量结果稳定.辑控制电路的作用主要是控制主控门的开启和关闭,同时也控制整机逻辑关系。

本次设计采用74LS123N组成逻辑控制电路,先启动脉冲置成1,其余触发器置成0,此时时基电路传入脉冲,控制电路开始工作。

被测信号通过闸门进入计数电路,于是计数器译码器开始计数,记下所测信号频率值。

当控制电路转为其他状态时,闸门关闭,计数器停止工作,数码管继续显示所测频率值。

直到有一次循环,计数器清零,数码管显示消失,到此为止,频率计完成一次测量。

脉冲信号可由两个单稳态触发器74LS123N产生,它们的脉冲宽度由电路的时间常数决定。

由74LS123N的功能得出,当1

、触发脉冲从1A端输入时,在触发脉冲的负跳变作用下,输出端

可获得一负脉冲,其波形关系正好满足图2.2所示的波形Ⅳ和Ⅴ的要求,手动复位开关S按下时,计数器清零。

逻辑控制电路如图3.2所示:

逻辑控制电路图4—1

5、计数器

为了提高计数速度,可采用同步计数器。

采用4个74LS90D二-五-十进制计数器,该芯片无需额外的元器件就可实现十进制计数,所以首选。

计数器依次从个位开始计数,向上为发出进位信号而是高位开始计数。

其特点是计数脉冲作为时钟信号同时接于各位触发器的时钟脉冲输入端,在每次时钟脉冲沿到来之前,根据当前计数器状态,利用逻辑控制电路,准备好适当的条件。

当计数脉冲沿到来时,所有应翻转的触发器同时翻转,同时也使用所有应保持原状的触发器不该变状态。

被测信号经整形后变为脉冲信号(矩形波或者方波),送入闸门电路,等待时基信号的到来。

时基信号由石英晶体多谐振荡器电路产生,经整形分频后,产生一个标准的时基信号,作为闸门开通的基准时间。

被测信号通过闸门,作为计数器的时钟信号,计数器即开始记录时钟的个数,这样就达到了测量频率的目的.由于频率计的测量范围1~9999Hz,因此采用十进制计数器74LS90D,它不仅可用于对脉冲进行计数,还可用于分频;

此电路则需分频,N位进制计数器就是N分频器。

被测信号由闸门开通送入计数器,记录所测信号频率值传入译码显示电路中,显示器显示测得频率值;

待闸门关闭,计数器停止工作;

电路则继续工作进行下次循环,计数器清零,显示器数值消失,频率计完成一次测量。

数字频率计测周期基本原理如图3.3所示

图5—1数字频率计测周期基本原理图

当被测信号的频率较低时,采用直接测频方法由量程误差一起的测量误差太大,为了提高测低频时的准确度,应先测周期

,然后计算

被测信号经过放大整形电路变成方波,加到门控电路产生闸门信号,如

,则闸门打开的时间也为10ms,在此期间内,周期为

的标准脉冲通过闸门进入计数器计数。

则计数器记得的脉冲数

=10000个。

若以毫秒为单位,则显示器上的读数为10.000。

以上分析可见,频率计测周期的基本原理正好与测频相反,即被测信号用来控制闸门电路的开通与关闭,标准时基信号作为计数脉冲。

6、锁存器

锁存器是构成各种时序电路的存储单元电路,其具有0和1两种稳定状态,一旦状态被确定,就能自行保持,锁存器是一种脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。

在确定的时间内(1s),计数器的计数结果必须经锁定后才能获得稳定的显示值.锁存器的作用通过触发脉冲控制.将测得的数据寄存起来,送显示译码器.锁存器可以采用8位并行输入寄存器.为使数据稳定,采用边沿触发方式的器件.

在确定的时间内计数器的技术结果必须经锁定后才能获得稳定的显示值。

锁存器的作用是通过触发脉冲控制,将测量的数据寄存起来,送入译码显示器。

锁存器可以采用一般的8位并行输入寄存器。

此电路采用74LS273N锁存器,其作用是将计数器在1s结束时锁记得的数进行锁存,使显示器上能稳定地显示此时计数器的值。

当1s计数结束时,通过逻辑电路产生信号送入锁存器,将此时计数的值送入译码显示器。

选用两个8位锁存器74LS273N可以完成上计数功能。

当时钟脉冲CP的正跳变来到时,锁存器的输入等于输入,即Q=D,从而将计数器的输出值送到锁存器的输出端正脉冲结束后,无论D为何值,输出端Q的状态仍保持原来的状态的Q不变。

所以在计数期间内,计数器的输出不会送到译码显示器。

图6—1锁存器芯片

7、译码电路

在闸门电路导通的情况下,开始计数被测信号中有多少个上升沿。

在计数的时候数码管不显示数字。

当计数完成后,此时要使数码管显示计数完成后的数字。

采用七段共阳数码管显示,译码显示器的作用是把计数器产生的十进制数转化成能驱动数码管正常显示的段信号,从而获得数字显示.图3.5

图7—1译码电路电路

8、总体电路原理相关说明

数字频率计的主要功能是测量周期信号的频率。

频率是单位时间(1S)内信号发生周期变化的次数。

如果我们能在给定的1S时间内对信号波形计数,并将计数结果显示出来,就能读取被测信号的频率。

数字频率计首先必须获得相对稳定与准确的时间,同时将被测信号转换成幅度与波形均能被数字电路识别的脉冲信号,然后通过计数器计算这一段时间间隔内的脉冲个数,将其换算后显示出来。

这就是数字频率计的基本原理。

信号的频率就是信号在单位时间内所产生的脉冲个数,其表达式为f=N/T,其中f为被测信号的频率,N为计数器所累计的脉冲个数,T为产生N个脉冲所需的时间。

计数器所记录的结果,就是被测信号的频率。

如在1s内记录1000个脉冲,则被测信号的频率为1000HZ。

9、总体电路原理图

.

图9—1总体电路

11、元件清单

序号

名称

备注

数量

1

二-五-十进制计数器

74LS90D

4

2

8位锁存器

74LS273N

3

电子显示屏

3229

单稳态触发器

74LS123N

5

晶体管

3DG100与74LS00

6

分频器

74292

7

输入器件

Input

10

8

输出器件

Output

12

参考文献

[1]阎石主编.数字电子技术基础.第四版.高等教育出版社出版社.2006

[2]林涛主编.数字电子技术基础.清华大学出版社.2006

[3]董诗白主编.模拟电子技术基础.高等教育出版社.2006

[4]康光华主编.电子技术基础.数字部分.第四版.高等教育出版社.2000

[5]李哲英,《电子技术及其应用基础》(数字部分),高等教育出版社电子2003

[6]陈晓文主编.《电子线路课程设计》.电子工业出版社.2004

设计心得体会

通过这次频率计数器课程设计,我不仅加深了对计数器理论的理解,将理论很好地应用到实际当中去,而且我还学会了如何去培养我们的创新精神,从而不断地战胜自己,超越自己。

创新可以是在原有的基础上进行改进,使之功能不断完善,成为真己的东西。

这个设计过程中,我们花费了大量的时间和精力,更重要的是,我们在学会创新的基础上,同时还懂得合作精神的重要性,学会了与他人合作通过这次课程设计使我懂得了理论与实际相结合是很重要的,只有理论知识是远远不够的,只有把所学的理论知识与实践相结合起来,从理论中得出结论,才能真正为社会服务,从而提高自己的实际动手能力和独立思考的能力。

在设计的过程中遇到问题,可以说得是困难重重,同时在设计的过程中发现了自己的不足之处,对以前所学过的知识理解得不够深刻,掌握得不够牢固,在同学的帮助下,不断的修改直到符合了自己的要求,终于觉得平时所学的知识有了实用的价值,达到了理论与实际相结合的目的。

最后,对给过我帮助的同学和老师再次表示忠心的感谢!

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 高等教育 > 经济学

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2