数字电路与逻辑设计复习题.docx

上传人:b****8 文档编号:9955785 上传时间:2023-05-22 格式:DOCX 页数:13 大小:159.17KB
下载 相关 举报
数字电路与逻辑设计复习题.docx_第1页
第1页 / 共13页
数字电路与逻辑设计复习题.docx_第2页
第2页 / 共13页
数字电路与逻辑设计复习题.docx_第3页
第3页 / 共13页
数字电路与逻辑设计复习题.docx_第4页
第4页 / 共13页
数字电路与逻辑设计复习题.docx_第5页
第5页 / 共13页
数字电路与逻辑设计复习题.docx_第6页
第6页 / 共13页
数字电路与逻辑设计复习题.docx_第7页
第7页 / 共13页
数字电路与逻辑设计复习题.docx_第8页
第8页 / 共13页
数字电路与逻辑设计复习题.docx_第9页
第9页 / 共13页
数字电路与逻辑设计复习题.docx_第10页
第10页 / 共13页
数字电路与逻辑设计复习题.docx_第11页
第11页 / 共13页
数字电路与逻辑设计复习题.docx_第12页
第12页 / 共13页
数字电路与逻辑设计复习题.docx_第13页
第13页 / 共13页
亲,该文档总共13页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

数字电路与逻辑设计复习题.docx

《数字电路与逻辑设计复习题.docx》由会员分享,可在线阅读,更多相关《数字电路与逻辑设计复习题.docx(13页珍藏版)》请在冰点文库上搜索。

数字电路与逻辑设计复习题.docx

数字电路与逻辑设计复习题

数字电路与逻辑设计复习题

一、填空题

1.将十进制数转换成等值的二进制数、八进制数、十六进制数。

(23.375)10=()2=()8=()16

2.十进制数74的余3BCD码是。

3.逻辑函数

的对偶式和反演式(用反演规则)分别为:

对偶式:

反演式:

4.若采用奇较验方式,信息码为1000101的校验码为0。

5.若采用偶较验方式,信息码1101101校验位为1。

6.钟控RS触发器的特征方程是Sd+!

Rd*Qn,约束条件是(!

Sd)=(!

Rd)。

7.同步RS触发器的特性方程为Qn+1=S+!

R*Qn_____;约束方程为RS=0 。

8.四位同步二进制加法计数器的初始状态为Q3Q2Q1Q0=1101,经过3个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0=。

9.触发器有个稳态,存储8位二进制信息要个触发器。

10.四位同步二进制减法计数器的初始状态为Q3Q2Q1Q0=1101,经过5个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0=1000。

11.OC门称为集电极开路门,多个OC门输出端并联到一起可实现线与功能

12.三态门的三种可能的输出状态是高电平、低电平、高阻态。

13.具有16位地址码可同时存取8位数据的RAM集成片,其存储容量为64K*8位。

14.具有13位地址码可同时存取8位数据的RAM集成片HM6264,其存储容量为8K*8位。

15.常用的脉冲单元电路有      、、

和。

16.(2008)10=(0101001100111011)余3BCD。

17.若

,则:

(F=!

A*!

B+C)

1,3,5,

2,4,6。

18数字电路按照是否有记忆功能通常可分为组合逻辑电路和时序逻辑电路两类。

19.74LS00是TTL类型的门电路,CC4069是CMOS类型的门电路。

(选择填TTL或CMOS)

20.一数据选择器,A1A0为地址信号,D1=1,D2=1,D0=D3=C;当A1A0=01时,F=1;当A1A0=10时,输出F=1。

A1A2=01时,F=D1;A1A2=10时,F=D2;

21.共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

二.单项选择题

1.属于组合逻辑电路的是()。

A.触发器B.全加器C.移位寄存器D.计数器

2.下列四个数中最大的数是()

A.(198)10B.(001010000010)8421BCD282C.(10100000)2160D.(AF)16175

3.下图所示是()触发器的状态图。

A.SRB.TC.DD.Tˊ

 

4.在下列逻辑电路中,不是组合逻辑电路的是()。

A.全加器B.译码器C.寄存器D.编码器

5.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要()个触发器。

31500/60=525--->2^9<525<2^10

A.31500B.60C.525D.10

6.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容()。

A.全部改变B.全部为0C.不可预料D.保持不变

7.函数F=

+AB转换成或非-或非式为(  )

A.

B.

C.

D.

8.逻辑函数的表示方法中具有唯一性的是()。

A.真值表B.表达式C.逻辑图D.卡诺图

9.对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号

应为()A.RS=X0B.RS=0XC.RS=X1D.RS=1X

10.同步计数器和异步计数器比较,同步计数器的显著优点是。

A.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制。

(异步计数器)

11.n个变量的逻辑函数应该有最小项(  )

2个

n个D.(2n-1)个

12.时序逻辑电路的一般结构由组合电路与(  )组成。

A.全加器B.存储电路时序逻辑电路有记忆功能

C.译码器D.选择器

13.下图所示逻辑图输出为“1”时,输入变量(  )

 ABCD取值组合为F=!

(AB)⊕CD

A.0000

B.0101

C.1110

D.1111

14.随机存取存储器(RAM)正常工作时具有()功能

A.只读C.只写D以上都不对

15.下列编码中,常用于表示键盘上的数字、字母和标点符号的编码是()

16.2009个0连续同或的结果是()同或是偶函数

A.0B.1异或是奇函数

17.优先编码器响应的输入是()

C.所有有效输入

三、函数化简题

四、作图题

1、已知CP脉冲,对如图所示电路,画出Q1,Q2的输出波形。

设触发器的初始状态为0。

2、触发器电路如下图所示,试画出在CP信号作用下触发器Q端的波形。

设触发器的初始状态为“0”。

3.试画出图2(a)所示边沿触发器构成的电路在图2(b)作用下输出端Q1、Q2的工作波形(设初始状态Q1Q2=00)。

五、分析题

1、分析下图所示电路,要求:

写出F1和F2的逻辑表达式,列出真值表,并说明电路功能。

 

2、分析下图所示电路,要求:

写出S和C的逻辑表达式,列出真值表,并说明电路功能。

 

3、试分析下图电路,写出Y0、Y1表达式,说明电路功能。

 

4、由8选1数据选择器CT74151和门电路构成的组合逻辑电路如下图所示,

请完成:

(1)请写出输出G的逻辑表达式;

(2)列出真值表。

 

5、分析如下图所示阵列图,请完成:

(1)写出逻辑表达式;

(2)列出真值表;(3)说明该阵列图是由ROM构成的什么电路?

全加器

 

 

6、分析如图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,并画出电路的状态图和波形图。

 

六、设计题

1、采用降维法用一片集成8选1数据选择器CT74151和必要的门电路实现逻辑函数:

(用A作记图符号)。

 

2、用集成3线-8线译码器CT74LS138和门电路实现一组多输出逻辑函数,并画出逻辑图。

 

3、已知输入信号A、B、C及输出函数P1,P2的波形如图所示。

试列出函数P1,P2的真值表及表达式,并用3-8译码器74LSl38及必要的门电路产生函数P1、P2。

 

4、用4位二进制同步计数器74LS161和必要的门电路采用同步置数法设计一个11进制计数器。

要求:

简要说明设计思路,并画出逻辑连线图和状态转移图。

5、用一块CT74161和必要的门电路实现一可变模值计数器。

当A=0时,实现模7计数器;当A=1时,实现摸5计数器。

简要说明设计过程。

要求采用CO反馈置数。

 

6、试用D触发器和门电路设计一个同步模七计数器,其状态图如图所示。

 

北京语言大学网络教育学院

《数字电路与逻辑设计》模拟试卷一

注意:

1、试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。

请监考老师负责监督。

2、请各位考生注意考试纪律,考试作弊全部成绩以零分计算。

3、本试卷满分100分,答题时间为90分钟。

4、本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。

一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1、下列四个数中,最大的数是()。

[A](AF)16

[B](001010000010)8421BCD

[C](10100000)2

[D](198)10

2、触发器有两个稳态,存储8位二进制信息要()个触发器。

[A]2

[B]8

[C]16

[D]32

3、下列门电路属于双极型的是()。

[A]OC门

[B]PMOS

[C]NMOS

[D]CMOS

4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为()。

[A]RS=X0

[B]RS=0X

[C]RS=X1

[D]RS=1X

5、以下各电路中,()可以产生脉冲定时。

[A]多谐振荡器

[B]单稳态触发器

[C]施密特触发器

[D]石英晶体多谐振荡器

6、下列逻辑电路中为时序逻辑电路的是()。

[A]变量译码器

[B]加法器

[C]数码寄存器

[D]数据选择器

7、同步时序电路和异步时序电路比较,其差异在于后者()。

[A]没有触发器

[B]没有统一的时钟脉冲控制

[C]没有稳定状态

[D]输出只与内部状态有关

8、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有()。

[A]触发器

[B]晶体管

[C]MOS管

[D]电容

9、当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于()。

[A]组合逻辑电路

[B]时序逻辑电路

[C]存储器

[D]数模转换器

10、要构成容量为4K×8的RAM,需要()片容量为256×4的RAM。

[A]2

[B]4

[C]8

[D]32

二、【填空题】(本大题共10小题,每小题2分,共20分;请将答案填写在答题卷相应题号处)

11、可以用()擦除EPROM中所存的信息。

12、单稳态触发器可应用于()、延时、()。

13、(10110010、1011)2=()8=()16

14、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或和()三种。

常用的几种导出的逻辑运算为与非、或非、与或非、同或和()。

15、时序逻辑电路按照其触发器是否有统一的时钟控制分为()时序电路和()时序电路。

16、存储器的()和()是反映系统性能的两个重要指标。

17、消除竟争冒险的方法有修改逻辑设计、()和()等。

18、将十进制数287转换成二进制数是()。

19、四位二进制编码器有()个输入端。

20、当我们在计算机键盘上按一个标为“9”的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为()。

三、【简答题】(本大题共4小题,每小题10分,共40分;请将答案填写在答题卷相应题号处)

21、在数字系统中为什么要采用二进制?

 

22、逻辑代数与普通代数有何异同?

 

23、请分别说明A/D与D/A转换器的作用,说明它们的主要技术指标,并进一步说明在什么情况下必须在A/D转换器前加采样·保持电路。

 

24、写出逻辑函数

的两种标准形式。

 

四、【应用题】(本大题1小题,每小题20分,共20分;请将答案填写在答题卷相应题号处)

25、如下图所示维持阻塞D触发器,设初态为0,根据CP脉冲及A输入波形画出Q波形。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > IT计算机 > 电脑基础知识

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2