通信原理系统设计.docx
《通信原理系统设计.docx》由会员分享,可在线阅读,更多相关《通信原理系统设计.docx(59页珍藏版)》请在冰点文库上搜索。
通信原理系统设计
通信原理课程设计
题目基于nRF401的无线数据发射器
课程设计
学院名称电气工程学院
指导老师陈和
班级电子卓越093班
学号20094470321
学生姓名 史延林
基于nRF401的无线数据发射器
摘要
伴随着短距离、低功率无线数据传输技术的成熟,无线数据传输被越来越多地应用到新的领域。
与有线通信方式相比,无线通信以其不需铺设明线,使用便捷等一系列优点,在现代通信领域占重要地位。
但以往的无线产品存在范围和方向上的局限。
例如,一些无线产品在使用时,无法将信息反馈给控制者;还有一些无线产品不能很好地显示参数或状态信息,如果能在系统中增加一块小型液晶显示电路,产品不仅能向用户显示其状态或状态的改变,而且可以大大降低成本。
正如人们所发现的,只要建立双向无线通信-双工通信并且选择成本低的收发芯片,就会出现许多新应用。
本次设计主要是利用无线收发电路,加上单片机控制与液晶显示制成一套完整的数据收发系统。
考虑到目前市场上的一些需求,设计的主要要求是方案成本低,体积小,低功耗,集成度高,尽量无需调外部元件,传输时间短,接口简单。
nRF401是国外最新推出的单片无线收发一体芯片,它在一个20脚的芯片中包括了高频发射、高频接收、PLL合成、FSK调制、多频道切换等功能,并且外围元件少,便于设计生产,功耗极低,集成度高,是目前集成度较高的无线数传产品,它为低速率低成本的无线技术提出了解决方案。
关键字:
nRF401无线收发PLL合成FSK调制
Abstract
Thisdesignisthemainwirelesstransceivercircuit,plusthesingle-chipmicrocomputercontrolandliquidcrystaldisplaymadeintoacompletesetofdatatransceiversystem.Considersomeofthedemandonthemarketatpresent,thedesignofthemainrequirementsschemeislowcost,smallvolume,lowpowerconsumption,highlevelofintegration,asfaraspossibleneednottheexternalcomponents,transmissiontimeisshort,simpleinterface.NRF401isforeignlatestsinglechipwirelesstransceiveronechip,itwasina20feethighfrequencywereincludedinthechiplaunch,thehighfrequencyreceive,PLLsynthesis,FSKmodulation,multi-channelswitch,andotherfunctions,andperipheralcomponentslessconvenientdesignproduction,lowpowerconsumption,highlevelofintegration,isthehighlevelofintegrationofwirelessdigitalproducts,anditislowrateoflowcostwirelesstechnologyisproposed.
Keywords:
nRF401WirelesstransceiverPLLsynthesizedFSKmodulation
1无线数据收发系统
1.1系统组成
无线数据传输系统有点对点,点对多点和多点对多点三种。
本系统由于实际应用的需要,接收器和数据终端之间的数据传输通过nRF401进行,构成点对点无线数据传输系统。
整个系统中,两数据终端之间的无线通信采用433MHz的频段作为载波频率,收发通过串口通信。
无线数据收发系统可以分为无线收发控制电路、单片机控制电路、显示电路和按键电路四部分组成,系统原理如图1-1所示:
图1-1无线数据收发系统原理图
1.2实现过程
当我们需要发送数据时,使用按键来输入所需发送的信息。
按键与单片机STC89C52的P3.2-P3.5口相接,单片机的P1.0口控制信息的发送与接收,并且TXD端与收发器输入端相连,通过TXD将数据传入收发器,收发器接收到数据后,通过FSK调制,将信号发送出去;接收端的收发器通过解调,将载波信号转换为数字信号,完成信息传输过程;收发器的输出端通过RXD端将数字信号输入到单片机;单片机将数据传送到显示器,这样就完成了一次数据发送与接收并显示的过程。
本系统采用的是半双工传送方式。
所谓半双工就是通信的双方均具有发送和接收信息的能力,信道也具有双向传输性能,但是,通信的任何一方都不能同时既发送信息又接收信息,即在指定的时刻,只能沿某一个方向传送信息。
所以上述实现过程只介绍了由一方传送到另一方的过程,而相反方向与其原理相同。
无线数据收发系统的电路图见附录3。
2收发部分原理与设计
nRF401是一种基于短程无线通信技术的芯片。
收发部分采用nRF401芯片,其引脚DIN与单片机的TXD相连,需要发射的数字信号通过DIN输入;引脚DOUT与单片机的RXD相连,解调出来的信号经过DOUT输出进入单片机。
2.1无线收发芯片nRF401介绍[1]
2.1.1主要引脚功能
图2-1nRF401引脚图
(1)9脚及10脚分别是DIN输入数字信号和DOUT输出数字信号均为标准的逻辑电平信号,需要发射的数字信号通过DIN输入,解调出来的信号经过DOUT输出。
(2)12脚为通道选择,FREQ=“0”为通道#1(433.92MHz),FREQ=“1”为通道#2(434.33MHz)。
(3)18脚为电源开关,PWR_UP=“1”为工作模式,PWR_UP=“0”为待机模式。
(4)19脚TXEN:
高电平允许发送数据,低电平允许接收数据。
(5)ANT1、ANT2:
天线接入端。
2.1.2内部结构与工作原理
nRF401无线收发芯片的结构框图如图3-2所示:
芯片内包含有发射功率放大器(PA)、低噪声接收放大器(LNA),晶体振荡器(OSC),锁相环(PLL),压控振荡器(VCO),混频器(MIXER)等电路[2]。
图3-2内部结构方框图
在接收模式中,RF输入信号被低噪声放大器(LNA)放大,经由混频器(MIXER)变换,这个被变换的信号在送入解调器(DEM)之前被放大和滤波,经解调器解调,解调后的数字信号在DOUT端输出。
在发射模式中,压控振荡器(VCO)的输出信号是直接送入到功率放大器(PA),DIN端输入的数字信号被频移键控后馈送到功率放大器输出。
由于采用了晶体振荡器和PLL合成技术,频率稳定性极好。
2.1.3特点
nRF401是一个单片RF收发芯片,工作频率为国际通用的数传频率433MHz;具有FSK调制和解调能力,抗干扰能力强,特别适合工业控制应用;采用PLL频率合成技术,频率稳定性好;最大发射功率达+10dBm,数据速率可达20kb/s;具有2个信号通道,适合需要多信道工作的特殊场合;工作电压在+3~5V之间,最低工作电压为2.7V;它还提供进一步降低电流消耗的待机模式,接收待机状态仅为8μA;仅需外接一个晶体和几个阻容、电感元件,即可构成一个完整的射频收发器。
nRF401接收机使用频移键控(FSK)调制方式,改善了噪声环境下的系统性能。
与幅移键控(ASK)方式相比,这种方式的通信范围更广,特别是在附近有类似设备工作的场合。
2.2FSK调制[3]
本系统中的nRF401是具备FSK调制的无线收发芯片。
所谓FSK调制,就是频移键控,又称数字频率调制,是数字通信调制方式的一种,由于其方法简单、易于实现、抗噪声和抗衰落性能较强以及解调不须恢复本地载波等优点而在现代数字通信系统的低、中速数据传输中得到广泛得应用。
2.2.1产生原理
频率键控法就是利用矩形脉冲序列控制的开关电路,对于两个不同的独立频率源进行选通。
它有两个独立的振荡器,数字基带信号控制开关,选择不同频率的高频振荡信号实现FSK调制。
图3-3为频率键控法原理框图。
图3-3频率键控法原理框图
以二进制数字频率调制为例,当数字信号为“1”时,正脉冲是控制门1接通,门2断开,输出频率f1;数字信号为“0”时,门1断开,门2接通,输出频率f2。
如果产生f1,f2的两个震荡器是互相独立的,则输出2FSK信号的相位是不连续的。
震荡器的频率f1,f2可以直接是所需的载频,也可以是低频范围通过混频、倍频方式搬移到载频范围。
2.2.2FSK信号波形图
已调信号的时域表达式为
(3.1)
图3-42FSK信号的波形
2.3时序参数
nRF401有3种工作模式:
接收模式(RX)、发射模式(TX)和等待模式(Standby)。
工作模式可由2个引脚设定,分别是TXEN和PWR_UP。
因此通过单片机控制nRF401的工作模式,使其在接收、发射、等待任一种状态之间转换。
(1)TXRX之间的切换
当从RXTX模式时,数据输入脚(DIN)必须保持为高至少1ms才能发送数据,时序如图3-5(a)。
当从TXRX模式时,数据输出脚(DOUT)至少3ms以后有数据输出,如图3-5(b)。
PWR-UP
PWR-UP
DIN
TXEN
4
RXtoTX
DOUT
4
RXtoTX
VDD
0
2
ms
TXtoRX
VDD
TXEN
0
2
ms
(b)
(a)
图3-5TX与RX转换的时序图
(2)StandbyRX、StandbyTX的切换
从待机模式到接收模式,当PWR_UP输入设成1时,经过tSR时间后,DOUT脚输出数据才有效。
对nRF401来说,tSR最长的时间是3ms,如图(a)。
从待机模式到发射模式,所需稳定的最大时间是tST,如(b)。
Std.bytoTX
TXEN
Std.bytoRX
4
0
2
4
2
ms
ms
DIN
DOUT
PWR-UP
PWR-UP
VDD
VDD
0
(b)
(a)
图3-6StandbyRX、StandbyTX的时序图
(3)PowerUpTX、PowerUpRX的切换
从上电到发射模式过程中,为了避免开机时产生干扰和辐射,在上电过程中TXEN的输入脚必须保持为低,以便于频率合成器进入稳定工作状态。
当由上电进入发射模式时,TXEN必须保持1ms以后才可以往DIN发送数据。
从上电到接收模式过程中,芯片将不会接收数据,DOUT也不会有数据输出,直到电压稳定达到2.7V以上,并且至少保持5ms。
VDD=0toRX
VDD=0toTX
VDD
PWR-UP
DIN
(a)
0
2
4
ms
0
2
4
6
ms
(b)
DOUT
PWR-UP
VDD
图3-7PowerUpTX、PowerUpRX时序图
2.4应用电路设计
2.4.1电路组成
nRF401无线收发芯片的应用电路[5],如图3-8所示:
图2-8nRF401的433Mhz应用电路
(1)输入输出
当nRF401是接收模式时,ANT1和ANT2引脚端提供射频输入到低噪声放大器(LNA);当nRF401为发射模式时,从功率放大器提供射频输出到天线。
(2)PLL环路滤波器
PLL环路滤波器,是一个单端二阶滤波器,滤波器元件参数值:
C3=820pF,C4=15nF,R2=4.7k
(3)VCO电感
芯片的VCO电路需要外接一个VCO电感,这个电感是非常关键的,需要一个高质量的片式电感,Q值大于45,最大误差2%。
(4)晶振电路
晶体振荡器需要外接晶振,晶振的特性要求是:
并联谐振频率f=4MHz,并联等效电容C0<5pF,晶振等效串联电阻RESR<150,全部负载电容,包括印制板电容CL<14pF。
负载电容CL如下式所示:
(3.2)
式中
和
,
和
是电路板的寄生电容。
(5)RF输出功率
连接在RF_PWR端和VSS之间的电阻R3可以设置输出功率,最大发射功率可以调整到+10dBm。
2.4.2印刷电路板设计
(1)nRF401电路的PCB板设计过程[9]
利用ProtelDXP软件设计制作nRF401无线收发电路部分,按本论文中的图3-8所示。
①在ProtelDXP软件中按照设计电路制作连接电路,并封装电路。
制作PCB板,设置布局范围,加载网络表和元件库,自动布局并做好调整电路,自动布线过程,最后调整整个电路板,将其实现3D功能。
②查看模拟的PCB板后,实现制作[10]。
首先生成报表和网络表,设置电路图中已有的仿真模型的器件。
在ProtelDXP软件中运行电路仿真。
并观察记录有关电路仿真过程中的波形图。
再进行对电路板1:
1的打印。
最后,将加工成形的PCB电路板打孔,并焊接元器件,实现nRF401应用电路,检测并调试其电路使之正常工作。
nRF401应用电路印刷电路板,如下图所示:
PCB顶层
PCB底层
PCB3D视图
(2)PCB板设计要求
印刷电路板(PCB)的设计直接关系到射频性能,为了获得较好的RF性能,PCB设计至少需要两层板来实现,PCB分成射频电路和控制电路两部分布置。
nRF401采用PCB天线,在天线的下面没有接地层。
射频部分的电源与数字电路部分的电源分离。
为了减少分布参数的影响,在PCB应该避免长的电源走线,所有元件地线,VDD连接线必须离nRF401尽可能的近。
nRF401的电源必须经过很好的滤波,并且与数字电路供电分离,在离电源脚VDD尽可能近的地方用高性能的电容去耦。
PCB板顶层和底层最好敷铜接地,把这两层的敷铜用较多的过孔紧密相连,再将VSS脚连接到敷铜面。
所有开关信号和控制信号都不能经过PLL环路滤波器元件和VCO电感附近。
3控制部分原理
控制电路主要组成部分为单片机STC89C52,通过STC89C52与nRF401进行串行通信,并用其控制nRF401的TXEN端,来调整收发状态。
STC89C52还控制液晶屏的显示和按键等一些工作。
3.1STC89C52功能介绍
STC89C52是一个低功耗高性能单片机,40个引脚,32个外部双向输入/输出(I/O)端口,片内含8kbytes的可重复编程的Flash存储器和256bytes的随机存取数据存储器(RAM),3个16位可编程定时计数器,1个全双工串行通信口,器件采用ATMEL公司的高密度、非易失性存储技术生产,兼容标准MCS-51指令系统。
STC89C52可以按照常规方法进行编程,也可以在线编程。
其将通用的微处理器和Flash存储器结合在一起,特别是可反复擦写的Flash存储器可有效地降低开发成本。
3.1.1内部结构
STC89C52单片机包含中央处理器、程序存储器(ROM)、数据存储器(RAM)、定时器/计数器、并行I/O口、串行I/O口和中断系统等几大单元以及数据总线、地址总线和控制总线三大总线构成。
图4-1为单片机内部结构框图[13]。
(1)中央处理器
中央处理器(CPU)是整个单片机的核心部件,能处理8位二进制数据或代码,CPU负责控制、指挥和调度整个单元系统协调的工作,完成运算和控制输入输出功能等操作。
(2)程序存储器
STC89C52共有8KB个E2PROM,用于存放用户程序,原始数据或表格。
(3)数据存储器(RAM)
STC89C52内部有128个8位用户数据存储单元和128个专用寄存器单元,它们是统一编址的,专用寄存器只能用于存放控制指令数据,用户只能访问,而不能用于存放用户数据,所以,用户能使用的RAM只有128个,可存放读写的数据,运算的中间结果或用户定义的字型表。
图4-1内部结构框图
(4)并行输入输出口
STC89C52共有4组8位I/O口(P0、P1、P2或P3),用于对外部数据的传输。
(5)串行输入输出口
STC89C52内置一个全双工串行通信口,用于与其它设备间的串行数据传送,该串行口既可以用作异步通信收发器,也可以当同步移位器使用。
(6)定时/计数器
STC89C52有三个16位的可编程定时/计数器,以实现定时或计数功能,并以其定时或计数结果对单片机进行控制。
(7)中断系统
STC89C52具备较完善的中断功能,有两个外中断、三个定时/计数器中断和一个串行中断,可满足不同的控制要求,并具有两级的优先级别选择。
图4-2STC89C52芯片引脚图
(1)电源和晶振
VCC:
供电电压。
GND:
接地。
XTAL1:
反向振荡放大器的输入及内部时钟工作电路的输入。
XTAL2:
来自反向振荡器的输出。
(2)I/O口
①P0口
P0口的字节地址为80H,位地址为80H~87H。
P0口既可以作为通用I/O口使用,也可以作为单片机系统的地址/数据线使用。
当作为输出口使用时,由于输出电路是漏极开路,必须外接上拉电阻才能有高电平输出。
②P1口
P1口的字节地址为90H,位地址为90H~97H。
P1口只能作为通用I/O口使用。
当作为输出口使用时,已能对外提供推拉电流负载,外电路无需再接上拉电阻;当作为输入口使用时,应先向其锁存器写入“1”,使输出驱动电路的FET截止。
③P2口
P2口的字节地址为0A0H,位地址为0A0H~0A7H。
P2口用于为系统提供高位地址,但只作为地址线使用而不作为数据线使用。
此外,P2口也可作为通用I/O口使用。
④P3口
P3口的字节地址为0B0H,位地址为0B0H~0B7H。
P3口可以作为通用I/O口使用,但在实际应用中它的第二功能信号更为重要。
P3口引脚的第二功能,如下所示:
P3.0RXD(串行输入口)
P3.1TXD(串行输出口)
P3.2/INT0(外部中断0)
P3.3/INT1(外部中断1)
P3.4T0(计时器0外部输入)
P3.5T1(计时器1外部输入)
P3.6/WR(外部数据存储器写选通)
P3.7/RD(外部数据存储器读选通)
(3)4根控制线
①RST:
复位信号。
保持RST脚两个机器周期以上的高电平,就可以完成CPU系统复位操作,使系统的一些单元内容回到规定值。
②/PSEN:
外部程序存储器读选通信号。
在读外部ROM时,/PSEN有效(低电平),以实现外部ROM单元的读操作。
③/EA/VPP:
访问程序存储器控制信号。
当/EA信号为低电平时,对ROM的读操作限定在外部程序存储器;而当/EA为高电平时,则对ROM的读操作是从内部程序存储器开始,并可延续至外部程序存储器。
④ALE/PROG:
地址锁存控制信号。
在系统扩展时,ALE用于控制P0口输出的低8位地址送入锁存器锁存起来,以实现低位地址和数据的分时传送。
此外由于ALE是以六分之一晶振频率的固定频率输出的正脉冲,因此也可作为外部时钟或外部定时脉冲使用。
3.2串口通信
通信主要有两种方式:
并行通信和串行通信。
并行通信是在传送数据过程中每个字节的各位同时进行传送的通信方式,而串行通信[14]是指每个字节的各位分别进行传送的通信方式。
3.2.1串口通信方式
STC89C52串行口可设置四种工作方式,可有8位、10位和11位帧格式。
本系统中,STC89C52采用串行口工作于方式1,即每帧10位的异步通信格式:
1位起始位,8位数据位(低位在前),1位停止位。
当SM0=0,SM1=1时,串行口选择方式1。
其帧格式为:
图4-3帧格式图
3.2.2串行通信控制寄存器
(1)串行控制寄存器(SCON)
SCON的地址为98H,用于选择串行口的工作方式和指示串行口的工作状态。
各位含义如下:
①SM0、SM1:
串行口工作方式选择位。
②SM2:
多机通信选择位。
③REN:
串行口允许接收位。
‘1’时允许接收,‘0’时禁止接收。
④TI:
串行口发送中断标志位。
在方式1中,于发送停止位之前,由硬件置位。
因此TI=1,表示帧发送结束。
⑤RI:
串行口接收中断标志位。
在方式1中,当接收到停止位时,该位由硬件置位。
RI=1,表示帧接收结束。
(2)串行数据缓冲器(SBUF)
串行数据缓冲器SBUF的地址为99H,用来存放需发送和接收的数据,它由两个独立的寄存器组成,一个是发送缓冲器,另一个是接收缓冲器,它们占用同一地址(99H)。
当执行写SBUF指令时,数据写入到串行口发送缓冲器中,读SBUF就是读串行口接收缓冲器。
(3)电源控制寄存器(PCON)
PCON的地址为87H,该寄存器的最高位(SMOD)是串行口波特率的倍增位,当SMOD=1时,串行口波特率加倍。
系统复位时,SMOD=0。
(4)中断允许寄存器(IE)
在IE中,ES位为串行中断允许控制位。
ES=0时禁止串行中断,ES=1时允许串行中断。
3.2.3数据发送与接收
(1)数据发送
在不发送数据时,TXD端保持高电平。
当执行写SBUF的指令时,便启动一次发送过程;发送数据时,先发送一个起始位,该位通知接收端开始接收,也使发送和接收过程同步。
接下来发送8位数据,先发送低位,最后发送的是高电平的停止位。
(2)数据接收
REN=1,CPU允许串行口接收数据,接收数据开始于检测到RXD(P3.0)端发生一个“1”到“0”的跳变。
先接收起始位,然后依次将采样RXD端并将数据移入移位寄存器中。
若满足条件RI=0且SM2=0或接收到停止位,则将前8位数据送入SBUF并置位RI;如果上述条件不满足,则数据丢失。
(3)波特率的设定
串口方式1的波特率是可变的,由定时器T1的溢出率决定:
(4.1)
其中,SMOD为PCON寄存器最高位的值。
溢出率为溢出周期的倒数,假定计数初值为X,则计数溢出周期为
(4.2)
其中,fosc为晶振频率。
则波特率计算公式为:
(4.3)
由波特率算出计数初值,以便进行定时器的初始化。
初值X确定如下:
(4.4)
4显示部分
HY-12864[12]是使用HD61202作为列驱动器,同时使用HD61203作为行驱动器的液晶模块,共有两片HD61202和一片HD61203。
由于HD61203不与MPU发生联系,只要提供电源就能产生行驱动信号和各种同步信号,比较简单,所以不做介绍。
HD61202是一种带有列驱动输出的液晶显示控制器,它可与行驱动器HD61203配合使用,组成液晶显示驱动控制系统。
4.1HD61202功能简介
4.1.1特点
(1)内藏64×64=4096位显示RAM,RAM中每位数据对应LCD屏上一个点的亮、暗状态;
(2)HD61202是列驱动器,具有64路列驱动输出;
(3)HD