电子技术基础复习题Word文档格式.docx

上传人:b****2 文档编号:446748 上传时间:2023-04-28 格式:DOCX 页数:8 大小:122.02KB
下载 相关 举报
电子技术基础复习题Word文档格式.docx_第1页
第1页 / 共8页
电子技术基础复习题Word文档格式.docx_第2页
第2页 / 共8页
电子技术基础复习题Word文档格式.docx_第3页
第3页 / 共8页
电子技术基础复习题Word文档格式.docx_第4页
第4页 / 共8页
电子技术基础复习题Word文档格式.docx_第5页
第5页 / 共8页
电子技术基础复习题Word文档格式.docx_第6页
第6页 / 共8页
电子技术基础复习题Word文档格式.docx_第7页
第7页 / 共8页
电子技术基础复习题Word文档格式.docx_第8页
第8页 / 共8页
亲,该文档总共8页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

电子技术基础复习题Word文档格式.docx

《电子技术基础复习题Word文档格式.docx》由会员分享,可在线阅读,更多相关《电子技术基础复习题Word文档格式.docx(8页珍藏版)》请在冰点文库上搜索。

电子技术基础复习题Word文档格式.docx

)信号。

A.2路 

B.全部 

C.1路 

D.4路

4.对于只读存储器ROM,当电源断开又接通后,存储器中的内容( 

)。

A.全部改变 

B.全部为0 

C.不可预料 

D.保持不变

5.多谐振荡器可产生( 

A.正弦波 

B.矩形脉冲 

C.三角波 

D.锯齿波

6.当逻辑函数有n个变量时,共有( 

)个变量取值组合?

A.n 

B.2*n 

C.n2 

D.2n

7.在CP作用下,欲使D触发器具有Qn+1=Qn的功能,其D端应接( 

A.1 

B.0 

C.Qn 

D.

8.逻辑变量A和1异或后,结果( 

A.不变 

 B.取反 C.为0 

D.为1

9.下列数中,不是8421BCD数的是( 

A.0111 

B.1000  

C.1010 

D.0110

10‘a’、‘0’、和‘A’的ASCII码分别是()

A.61H、48和65 

B.41、30和61 

C.41H、30和61 

D.41H、30H和61 

11.在下列逻辑电路中,不是组合逻辑电路的有( 

A.译码器 

B.编码器 

C.全加器 

D.寄存器

13.十进制数25用8421BCD码表示为( 

A.10101 

B.00100101 

C.100101 

D.10101

14.逻辑函数F=A⊕(A⊕B)=( 

A.B 

B.A 

C./A(A非) 

D./B(B非)

15.在CP作用下,欲使JK触发器具有Qn+1=Qn的功能,其JK端的连接方式为( 

A.J=K=1 

B.J=K=0 

C.J=1,K=0 

D.J=0,K=1

16.存储16位二进制信息要( 

)个触发器。

A.2 

B.3 

C.4 

D.16

17.74LS161计数器它含有的( 

)触发器。

A.1个 

B.2个 

C.4个 

D.6个

18.和二进制数(1100110111.001)等值的十六进制数是( 

A.337.2H 

B.637.2H 

C.1467.1H 

D.C37.2H

19.以下表达式中符合逻辑运算法则的是( 

A.C·

C=C2 

B.1+1=10 

C.0<

D.A+1=1

21.欲对全班53个同学用二进制代码编码表示,最少需要( 

)位二进制数。

A.5 

B.6 

C.10 

D.53

26.逻辑变量A和0异或后,结果( 

30.在( 

)情况下,“与非”运算的结果是逻辑0。

 B.全部输入是1 

二、判断题(每小题1分)

1.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。

( 

2.同步时序电路具有统一的时钟CP控制。

3.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

( 

4.CMOSOD门(漏极开路门)的输出端可以直接相连,实现线与。

5.时序电路不含有记忆功能的器件。

6.十进制数29比十六进制数20H小。

7.单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。

8.TTL集成电路可直接驱动CMOS电路。

9.一个真值表可能对应多个逻辑函数表达式。

10.门电路多余输入端的处理方法是:

与门的多余输入端上拉到电源或多并接;

或门的多余输入端接地。

11.十进制数19比十六进制数14H小。

12.普通门电路的输出端不可以并联在一起,否则可能会损坏器件。

14.所有的半导体存储器在运行时都具有读和写的功能。

17.CMOS电路的优点是功耗很低。

18.计数器的模是指构成计数器的触发器的个数。

19.TTL电路可直接驱动CMOS电路。

20.取值为1的逻辑变量比取值为0的逻辑变量大。

21.十进制数126比十六进制数85H小。

23.一般TTL门电路的输出端可以直接相连,实现线与。

26.D触发器不是时序电路。

27.RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。

三、填空题(每空1,共10分

1.触发器有( 

)稳定状态,存储8位二进制信息要( 

2.存储器2716为2K×

8位的EPROM,它有( 

)条地址线,有( 

)条数据线。

3.施密特触发器可用于( 

)、波形整形与抗干扰以及( 

)等。

4.–81和+81的8位二进制补码分别为:

)和( 

5.(10110010.1011)2 

)10=( 

)16

6.(167)10=( 

)16 

)2

7.+90和-90的8位补码分别是( 

8.–65和+65的8位二进制补码分别为:

9.(94)10=( 

)16=( 

10.逻辑代数的三个重要规则是代入规则、( 

11.逻辑函数有五种描述方法,包括真值表、( 

)、波形图、逻辑图、和( 

12.和TTL和比,CMOS电路的主要优点有:

功耗低、( 

)、( 

)等

14.单稳态电路的主要用途有:

)、延时和( 

四、应用题(每小题10分,共60分)

1.用卡诺图法化简下式:

(1)

(2)L(A,B,C,D)=∑m(1,3,5,7,9)+∑d(11,12,13,14,15)

(3)L(A,B,C,D)=∑m(0,13,15)+∑d(1,2,3,9,11,14)

2.限使用“非门”和二输入端“与非门”画出实现下列逻辑表达式的逻辑电路图。

L=AB+AC

3.某逻辑电路如下图所示:

试分析其逻辑功能

4.已知时钟脉冲信号和D的波形如下图所示,设触发器初态为0,分别画出Q1和Q2端的波形。

5.为了使74LS138的Y6输出为低电平,而Y0Y1Y2Y3Y4Y5Y7输出为高电平,试标出各输入端(A、B、C、/E1、/E2)的逻辑电平(高电平用H表示,低电平用L表示)。

6.74LS161的引脚如下图所示,画出用74LS161和门电路构成11进制计数器的电路图,要求用置位法实现,并画出其状态图。

7.分析下图所示组合逻辑电路的功能(表达式、真值表及功能说明)

8.设计一个两位二进制加法器。

9.下降沿触发的JK触发器初始状态为0,J、K及时钟信号/CP信号如下图所示:

试画出Q端的波形。

5.分析下图时序电路,起始状态Q0Q1Q2=000,画出电路的状态图。

6.用74LS161和门电路构成9进制计数器,并画出电路图和状态图。

12.分析下图所示组合逻辑电路的功能(表达式、真值表及功能说明)

13.触发器电路如图A所示,已知CP、D波形如图B,写出触发器的次态方程,设触发器初态为0,画出Q端波形。

14.试用74LS138和适当的门电路设计一个地址译码器,要求地址范围是00H-3FH。

15.分析下图时序电路,起始状态Q0Q1=00,画出电路的状态图。

16.用74LS161和门电路构成8进制计数器,画出电路图和状态图。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 法律文书 > 调解书

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2