1计算机组成原理A选择题.docx

上传人:b****6 文档编号:7386992 上传时间:2023-05-11 格式:DOCX 页数:11 大小:105.41KB
下载 相关 举报
1计算机组成原理A选择题.docx_第1页
第1页 / 共11页
1计算机组成原理A选择题.docx_第2页
第2页 / 共11页
1计算机组成原理A选择题.docx_第3页
第3页 / 共11页
1计算机组成原理A选择题.docx_第4页
第4页 / 共11页
1计算机组成原理A选择题.docx_第5页
第5页 / 共11页
1计算机组成原理A选择题.docx_第6页
第6页 / 共11页
1计算机组成原理A选择题.docx_第7页
第7页 / 共11页
1计算机组成原理A选择题.docx_第8页
第8页 / 共11页
1计算机组成原理A选择题.docx_第9页
第9页 / 共11页
1计算机组成原理A选择题.docx_第10页
第10页 / 共11页
1计算机组成原理A选择题.docx_第11页
第11页 / 共11页
亲,该文档总共11页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

1计算机组成原理A选择题.docx

《1计算机组成原理A选择题.docx》由会员分享,可在线阅读,更多相关《1计算机组成原理A选择题.docx(11页珍藏版)》请在冰点文库上搜索。

1计算机组成原理A选择题.docx

1计算机组成原理A选择题

ASCII编码。

B.是7位的编码C.共有128个字符

B变址寻址方式中,操作数的有效地址等于(变址寄存器,内容加上形式地址)。

B补码加减法是指(C操作数用补码表示,连同符号位直接相加减,减某数用加负某数的补码代替,结果的符号在运算中形成)

CCPU通过指令访问Cache所用的程序地址叫做(A)。

A.逻辑地址

CCPU通过指令访问主存所用的程序地址叫做(A)。

A.逻辑地址

CCPU正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为(A)。

A.中断嵌套

CCPI中通用寄存器(C)。

C.可以存储数据和地址

CPU输出数据的速度远远高于打印机的打印速度,为解决这一矛盾,可采用(缓冲技术)。

CPU通过指令访问主存所用的程序地址叫做(逻辑地址)。

CPU正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为(中断嵌套)。

CPU中的通用寄存器(可以存放数据和地址)

C采用虚拟存储器的目的是为了B.给用户提供比主存容量大得多的逻辑编程空间

C采用虚拟存储器的目的是为了(给用户提供比主存容量大得多的逻辑编程空间)。

C采用虚拟存储器的主要目的是(B扩大主存储器的存储空间,并能进行自动管理和调度)

C常用的虚拟存储系统由(A主存-辅存)两级存储器组成,其中辅存是大容量的磁表面存储器。

C程序的执行过程中,Cache与主存的地址映像是由()。

D.硬件自动完成的

C程序计数器PC的位数取决于(存储器的容量),指令寄存器IR的位数取决于(指令字长)。

C程序计数器PC的位数取决于,指令寄存器IR的位数取决于。

(B.存储器的容量,指令字长

C程序计数器PC属于()。

B.控制器

C程序控制类指令的功能是(D改变程序执行顺序)

C串行运算器是一种最简单的运算器,其运算规律是:

按时间先后次序(C由低位到高位先行进位运算)

C存储单元是指(C存放一个字节的所有存储元集合)

C存储器是计算机系统中的记忆设备,它主要用来(C存放数据和程序)

C存取周期是指存储器进行一次完整的读写操作所需要的全部时间。

C长度相同但格式不同的2种浮点数,假设前者阶码短、尾数长,后者阶码长、尾数短,其他规定均相同,

则它们可表示的数的范围和精度为(C)。

C.后者可表示的数的范围大但精度低

C长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,

则它们可表示的数的范围和精度为(前者可表示的数的范围大但精度低,后者可表示的数的范围小但精度高)。

D当采用(直接存储器访问方式)输入数据时,除非CPU等待否则无法传送数据给计算机。

.

D当采用(程序查询方式)输入数据时,除非CPU等待否则无法传送数据给计算机。

D当码距d=4时,海明校验码具有。

A.检错能力B.纠错能力F.能发现2位错,并纠正2位错

D当在采用(B)输入数据时,除非CPU等待否则无法传送数据给计算机。

B.程序查询方式

D定点数补码加法具有两个特点:

一是符号位(B);B.与数值位一起参与运算

D定点数补码加法具有两个特点:

一是符号位(与数值位一起参与运算);二是相加后最高位上的进位(要舍去)

D定点数补码减法可以直接用加法器完成,此时,符号位参与运算;并把补码形式的减数诸位求反发送至加法器,再向最低位给出进位信号。

(B与数值位一起参与运算)

D定点运算器是用来进行(定点运算)。

D堆栈寻址的原则是(后进先出)。

D对磁盘进行格式化,在一个记录面上要将磁盘划分为若干,在这基础上,又要将划分为若干。

(A)A.磁道,

磁道,扇区

D对于阶码和尾数都用补码表示的浮点数,判断运算结果是否为规格化,错误的方法是选择一项或多项:

A.

阶符和数符相同B.阶符和数符相异C.数符与尾数小数点后第一位数字相同

D对主存储器的基本操作包括。

A.读出信息B.写入信息

D在定点二进制运算器中,减法运算一般通过(D)来实现。

D.补码运算的二进制加法器

EPROM是指(可擦可编程的只读存储器)

F冯诺依曼机工作方式的基本特点是(B按地址访问并顺序执行指令)

F浮点数范围和精度取决于A.阶码的位数和尾数的位数

G关于操作数的来源和去处,表述不正确的是(D第四个来源和去处是外存储器)

H和辅助存储器相比,主存储器的特点是容量小,速度快,成本高

H和外存储器相比,内存储器的特点是(容量小,速度快,成本高)

H汇编语言要经过(C汇编程序)的翻译才能在计算机中执行。

H汇编语言要经过(编译程序)的翻译才能在计算机中执行。

J加法器采用并行进位的目的是(A)。

A.提高加法器的速度

J机器数中,零的表示形式不唯一的是A.原码C.移码D.反码

J基址寻址方式中,操作数的有效地址等于(A)。

A.基址寄存器内容加上形式地址

J基址寻址方式中,操作数的有效地址等于(基址寄存器内容加上形式地址)。

J计算机的总线接口中,串行总线的特点是成本低线数少。

传输距离长

J计算机科技文献中,英文缩写CAI代表(B计算机辅助教学)

J计算机系统的输入输出接口是(B主机与外围设备)之间的交接界面。

J计算机系统中的存储器系统是指(D主存储器和外存储器)

J计算机系统中的存储器系统是指,没有外部存储器的计算机监控程序可以存放在中D.主存储器和外存储器,

ROM

J计算机硬件能直接识别和运行的只能是(机器语言)程序。

J寄存器间接寻址方式中,操作数在(主存单元)中

J加法器采用并行进位的目的是。

B.快速传递进位信号

J间接寻址是指。

指令中间接给出操作数地址

K控制器的功能是。

向计算机各部件提供控制信号

L立即寻址是指(B)。

B.指令中直接给出操作数

L两个补码数相加,只有在时有可能产生溢出,在时一定不会产生溢出。

(A)A.符号位相同,符号位不同

L两个补码数相加,只有在(符号位相同)时有可能产生溢出,在(符号位不同)时一定不会产生溢出。

.

L两个补码数相加,只有在(最高位/符号位相同)时会有可能产生溢出,在(最高位/符号位不同)时(一定不会产生溢出)。

L两个补码数相加,只有在最高位相同时会有可能产生溢出,在最高位不同时(C)。

C.一定不会产生溢出

L两个补码数相减,在符号相同时不会产生溢出,符号不同时(A)产生溢出。

A.有可能

L两个补码数相减,只有在时有可能产生溢出,在时一定不会产生溢出。

(B符号位不同,符号位相同

L两个补码数相减,只有在符号位不同时会有可能产生溢出,在符号位相同时(一定不会产生溢出)

L逻辑运算中的“逻辑加”是指.或运算

M没有外存储器的计算机监控程序可以放在(BROM

M每一条指令执行时通常有①读取指令、②执行指令、③分析指令等几个步骤,他们的执行顺序应该是(B)。

B.①读取指令、③分析指令、②执行指令

M某SRAM芯片,其容量为1KX8位,加上电源端和接地端,该芯片引出线的最少数目应为___20___。

M某存储器容量为32KX16位,则()。

C.地址线为15根,数据线为16根

M某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则原码表示法可表示的最大正整数为

,最小负整数为。

(+(231-1),-(231-1))

M某机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为一__,

最小负小数为。

+(1-2-15),-1

M某机字长16位,采用定点小数表示,符号位为1位,尾数为15位,则可表示的最大正小数为,最小负小

数为。

+(1-2-15)-(1-2-15)

M某机字长16位,采用定点整数表示,符号位为1位,尾数为15位,则可表示的最大正整数为,最小负整

数为_。

(A)A.+(215-1),-(215-1)

M某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则原码表示法可表示的最大正小数为

,最小负小数为。

(+(1—2—31),一(1—2—31))

M某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正整数为,最小负整

数为_。

(A)A.+(231-1),-(231-1)

M某机字长32位,采用原码定点小数表示,符号位为1位,数值位为31位,则可表示的最大正小数为,

最小负小数为。

+(1-2-n),-(1-2-n)

M某机字长32位;其中1位符号位,31位表示尾数。

若用定点整数表示,则最大正整数为(①+(231—1)),最小负整数为(②一(231—1))。

若用定点小数表示,则最大正小数为(③+(1—2—31)~+1),最小负小

数为(④一(1—2—31)~—1)。

M某计算机的字长是16位,它的存储容量是64KB,若按字编址,那么它的寻址范围应该是(0—32K

M某计算机的字长是8位,它的存储容量是64KB,若按字编址,那么它的寻址范围应该是(B.0—64K

M某寄存器中的值有时是地址,因此只有计算机的(A译码器)才能识别它

M某微型机系统,其操作系统保存在软磁盘上,其内存储器应该采用(CRAM和ROM

M某一RAM芯片,其容量为512X8位,除去电源端和接地端外,该芯片引出线的最小数目应为(D19)

N若浮点数用补码表示,则判断运算结果是否为规格化数的方法是(C数符与尾数小数点后第一位数字相异为

规格化数)

N若主存每个存储单元存8位数据,则(其地址线与8无关)。

N若主存每个存储单元为16位,则(其地址线与16无关丄。

PPUSH旨令,按操作数的个数是分属于(A),使用的寻址方式是(E)和(G)。

A.单操作数E.寄存器寻址方式G.堆

栈寻址方式

(C)C.物理

Q迄今为止,计算机中的所有信息仍以二进制方式表示的原因是,计算机硬件能直接执行的只有。

A.浮点运算器可用两个定点运算器部件来

器件性能所致,机器语言

Q请从下面表示浮点运算器的描述中选出描述正确的句子是

实现C.阶码部件只进行阶码相加、相减和比较操作

RRAM芯片串联的目的是,并联的目的是。

(B)B.增加存储单元数量,增加存储器字长

RAM芯片串联的目的是(增加存储单元数量),并联的目的是(增加存储器字长)。

RAM芯片串联时的片选信号是一一,并联时的片选信号是____。

()A.串联,并联

R若一RAM芯片,其容量1024X8位,除电源端和接地端外,连同片选和读/写信号,该芯片引出脚的最小数

目应为(B)。

B.20C.17

R若主存每个存储单元存8位数据,则(B)。

B.其地址线与8位无关

R若主存每个存储器单元为16位,则(B)。

B.其地址(线)与16无关

(移位寄存器)实现的。

S输入输出指令的功能是C.进行CPU和I/O设备之间的数据传送

S数据传送过程中,数据由串行变并行或由并行变串行,这种转换是由接口电路中的

S数控机床是计算机在(实时控制)方面的应用

S随着CPU速度的不断提升,程序查询方式很少被采用的原因是—CPU与外设并行工作—。

T停电后存储的信息将会丢失。

A.静态存储器B.动态存储器C.高速缓冲存储器

W完整的计算机系统应包括(D配套硬件设备和软件系统)

W微程序控制器中,机器指令与微指令的关系是(每一条机器指令由一段用微指令编成的微程序来解释执行)。

W为了便于检查加减法运算是否发生溢出,定点运算器采用双符号位的数值表示,在寄存器和主存中是采用

(B)的数值表示。

B.单符号位

W为了便于检查加减运算是否发生溢出,定点运算器采用双符号位的数值表示,在寄存器和主存中是采用(单

符号位)的数值表示。

X下列部件(设备)中,存取速度最快的是CPU的寄存器

X下列数中最大的数是()。

X下列数中最大的数是((56)8)

X下列数中最大的数是(C)。

D.(5A)16

X下列数中最大的数是(D)。

D.(2C)16

X下列数中最大的数是((2C))

X下列数中最小的数是((42)8)

X下列数中最小的数是(D)。

D.(25)10

X下列数中最小的数为(C(101001)BCD

X下列说法中(B)是正确的。

B.半导体ROM是非易失性的,断电后仍然能保持记忆

X下列正确的是oA.取指令操作是控制器固有的功能,不需要根据指令要求进行B.指令长度相同的情

X相对补码而言,移码。

D.1表示正号,0表示负号

X相对寻址方式中,求有效地址使用(D)加上偏移量。

D.程序计数器内容

X相对寻址方式中,求有效地址使用(程序计数器内容)加上偏移量。

X相对寻址方式中,若指令中地址码为X,则操作数地址为(PC)+X.

X相对指令流水线方案和多指令周期方案,单指令方案的资源利用率和性能价格比(A)。

A.最低

X虚拟存储器管理系统的基础是程序的局部性原理,因此虚存的目的是为了给每个用户提供比主存容量(大得

多的逻辑)编程空间。

X虚拟存储器管理系统的基础是局部性原理,因此虚存的目的是为了给每个用户提供比主存容量(B)编程空间。

B.大得多的逻辑

Y1946年研制成功的第一台计算机称为,1949年研制成功的第一台程序内存的计算机称为。

(B)B.ENIAC,

EDSACC.ENIACMARKI

Y已知[X]原=010100,[X]反=A.010100

Y已知[X]原=110100,[X]#=D.101100

Y已知[X]原=110100,[X]移=B.001100

Y硬连线控制器中,使用(程序计数器)来区别指令不同的执行步骤。

Y用于对某个寄存器中操作数的寻址方式称为(C寄存器直接)寻址。

Y运算器的主要功能是进行(逻辑运算和算术运算)。

Y运算器由ALU完成运算后,除了运算结果外,下面所列(结果是否为零)不是运算器给出的结果特征信息。

Y运算器由ALU完成运算后,除了运算结果外,下面所列(时钟信号)不是运算器给出的结果特征信息。

Y运算器由许多部件组成,但核心部分是(B)。

B.算术逻辑运算单元

Y运算型指令的寻址方式与转移型指令的寻址不同点在于(A前者取操作数,后者决定程序的转移地址)

Z在CPU和主存之间加入Cache的目的是(D)。

D.解决CPU和主存之间的速度匹配

Z在CPU与主存之间加入Cache,能够(解决CPU和主存之间的速度匹配问题)

Z在CPU与主存之间加入Cache,能够提高CPU访问存储器的速度,一般情况下Cache的容量命中率,因此

Cache容量。

(C)C.越大,越高,只要几百K就可达90%以上

Z在CPU与主存之间加入Cache,能够提高CPU访问存储器的速率,一般情况下Cache的容量—越大_命中率_

越高_,因此Cache容量_(只要几十或几百K就可达90%以上)_.

Z在CPU中跟踪指令后继地址寄存器是(B程序计数器)

Z在采用DMA方式的I/O系统中,其基本思想是在(B主存与外围设备)之间建立直接的数据通路。

Z在采用DMA方式高速传输数据时,数据传送是(在DMA控制器本身发出的控制信号控制下完成的)。

Z在采用DMA方式高速传送数据时,数据传送是通过计算机的(D数据总线)传输的。

Z在磁盘和磁带这两种磁表面存储器中,存取时间与存储单元的物理位置有关。

按存取方式为(C磁盘是随机

半顺序存取,磁带是顺序存取)

Z在单级中断系统中,CPU—旦响应中断,则立即关闭(C中断屏蔽)标志,以防止中断服务结束前同级的其他

中断源产生另一次中断进行干扰。

Z在定点二进制运算器中,加法运算一般通过(D)来实现。

D.补码运算的二进制加法器

Z在定点二进制运算器中,减法运算一般通过(补码运算的二进制加法器)来实现。

Z在定点数运算中产生溢出的原因是(C)。

C.运算的结果的操作数超出了机器表示范围

Z在定点运算器用来进行(B)。

B.定点运算

Z在定点运算器中,必须要有溢出判断电路,它一般用(异或门)来实现

Z在机器数(B补码)中,零的表示方式是唯一的

Z在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用(异或门)来

实现。

Z在独立编址方式下,存储单元和I/O设备是靠(不同的地址和指令代码)来区分的。

Z在独立编址方式下,存储单元和I/O设备是靠(不同的指令或不同的控制信号)来区分的。

Z在计算机I/O系统中,在用DMA方式传送数据时,DMA控制器应控制(以上都是)。

Z在计算机总线结构的单机系统中,三总线结构的计算机的总线系统有(B)组成。

B.数据总线、地址总线和控

制总线

Z在控制器中,必须有一个部件,能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址,这个部件是。

PC

Z在控制器中,部件(C)用于接收并保存从内存读出的指令内容,在执行本条指令的过程中提供本条指令的主要信息。

C.指令寄存器IR

Z在控制器中,部件

(D)能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。

D.程序计数器PC

指令的地址。

本条指令的主要信息。

Z在控制器中,部件

Z在数据传送过程中,数据由串行变并行或由并行变串行,这种转换是由接口电路中的(移位寄存器)实现的57.周期挪用方式常用于(直接存储器访问方式)的输入输出中

编号

Z在中断源设置一个中断屏蔽触发器,CPU可以根据需要对其执行置“1”或“0”操作,便可实现对该中断源

的(中断请求)管理。

Z在主存和CPU之间增加Cache的目的是(C解决CPU和主存之间的速度匹配)。

Z直接寻址是指(A)。

A.指令中直接给出操作数地址

Z指令流水线需要处理好(结构相关、数据相关、控制相关)3个方面问题。

Z指令系统中采用不同寻址方式的目的是(缩短指令字长,扩大寻址空间,提高编程灵活性)

Z指令执行时无需访问内存寻找操作数的寻址方式是D.立即数寻址方式

Z指令中用到的数据可以来自—通用寄存器_输入输出接口_内存单元

Z指令周期是()。

B.CPU从主存中读取一条指令的时间

Z指令周期是()。

D.

Z中断允许触发器用来

CPU从主存中读取一条指令并分析、执行这条指令的时间

()。

开放或关闭可屏敝硬中断

Z中断允许触发器用来

(D)。

CPU是否正在进行中断处理

Z中断允许触发器用来

(开放或关闭可屏敝硬中断)。

Z中断允许触发器用来

开放或关闭可屏敝硬中断。

 

Z中央处理器CPU是指(C运算器和控制器)

Z周期挪用方式常用于

(直接存储器访问方式锁存器)的输入输出中。

.

Z主存储器和CPU之间增加高速缓冲存储器的目的是(A解决CPU和主存之间的速度匹配问题)

Z主机和外设可以并行工作的方式是—程序中断方式—直接存储器访问方式_1/0通道方式。

Z组成一个运算器需要多个部件,但下面所列(地址寄存器)不是组成运算器的部件

Z组成组合逻辑控制器的主要部件有(PC、IR)。

Z组一个运算器需要多个部件,但下面所列(B)不是组成运算器的部件。

B.数据总线

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 教学研究 > 教学案例设计

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2