基于VerilogHDL的彩灯文档格式.docx

上传人:b****2 文档编号:363933 上传时间:2023-04-28 格式:DOCX 页数:16 大小:1.69MB
下载 相关 举报
基于VerilogHDL的彩灯文档格式.docx_第1页
第1页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第2页
第2页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第3页
第3页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第4页
第4页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第5页
第5页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第6页
第6页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第7页
第7页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第8页
第8页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第9页
第9页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第10页
第10页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第11页
第11页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第12页
第12页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第13页
第13页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第14页
第14页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第15页
第15页 / 共16页
基于VerilogHDL的彩灯文档格式.docx_第16页
第16页 / 共16页
亲,该文档总共16页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

基于VerilogHDL的彩灯文档格式.docx

《基于VerilogHDL的彩灯文档格式.docx》由会员分享,可在线阅读,更多相关《基于VerilogHDL的彩灯文档格式.docx(16页珍藏版)》请在冰点文库上搜索。

基于VerilogHDL的彩灯文档格式.docx

010*********和010*********第五种右边七个亮,然后左边七个亮。

10000000和00000001

第六种全亮00000000101101

第七种全灭11111111110110

3.程序设计和源程序

整个控制器的实现流程如下:

经分析,彩灯控制器设计可以分为四部分:

时钟分频,数码管显示,彩灯显示电路。

其中时钟分频又包括四选一数据选择和分频和状态选择两部分

系统程序框图如下:

彩灯控制器系统框图

各部分电路模块框图功能:

分频值选择框图

此部四选一数据选择器:

试验箱上的时钟进行四种分频,该模块对四个时钟进行选择,配合按键的控制选择亮灯之间的时间间隔。

确定频率和状态部分:

该部分实现了两个功能:

一个是分频计数,对四种分频(12,25,50,100)计数,达到分频数时清零;

另一个是实现状态的改变,在每次计数满时(达到分频的数时)状态改变一次,同时清零重新计数;

未满时,状态保持。

显示部分:

该部分由流水灯和交通灯两部分组成。

显示当前彩灯的状态。

共32个状态,进行自动循环转换。

该部分控制的是彩灯当前的分频状态,共有四种分频12,25,50,100对应的显示1,2,3,4。

由输入信号和按键决定。

主要源程序:

moduleled(select,clk,q,display);

input[1:

0]select;

inputclk;

outputreg[13:

0]q;

reg[2:

0]seg;

output[15:

0]display;

reg[15:

wire[6:

0]num;

assignnum=(select==0)?

12:

(select==1)?

25:

(select==2)?

50:

100;

//计数分类

reg[5:

0]state;

reg[6:

0]count;

initial

begin

state=0;

count=0;

end

////////////////////

always@(posedgeclk)

begin

display<

={8'

b1111_1110,1'

b1,led7(seg)};

case(select)

2'

b00:

seg<

=1;

b01:

=3;

b10:

=2;

b11:

=4;

default:

=0;

endcase

end

/////////////////////////

always@(posedgeclk)

begin

if(count==(num-1))

begin

count<

if(state<

32)

state<

=state+1;

else

end

else

=count+1;

state<

=state;

end

////////////////////////

always@(posedgeclk)

case(state)

0:

q<

=14'

b11111110011111;

1:

b11111101101111;

2:

b11111011110111;

3:

b11110111111011;

4:

b11101111111101;

5:

b11011111111110;

6:

b10111111111101;

7:

b01111111111011;

8:

b10111111110111;

9:

b11011111101111;

10:

b11011111011111;

11:

b11101111000111;

12:

b11110111111000;

13:

b11111011000000;

14:

b11111101011101;

15:

b11111110010101;

16:

b00000000101010;

17:

b01111110111111;

18:

b10111101110101;

19:

b11011011001001;

20:

b11100111000000;

21:

b11011011000111;

22:

b10111101111000;

23:

24:

b11111111111110;

25:

b00001111111100;

26:

b11110000111000;

27:

b01010101110000;

28:

b10101010100000;

29:

b10000000000000;

30:

b01111111011011;

31:

b00000000101101;

32:

b11111111110110;

default:

b00000000000000;

endcase

/////////////

function[6:

0]led7;

/*数码管段码表,供阳数码管[6:

0]=gfedcba*/

input[3:

0]dis_input;

case(dis_input)

0:

led7=7'

b100_0000;

1:

b111_1001;

2:

b010_0100;

3:

b011_0000;

4:

b001_1001;

5:

b001_0010;

6:

b000_0010;

7:

b111_1000;

8:

b000_0000;

9:

b001_1000;

default:

b111_1111;

endcase

endfunction

endmodule

4.波形仿真分析

输入一个时钟,select[1:

0]选择的事是00,即12分频时候的波形。

输出引脚q显示每个灯的高低电平,低电平灯亮。

5引脚锁定图

波形仿真完之后即可进行引脚的分配,并进行编译下载至硬件进行测试。

在生成的.qsf文件中给引脚配对。

在quarter中生成的引脚分配图如下所示:

6电路原理图

7实物图

8实训心得

李静:

实训虽然进行了两周,但由于请了三天假就像只参加了一周一样,没有参与所有的编程,有点遗憾。

不过后来我还是认真琢磨了我们的程序。

我们组做到是多路彩灯控制器,实际上很简单,生活上很常见,和花样流水灯可以说是异曲同工。

不过在期间做好让老师检查时,老师觉得这个课题有些简单,又建议加上数码管或是增加彩灯数目,以增加点难度。

当然,我们对实验又进行了修整。

不过在实验中还是遇到了以下几个问题。

例如:

分频的时候,可以用一个两位的输入变量作为分频的选择,使用选择语句付给中间变量num,简化程序。

在.数码管控制分频的选择,因为数码管码和断码有固定函数,可以调用此函数用以显示对应数据。

还有交通灯闪烁的问题,试验箱上有12个交通灯,交通等和流水灯不一样,只有6个引脚红黄蓝分别公用一个引脚。

当然期间遇到的问题不止这几个,在遇到问题解决不了时,也有请教了老师以及其他同学,最终在我们组成员的共同努力下,完成了我们的实验科目。

在这次实验中,我也学到了新的知识,对于verilog有了更深的了解。

马庆蒙:

经过为期两周的实训,多多少少还是学到点东西的。

很庆幸,从开始选材到程序到仿真出来我都参与进来了。

我们组做的是多路彩灯控制器。

实际上就是花样的流水灯。

我们的课题相对来说不是很难。

很多的超市都挂有流水灯,不过他们的花样比较多,由于试验箱上的灯颜色比较单一,做不出那种效果,只能根据自己的能力设计出像流水灯一样的花型。

由于实验箱上有交通灯部分,第一次把流水灯的部分设计完之后,让老师检查,又布置下来新的任务,要求用上数码管或交通灯部分。

初次设计的过程中无从下手,首先是方案的选择,花型的变换,节奏变化的快慢等问题。

后来的加上数码管和交通灯部分,怎么在数码管上显示四种分频,交通等花型变换。

在设计过程中遇到的问题及解决方案:

1.怎么分频

几个选择变量可以用一个条件赋值语句付各一个变量,这样可以简化程序。

于是我们用一个两位的输入变量作为分频的选择,使用选择语句付给中间变量num。

2.怎么把用数码管控制分频的选择

因数码管位码和断码有固定的函数,调用此函数用以显示对应的数字。

12分频显示1,25分频显示2,50分频显示3,100分频显示4。

3.交通灯怎么闪烁

试验箱上交通灯有12个彩灯,开始时以为交通和流水灯一样,每一个灯对应一个引脚,于是在程序中直接把交通灯的12位付给输出变量q。

,但到了引脚锁定时发现交通灯的引脚只有六位。

思考一番知道了,在现实生活中交通灯的东西(或)南北方向的灯显示的事一样的。

于是把12位的引脚改成6位的,红的黄的绿的每一种颜色共用一个引脚,程序的12位也改为了6位。

4.交通灯没有闪烁

在把交通灯部分加上以后,交通灯没有反应,,检查程序,发现输出变量应该是14位,所以定义时应该把q定义为q[13:

0]。

重新往试验箱里下载程序,还是没反应,连流水灯的变化也变得不正常了。

这时人都快崩溃了,于是找人呢帮忙检查,原来是应该把状态输出时的赋值语句q<

=8'

b写成q<

b,该赋值语句中的数字表示q输出的位数,当为8时小于输出的位数,只会取后面的8位。

因此只有流水灯在闪烁,交通灯还会保持原来的状态。

至于流水变化不正常是因为有人把试验箱上的时钟改大了,造成流水灯的速度变快,看不出来状态的变化。

周俊冉:

实训两周结束了,这次实训和往常不同的是没有实体的产品,主要是程序的编写和实验箱的演示,通过这次实训我再次学习了EDA中的程序编写和软件使用并和实践相结合。

我们做的是多路彩灯,实验箱上只有一种颜色就做成了多种显示方式和频率的流水灯形式。

后来在老师的指导下又加入了交通灯的多种花样及频率显示。

在整个过程中遇到了很多问题和思考:

第一周在方案的选择和程序编写上我们讨论和修改了很多,本来准备使用多个模块和例化语句,为了使构造更清晰简易就选择使用一个整体模块。

编程过程中:

我们首先利用一个两位的变量输入和一个多重的条件赋值句来简洁的选择闪烁快慢,即实现分频的选择;

然后通过计数的方式达到分频的目的,然后是控制显示部分,因为使用一个程序模块又要将分频和控制相结合我们就使用了if的嵌套语句,对于这两部分我们花费了相对多的时间。

然后是在老师检查后让我们加上交通灯和显示部分时,关于数码管的断码和位码显示有固定的函数先确定用哪个显示然后根据频率输入来显示,因为我们使用的是试验箱上数字信号源作为系统时钟所以省去了分频使数码管显示稳定的程序。

试验箱显示的过程中我们遇到了很小但很重要的问题:

再加入交通灯部分之后一直无法演示,开始是我们把交通灯当作一般的彩灯进行编程结果引脚锁定时发现交通灯对着的灯是一个引脚控制。

改正过之后还是无法演示,我们看了很久直到找同学帮忙才发现我们虽然定义时把q改成了14位但是忘了把输出的位数修改了,就是这一个数字让我意识到编程是一个很严谨的过程,一点的错误就会结果混乱而且让你找不到头绪。

然后就是在生成原理图时我忘记了要先把程序封装成一个元件再使用还有原理图文件和程序文件不能使用同一个名字,否则会出现编译或下载错误。

通过实训的全程参与我不仅学习到EDA的知识并得以实践,而且感受到和同学一起讨论学习的快乐,但是更意识到自己的课本知识还差很多,以后需要更深入的学习EDA技术。

扩展思路

在本次实验的基础上进行深入的思考,可以使用一个按键控制频率的改变,多几组按键控制彩灯的闪烁状态,每一组状态里分别有十组彩灯状态,通过按键随机选择。

参考文献

《EDA技术实用教程——VerilogHDL》(第四版),潘松

《SOPC+嵌入式系统实验教程

(二)》

《MagicSOPC_V1.7》

《EDA修改稿》

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 医药卫生 > 中医中药

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2