数字逻辑实践八路抢答器设计设计Word格式文档下载.docx

上传人:b****2 文档编号:881421 上传时间:2023-04-29 格式:DOCX 页数:19 大小:293.45KB
下载 相关 举报
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第1页
第1页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第2页
第2页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第3页
第3页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第4页
第4页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第5页
第5页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第6页
第6页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第7页
第7页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第8页
第8页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第9页
第9页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第10页
第10页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第11页
第11页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第12页
第12页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第13页
第13页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第14页
第14页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第15页
第15页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第16页
第16页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第17页
第17页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第18页
第18页 / 共19页
数字逻辑实践八路抢答器设计设计Word格式文档下载.docx_第19页
第19页 / 共19页
亲,该文档总共19页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

数字逻辑实践八路抢答器设计设计Word格式文档下载.docx

《数字逻辑实践八路抢答器设计设计Word格式文档下载.docx》由会员分享,可在线阅读,更多相关《数字逻辑实践八路抢答器设计设计Word格式文档下载.docx(19页珍藏版)》请在冰点文库上搜索。

数字逻辑实践八路抢答器设计设计Word格式文档下载.docx

为解决这个问题,我们准备就本次课设的机会制作一个低成本但又能满足学校需要的八路数显抢答器。

抢答器在比赛等场合中不可缺少的设备。

本文就是从数字电路芯片的功能简介开始,利用功能不同的数字电路芯片的组合来实现多路抢答器的功能。

首先简要的介绍了数字电路的发展和演变。

然后介绍几个主要集成芯片的管脚功能和用法。

最后介绍多路抢答器的原理和设计过程。

总结与改进部分,讲一些电路在实际设计调试中的不足,并加以改进。

智力竞赛是一种生动活泼的教育方式,而抢答就是智力竞赛中非常常见的一种答题方式。

抢答能引起参赛者和观众的极大兴趣,并且能在极短的时间内,使人们迅速增加一些科学知识和生活常识。

但是,在这类比赛中,对于谁先谁后抢答,在何时抢答,如何计算答题时间等等问题,若是仅凭主持人的主观判断,就很容易出现误判。

所以,我们就需要一种具备自动锁存,置位,清零等功能智能抢答器来解决这些问题。

第第一章设计任务

(1)设计要求

抢答器主要是基于74系列集成芯片组成电路各个部分,成本较低,且基本能够使用于学校的一些活动中。

采用74LS148编码器和74LS279RS锁存器组成抢答器的核心部分抢答电路。

采用74LS192十进制加/减计数器设计抢答器的定时部分,计数器的时钟脉冲电路提供。

采用555定时器和三极管构成报警电路,时序控制电路由74LS121产生。

采用七段共阴极LED数码管显示抢答序号和定时时间,由74LS48数字显示译码管显示数码管。

设计器材统计如下表:

(设计中些基本的器材则实验室提供)

74LS121

1个

电阻68KΩ

74LS148

电阻510Ω

2个

74LS192

电容10uF

74LS279

电容0.1uF

NE555

电容100uF

电阻1KΩ

发光二极管

电阻10KΩ

9个

按键开关

电阻15KΩ

共阴数码管

3个

电阻4.7KΩ

74LS00

电阻5.1KΩ

74LS11

电阻100KΩ

三极管3DG12

1只

(2)功能要求

将主要设计一个供八人使用的定时抢答器,它要实现以下主要功能:

一、基本功能

(1)为8位参赛选手各提供一个抢答按钮,分别编号S0、S1、S2、S3、S4、S5、S6、S7;

(2)主持人可以控制系统的清零与抢答开始;

(3)抢答器要有数据锁存与显示的功能。

抢答开始后,若有任何一名选手按动抢答按钮,则要显示其编号至系统被主持人清零,并且扬声器发生提示,同时其他人再按对应按钮无效;

二、扩展功能

(1)抢答器要有自动定时功能,并且一次抢答时间由主持人任意设定。

当主持人启动“开始”键后,定时器自动减计时,并在显示器上显示。

同时扬声器上发出短暂声响;

(2)参赛选手只有在设定时间内抢答方为有效抢答。

若抢答有效,则定时器停止工作,并且显示抢答开始时间直到系统被清零;

(3)若设定时间内无选手进行抢答(按对应按钮),则系统短暂报警,并且禁止选手超时抢答,定时器上显示00。

数字抢答器由主体电路与扩展电路组成。

优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;

用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。

通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。

利用本次设计出的电路制造成的定时抢答器,即可轻松实现在8人或8个代表队之间进行的抢答比赛中进行控制,使得这一活动更加趣味、公平。

第二章 

主要器件介绍

(1)74LS148

在优先编码器电路中,允许同时输入两个以上编码信号。

不过在设计优先编码器时,已经将所有的输入信号按优先顺序排了队。

在同时存在两个或两个以上输入信号时,优先编码器只按优先级高的输入信号编码,优先级低的信号则不起作用。

74148是一个八线-三线优先级编码器。

如图所示的是八线-三线编码器74148的惯用符号及管脚图引脚图。

74LS148优先编码器

(a)符号图(b)管脚图

74148优先编码器为16脚的集成芯片,除电源脚VCC(16)和GND(8)外,其余输入、输出脚的作用和脚号如图中所标。

其中I0—I7为输入信号,A2,A1,A0为三位二进制编码输出信号,IE是使能输入端,OE是使能输出端,GS为片优先编码输出端。

74LS148的功能表:

输入

输出

1

×

×

11111111

0

01

011

0111

01111

011111

0111111

01111111

111

000

001

010

011

100

101

110

11

01

10

由74148真值表可列输出逻辑方程为:

A2=(I4+I5+I6+I7)IE

A1=(I2I4I5+I3I4I5+I6+7)•IE

A0=(I1I2I4I6+I3I4I6+I5I6+I7)•IE

使能输出端OE的逻辑方程为:

OE=I0•I1•I2•I3•I4•I5•67•IE

当使能输入IE=1时,禁止编码、输出(反码):

A2,A1,A0为全1。

当使能输入IE=0时,允许编码,在I0~I7输入中,输入I7优先级最高,其余依次为:

I6,I5,I4,I3,I2,I0,I0等级排列。

OE为使能输出端,它只在允许编码(IE=0),而本片又没有编码输入时为0。

扩展片优先编码输出端GS的逻辑方程为:

GS=(I0+I1+I2+I3+I4+I5+I6+I7)•IE

GS为片优先编码输出端,它在允许编码(IE=0),且有编码输入信号时为0;

若允许编码而无编码输入信号时为1;

在不允许编码(IE=1)时,它也为1;

GS=0表示“电路工作,而且有编码输入”

(2)74LS192及74LS00

74LS192功能介绍

74LS192是双时钟方式的十进制可逆计数器。

CPU为加计数时钟输入端,CPD为减计数时钟输入端。

LD为预置输入控制端,异步预置。

CR为复位输入端,高电平有效,异步清除。

CO为进位输出:

1001状态后负脉冲输出。

BO为借位输出:

0000状态后负脉冲输出。

74LS192管脚图

74ls192功能表:

输入

输出

MR

P3

P2

P1

P0

Q3

Q2

Q1

Q0

1

d

c

b

a

加计数

减计数

74LS00管脚图及其功能表:

(3)74LS279

74LS279管脚图及其功能表:

74LS279进行反码和锁存作用

(4)NE555

NE555管脚图:

第三章设计方案

抢答器框架设计

定时抢答器的总体框图(如图1.1)所示,它由主体电路和扩展电路两部分组成。

主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答按钮时,能显示选手的编号,同时能封锁输入电路,禁止其他选手抢答。

扩展电路完成定时抢答的功能。

图1

如图所示为总体方框图。

工作原理为:

接通电源后,主持人将开关拨到“清零”状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;

主持人将开关置;

开始"

状态,宣布“开始”抢答器工作。

定时器倒计时,扬声器给出声响提示。

选手在定时时间内抢答时,抢答器完成:

优先判断、编号锁存、编号显示、扬声器提示。

当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。

如果再次抢答必须由主持人再次操作“清除”和“开始”状态开关。

电路设计

一、抢答功能设计

设计电路如图1所示。

电路选用优先编码器74LS148和锁存器74LS279来完成。

该电路主要完成两个功能:

一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号(显示电路采用七段数字数码显示管);

二是禁止其他选手按键,其按键操作无效。

工作过程:

开关S置于"

清除"

端时,RS触发器的R、S端均为0,4个触发器输出置0,使74LS148的优先编码工作标志端(图中5号端)=0,使之处于工作状态。

当开关S置于"

时,抢答器处于等待工作状态,当有选手将抢答按键按下时(如按下S5),74LS148的输出经RS锁存后,CTR=1,RBO(图中4端)=1,七段显示电路74LS48处于工作状态,4Q3Q2Q=101,经译码显示为"

5"

此外,CTR=1,使74LS148优先编码工作标志端(图中5号端)=1,处于禁止状态,封锁其他按键的输入。

当按键松开即按下时,74LS148的此时由于仍为CTR=1,使优先编码工作标志端(图中5号端)=1,所以74LS148仍处于禁止状态,确保不会出二次按键时输入信号,保证了抢答者的优先性。

如有再次抢答需由主持人将S开关重新置"

然后再进行下一次抢答。

输入端(按键)真值表如下图2:

图2

二、定时电路设计

节目主持人根据抢答器的难易程度,设计一次抢答的时间,通过预置时间电路对计数器进行预置,选用十进制同步加减计数器74LS192进行设计,计数器的时钟脉冲由秒脉冲电路提供。

具体电路如图3。

原理及设计:

该部分主要由555定时器秒脉冲产生电路、十进制同步加减计数器74LS192减法计数电路、74LS48译码电路和2个7段数码管即相关电路组成。

具体电路如图3所示。

两块74LS192实现减法计数,通过译码电路74LS48显示到数码管上,其时钟信号由时钟产生电路提供。

两块74LS192实现减法计数,通过译码电路74LS48显示到数码管上,其时钟信号

由时钟产生电路提供。

按键弹起后,计数器开始减法计数工作,并将时间显示在共阴极七段数码显示管DPY_7-SEG上,当有人抢答时,停止计数并显示此时的倒计时时间;

如果没有人抢答,且倒计时时间到时,输出低电平到时序控制电路,控制报警电路报警,同时以后选手抢答无效。

结合我们的实际经验及考虑到元器件的成本,我们选择的电阻值为R1=15K,R2=68K,C=10uF,代入到上式中即得,即秒脉冲。

图3

三、报警电路设计

由555芯片构成多谐振荡电路,555的输出信号再经三极管放大,从而推动扬声器发声。

控制电路包括时序和报警两个电路,如图4所示。

控制电路需具有以下几个功能。

主持人闭合开关扬声器发声,多路抢答器电路和计时电路进入正常状态;

参赛者按键时,扬声器发声,抢答电路和计时电路停止工作;

抢答时间到,无人抢答,扬声器发声,抢答电路和计时电路停止工作

图4

四、时序控制电路设计

时序控制电路是抢答器设计的关键,它要完成以下三项功能。

1)主持人将控制开关拨到“开始”位置时,扬声器发声,抢答电路和定时电路进入正常抢答工作状态。

2)当参赛选手按动抢答按键时,扬声器发声,抢答电路和定时电路停止工作。

图5

3)当设定的抢答时间到,无人抢答时,扬声器发声,定时和定时电路停止工作。

根据上面的功能要求,设计的时序控制电路如(图5)所示。

图中,门G1的作用是控制时钟信号CP的放行与禁止,门G2的作用是控制74LS148的输人使能端。

图11、4的工作原理是:

主持人控制开关从"

位置拨到"

位置时,来自于(图2)中的74LS279的输出1Q=0,经G3反相,A=1,则时钟信号CP能够加到74LS192的CPD时钟输入端,定时电路进行递减计时。

同时,在定时时间未到时,则“定时到信号”为1,门G2的输出=0,使74LS148处于正常工作状态,从而实现功能①的要求。

当选手在定时时间内按动抢答键时,1Q=1,经G3反相,A=0,封锁CP信号,定时器处于保持工作状态;

同时,门G2的输出=1,74LS148处于禁止工作状态,从而实现功能②的要求。

当定时时间到时,则“定时到信号”为0,=1,74LS148处于禁止工作状态,禁止选手进行抢答。

同时,门G1处于关门状态,封锁CP信号,使定时电路保持00状态不变,从而实现(功能3)的要求。

集成单稳触发器74LS121用于控制报警电路及发声的时间。

五、整机电路设计

经过以上各单元电路的设计,可以得到定时抢答器的整机电路,如图6所示。

由于电子技术试验箱上的数码管显示模块一集成了显示驱动电路,故实际实验时电路可以更为简单。

图6中的显示驱动电路部分可以不接,直接将锁存器74LS279和计数器74LS192的输出接数码管显示模块的输入插座ABCD,其对应顺序为A0->

A,,A1->

B,A2->

C,A3->

D,74LS279的输出也无须在接入74LS48的4脚,其他部分和图6相同。

图6

第四章电路实现及电路调试

电路实现

3块实验电路板分别做成数字抢答器电路、可预置时间的定时电路、报警电路及时序控制电路,根据EWB仿真电路及工程上的可操作性布置芯片、元件、导线等。

可以通过很多电路仿真软件进行,通过对以上进行了解,到仿真电路中

去(例如:

multisim),以上都可以很好的实现其功能

最后实现图

电路调试:

(针对抢答功能)第1点(图1):

依次按S0至S7键,每按完进行清除,达到数码管(显示选手号码)显示的数字一一与按键对应,达到效果,反之,查找问题所在:

第2点(总体方案):

模拟抢答过程,

(1)预设时间倒记时开始,依次按S0至S7键数码管(显示选手号码)没有数字显示并且报警发光二极管亮起表示成功,有则找出问题所在:

(2)倒记时结束,抢答开始,同时或者只按S0至S7任意键,发光二极管亮起,数码管显示号码,在把所有键依次按一遍看显示号码会不会改变,不改变则完成调试,反之则找出问题。

实验过程出错及纠正

A在抢答器电路设计那一环节,根据给定的图2连线,会出错。

纠正:

1、实验室缺少74LS48,所以我们实际连线,将74LS279的输出直接连到数字显示器上;

2、74LS148的输出数字和实际输出顺序不同,要自己进行调整。

B在定时电路设计那一环节,由于个人接线疏忽,导致预置数据不能显示。

查了74LS192芯片的功能,将其14号管脚置0,数据终于能正常预置了

第五章结论

通过这次对抢答器的设计,让我了解了电路设计的基本步骤,也让我了解了关于抢答器的原理与设计理念。

由于在实际接线中有着各种各样的条件制约着,在实际中要考虑芯片本身的特性,从中找出最适合的设计方法;

在设计某些模块的时候无法把握住整体,这时可以先进行小部分功能的实现,在此基础上进行改进,虽然可能会多花一些时间,但这比空想要有效的多;

尽可能是电路连线有序,模块之间关系清楚,既利于自己修改,也利于与别人交流;

如果电路乱的连自己都看不懂,那还如何改进和扩展。

很多难点的突破都来自于与同学的交流,交流使自己获得更多信息,开拓了思路,因此要重视与别人的交流;

应该有较好的理论基础,整个实验都是在理论的指导下完成了,设计过程中使用了许多理论课上学的内容,如真值表等。

本次设计把理论应用到了实践中,同时通过设计,也加深了自己对理论知识的理解和掌握。

总之,这次实践是非常成功的,我们追求的是理论与实践并存,课程设计就很好的为大学生表现自己综合能力提供有力的平台。

通过这次学习,让我对各种电路都有了大概的了解,实践中有很多电路原理弄不清楚,通过老师和自己查资料弥补,这是理想的学习过程。

所以说,坐而言不如立而行,对于这些电路还是应该自己动手实际操作才会有深刻理解。

第六章参考文献

[1]康华光,《电子技术基础.数字部分(第四版)》[M],北京:

高等教育出版社,2003.

[2]李广弟,《单片机基础》[M],北京:

北航出版社,2001.

[3]梁超,一款基于单片机技术的电子抢答器[J],机电工程技术,2005,34

(1).

[4]李朝青,单片机原理及接口技术[M],北京:

北京航空航天大学出版社,1999.

[5]齐向东,多功能数字显示抢答器[J].黄石高等专科学院学报,1996.

附录1:

数码管引脚图

图1数码管引脚图

8421BCD码对应显示图

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 法律文书 > 调解书

copyright@ 2008-2023 冰点文库 网站版权所有

经营许可证编号:鄂ICP备19020893号-2